Триггер

Иллюстрации

Показать все

Реферат

 

е"

СЕлбЮЯНЛЯ и

Союз Советскмн

Социалмстнческин

Республик

ОП ИСАНИЕИЗОБРЕТЕН ИЯ

М (ii 666644

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (Sl) Дополнительное к авт. саид-ву (22) Заявлено 22.04.77 (21) 2478661/18-21 с присоединением заявки № (23) Приоритет (51) М. Кл.

Н 03 К 19/08

Государетееннмй неватет

СССР ее делам наобретеннй н открытнй

Опубликовано 05.06.79. Бюллетень № 21

Дата опубликования описания 05.06.79 (53) УДК

621.374 (088.8) (72) Авторы изобретения А. Г. Савченков, Н. А. Иофис, Л. С. Розинский, Н. В Пароль и Ю. М. Хащеватскнй (71) Заявитель (54) ТРИГГЕР

Изобретение относится к области импульсной техники и предназначено для использования в дискретной автоматике.

Известен триггер, содержащий четыре халькогенидных элемента, цепи запуска, цепь регенеративной связи (1). 5

К недостаткам триггера относятся большое количество халько генидных элементов, сложность интегральнот о исполнения схем.

Известен Т-триггер, содержащий управляемый коммутатор, а также полупроводниковыи R — S1Î триггер. Информационные входы коммутатора соединены с источником тактовых импульсов, а входы управления через линии задержки — с соответствующими выходами триггера (2).

Недостаток устройства — стирание записаннои информации при отключении напряжения питания.

Цель изобретения — сохранение записанной информации при отключении напряжения питания.

Поставленная цель достигается тем, что в триг20 гер, содержащий управляемый коммутатор, первый информационный вход которого соединен с шиной тактовых импульсов, первый управляющий вход — с первым выходом фаэорасщепителя, второй выход которого соединен со вторым управляющим входом коммутатора, введен халькогенидный элемент памяти, вход — выход которого соединен с выходом коммутатора и входом фазорасщепителя. Второй информационный вход коммутатора через вновь введенный конденсатор соединен с шиной тактовый импульсов, а через вновь введенный резистор — с общей шиной.

На чертеже представлена принципиальная схема триггера, содержащего управляемый коммутатор 1, первый информационный вход 2 которого соединен с шиной 3 тактовых импульсов, первый управляющий вход 4 — с первым выходом фазорасшепителя 5, второй выход которого соединен со вторым управляющим входом 6 коммутатора; халькогенидиый элемент памяти 7, вход-выход которого соединен с выходом коммутатора и входом фаэорасшепителя; второй информационный вход.8 коммутатора соединен через конденсатор 9 с ипп ой 3, через резистор

10 — с общей шиной; схему 11 установки триггера.

Схема функционирует следующим образом, 666644

Формула изобретения

Составитель 10, Фнрстов

Редактор T. Орловская Техред О. Андрейко Корректор А. Власенко

Заказ 3 06/44 Тираж 1059 Подписное

ППИИПИ Государственного комитета СССР ио делам изобретений и о1крытий

l l3035, Москва, Ж вЂ” 35, Раушскаи наб., д, 4/5

Филиал ППП "Па сит", i

У, р< д. уи. !1р 1ек пии. 4

Йусть элемент памяти 7 находится в непроводящем состоянии, т.е. на его входе-выходе— высокий уровень потенциала. На первом выходе фазорасщепителя 5 — высокий уровень потенциала. Сигнал, поступающий с этого выхода на вход 4 коммутатора, разрешает прохождение тактового импульса на его выход. На втором выходе фазорасщепителя 5 — низкий уровень потенциала.

Сигнал с этого выхода, поступая на вход 6 управляемого коммутатора, блокирует прохождение сигнала со входа 8 на выход.

Поступая на выход коммутатора, тактовый импульс переводит халькогенидный элемент памяти в проводящее состояние. После этого схема устанавливается a состояние блокировки пер- 15 вого информационного входа 2 и разблокировки входа 8. Следующий тактовый импульс, продифференцированный на RC-цепи, состоящей из резистора 10 и конденсатора 9, поступает на вход 8 и на выход коммутатора 1. Этот корот- 20 кий импульс снова переводит элемент памяти в непроводящее состояние. Таким образом осуществляется режим Т-триггера. При отключении питания состояние халькогенидного элемента памяти не изменяется, а при восстановлении режима пи- 25 тания триггер восстанавливает ранее записанную информацию.

Триггер, содержащий управляемый коммутатор, первый информационный вход которого соединен с шиной тактовых импульсов, первый управляющий вход — с первым выходом фазорасщепителя, второй выход которого соединен со вторым уп равляющим входом коммутатора, о т л и ч а юшийся тем, что, с целью сохранения записанной информации при отключении питания, в него введен халькогенидный элемент памяти, вход-выход которого соединен с выходом коммутатора и входом фазорасшепителя, второй информационный вход коммутатора через вновь введенный конденсатор соединен с шиной тактовых импульсов, а через вновь введенный резистор — с общей шиной.

Источники информации, принятые во внимание при экспертизе

1. Лямичев И. Я. и др. Приборы на аморфных полупроводниках и их применение. M., 1976.

2. Букреев и др. Микроэлектронные схемы цифровых устройств. М., 1976.