Устройство для перевода в режим циклового фазирования канала передачи данных
Иллюстрации
Показать всеРеферат
(1 г 666683"
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСХОМУ СВИДЕТЕЛЬСТВУ
Союз Советсник
Социвпистичесиик
Республик (6l ) Дополнительное к авт. свнд-ву Яр 462298 (22)Заявлено 09. 11.76 {21) 2418886/18 09 с присоединением заявки М(23) Приоритет
Опубликовано 05 06.79, Бюллетень М 21
Дата опубликования описания 08, 06. 79 (51)NL. Кл.
Н 041- 7/04
Гвеуйврстнефй юетет
СССР ю llwv вм5ровнив в етквитвв (53) ДК 621 394 . 662 (088. 8) (72) Авторы изобретения
А. А. Беляков, Н. П. Даньшов и Л. А. Вишняков (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПЕРЕВОДА В РЕЖИМ БИКЛОВОГО
ФАЗИРОВАНИЯ КАНАЛА ПЕРЕДАЧИ QAHHbIX
Изобретение относится к радиотехнике и может использоваться для перевода в режим циклового фаэирования каналов тракта передачи данных.
По основному ав. св. :ССР
f4462298 известно устройство, содержашее декодер, выходы которого подключэ ны к входам блока памяти через счетчик и датчик синфазности соответственно, причем к уцравляюшему входу декодера под-. ключен выход модема через блок оценки сигналов стирания, между дополнительным выходом блока оценки сигналов стирания и выходом счетчика-дополнительный счетчик, причем к входам сброса счетчиков подключен выход датчика синфаэности, а между выходами счетчиков включен блок запрета f 1).
Однако известное устройство имеет большое время перевода в режим циклового фазирования.
Цель изобретения - сокрашение времени церевода в режим цкклового фазирования, Для этого в устройство для перевода в режим циклового фазирования канала передачи данных, содержашее декодер, выходы которого подключены к входам бло5 ка памяти через счетчик н датчик синфаэности соответственно, причем к управляюшему входу декодера подключен выход модема через блок оценки сигналов стирания, между дополнительным выходом блока оценки сигналов стирания и выходом счетчика-дополнительный счетчик, причем к входам сброса счетчиков подключен выход датчика синфазности, а между выходами счетчиков включен блок запрета, введены последовательно соединенные элемент И, элемент ИЛИ и блок фаэирования, при этом к первому входу элемента И подключен выход блока памяти, а к другому входу элемента ИЛИ подключен выход блока запрета, причем на второй вход элемента И подан сигнал конец фаэирования второго канала, а выход блока фазирования является выходом сигнала "конец фазирования канала устройства.
666653
На чертеже приведена структурнаяэлектрическвя схема предложенного устройства.
Устройство для перевода в режим циклового фазирования канала передачи данных содержит декодер 1, датчик синфазности
2, блок оценки сигналов стирания 3, счетчики 4 и 5, блок памяти 6, блок запрета
7, модем 8, элемент И 9, элемент ИЛИ
10, блок фазирования 11.
Устройство работает следуюшим обра16 зом.
Информационные символы поступают на первый (информационный) вход декодера 1, а сигналы стираний отдельных ин13 формационных символов от модема 8 поступают в блок оценки сигналов стираний
3, и если количество стираний, сопровождаюших информационные символы одной комбинации или одного слова, не пре36 вышвет допустимое, то на выходах блока оценки сигналов стираний 3 сигналы отсутствуют, и оценка принятого слова осушествляется только по результату декодирования в декодере 1. Если количеств
2$ во стираний превышает допустимое, то с первого выхода блока оценки сигналов стираний 3 сигнал стирание слова в импульсном виде поступает нв счетчик
5, где фиксируются кодовые комбинации, признанные ошибочными по количеству стираний более допустимого, а с второго выхода блока оценки сигналов стирв ний 3 сигнал стирание слова" в потенциальном виде поступает нв второй (упа равляюший) вход декодера 1, вкотором при этом данная кодовая комбинация считается ошибочной независимо от резуль тата декодирования, что фиксируется в счетчике 4. При наличии синфазности в канале связи иэ декодера 1 в датчик синфазности 2 поступают сигналы о правильном декодировании информации, по кото рым на выходе датчика синфвзности 2 периодически формируется сигнал установ- ки в исходное положение счетчиков 4,5 и блока памяти 6, на выходе которого при этом отсутствует сигнал запрета выдачи абоненту информации, принятой по данному каналу передачи данных.
В случае появления перерыва в канале связи возрастает поток стираний, поступаюших от модема 8 в блок оценки сигналов стираний 3, в счетчике 5 фикси руется большое число кодовых комбинаций, признанных ошибочными по количеству стираний в них более допустимого, а в счетчике 4 фиксируются кодовые комбинации, признанные ошибочными как по числу стираний, так и по результату декодирования в декодере 1. Емкость счет чика 5 выбирается меньше емкости счетчика 4, и так квк при перерывах канала связи число комбинаций, признанных ошибочными по количеству стираний, резко возрастает по сравнению с числом комбинаций, признаваемых ошибочными только по результату декодирования, а на выходе датчика синфвзности 2 сигнал сброса не формируется, то счетчик. 5 заполнится раньше счетчика 4. При этом по сигналу с выхода счетчика 5 эвпрешает ся прохождение сигнала с выхода счетчика 4 через блок запрета 7, элемент
ИЛИ 10 в блок фаэирования 11 для перевода данного канала передачи данных
s режим фазирования., В то же время по сигналу с выхода счетчика 4 блок запрета 7 устанавливается в исходное состояние, а на выходе блока памяти 6 появляется сигнал запрета на выдачу абоненту информации, принятой по данному каналу передачи данных, что в сочетании с отсутсвием фвзирования по данному каналу соответствует состоянию "ожидания фазирования".
После восстановления канала связи поток стираний, поступвюших в блок оценки сигналов стираний 3, падает, количество сигналов стирание слова на выходах его сводится к минимуму, и в декодере
1 осушествляется анализ первых кодовых комбинаций, принятых после перерыва.
При восстановлении канала связи в случае, когда синфазность не потеряна, по сигналу сброса с выхода датчика синфвэности 2 счетчики 4, 5 и блок памяти
6 устанавливаются в исходное положение, при котором сигнал запрета выдачи информации абоненту на выходе блока памяти 6 снимается и возобновляется выдача абоненту информации, принятой по данному каналу передачи данных.
При восстановлении канала связи в случае, когда синфазность нарушена, декодер 1 фиксирует большое количество кодовых комбинаций, признанных ошибочными по результату декодирования, и сигнал с выхода счетчика 4, который заполняется раньше счетчика 5, поступает через блок запрета 7 и элемент ИЛИ 10 в блок фазирования 11, после чего данный
KBHall передачи RaHHblx переводится в режим циклового фазирования, в то же вре666653
Составитель А. Меньшикова
Редактор Jl. Гельфман Техред I-I. Бабурка Корректор М. Вигула
Заказ 3208/45 Тираж 774 Подписное
IIHHHHM Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж 35, Раушская наб., д. 4/5
Филиал ППП Патент, r. Ужгород, ул. Проектная, 4 мя на выходе блока памяти 6 появляется сигнал запрета на выдачу абоненту информации, принятой по данному каналу связи.
Рассмотрим работу устройства при ситуации, когда один из каналов (например, первый) находится в состоянии "ожидания фазирования", а во втором канапе заканчивается режим циклового фазирования.
В этом случае с выхода блока памяти 6 первого индивидуального устройства на соответствуюший вход элемента И 9 пос- Е тупает сигнал разрешения. При этом сигнал "конец фазирования с выхода блока фазирования 1 1 второго индивидуального устройства через соответствуюшие эле1$ менты И 9, ИЛИ 10 поступает в блок фазирования 11 первого индивидуального устройства. После этого второй канал передачи данных, минуя этап межканального фазирования, переходит к взаимодействию с абонентом, а первый канал передачи данных из состояния " ожидания фазирования" переходит в режим циклового фазирования.
Таким образом, данное устройство исключает ситуацию, при которой из-за невозможности передачи служебной информации по каналу передачи данных, находяшемуся в состоянии ожидания фазирования, организация режима межканального фазирования привела бы к увеличению времени отказа тракта передачи данных.
Формула изобретения
Устройство для перевода в режим циклового фазирования канала передачи данных по авт. св. No462298,,о т л ич а ю ш е е с я тем, что, сцелью сокрашения времени перевода в режим циклового фазирования, введены последова= тельно соединенные элемент И, элемент
ИЛИ и блок фазирования, при этом к пер вому входу элемента И подключен выход блока памяти, а к другому входу элемента ИЛИ подключен выход блока запрета, причем на второй вход элемента И подан сигнал "конец фазирования второго канала", а выход блока фазирования является выходом сигнала конец фазирования канала устройс тва.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
l4 446622229988, кл. Н 04 Ь 7/04, 1972.