Устройство для синхронного уплотнения асинхронных цифровых сигналов
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалнсткмескнк
Республик
01>678728 (61) Дополнительное к авт. сеид-ву— (22) Заявлено 21.02.77 (21) 2455170/18-09 (51)М. Кл.
Н 04 Я 11/04 с присоединением заявки М—
Государственный комитет
СССР по делам изобретений и открытий (23) Приоритет— (53) УДК 621.44:621.37 (088.8) Опубликовано 05.08.79. Бюллетень Р 29.
Дата опубликования описания 080879 (72) Автор изобретения
B. П. Чуркин (71) Заявитель (54) УСТРОЙСТВО ДЛЯ СИНХРОННОГО УПЛОТНЕНИЯ
АСИНХРОННЫХ ЦИФРОВЫХ СИГНАЛОВ
Изобретение относится к электросв язи.
Известно устройство для синхронного уплотнения асинхронных цифровых сигналов, содержащее блок синхронизации, блоки предварительного уплотнения, блок управления и промежуточные регистры, выходы которых -подключены к входам выходного регистра, дополни- 10 тельные входы которого соединены с вы. ходами первого дешифратора, причем выходы блока управления подключены к управляющим входам блоков памяти адресов и второго дешифратора, выходы котсрого соединены с входами блоков памяти адресов, выходы которых подключены к соответствующим входам выходного регистра, а выходы блока синхронизации соединены с тактовыми входами блоков памяти адресов и блока управления (1) .
Однако в известном устройстве недостаточное число уплотняемых цифровых сигналов.
Цель изобретения — увеличение числа уплотняемых цифровых сигналов. для этого в устройство для синхронного уплотнения асинхронных цифровых сигналов, содержащее блок синхронизации, блоки предварительного уплотнения, блок управления и промежуточные регистры, выходы которых подключены к входам выходного регистра, дополнительные входы которого соединены с выходами первого дешифратора, причем выходы блока управления под ключены к управляющим входам блоков памяти адресов и второго дешифратора, выходы которого соединены с входами блоков памяти адресов, выходы которых подключены к соответствующим входам выходного регистра, а выходы блока синхронизации соединены с тактовыми входами блоков памяти адресов и блока управления, введены два счетчика и блоки памяти кода сигнала и кода времени, входы которых соединены с выходами соответствующих блоков предварительного уплотнения и первого счетчика, к входу которого подключен первый дополнительный выход блока синхронизации, второй дополнительный выход которого соединен с входом второго счетчика, выходы которого подключены к входам первого дешифратора, прн этом выходы каждого блока памяти кода сигнала и кода времени подключены к входам соответствующего промежуточного регистра.
678728
На чертеже изображена структурная электрическая схема предложенного устройства.
Устройство содержит блоки 1 предварительного уплотнения, блоки памяти кода сигнала и к ода времени, промежуточные регистры 3, выходной ре- 5 гистр 4, счетчики 3, Б, первый дешифратор 7, блоки памяти 8 адресов, блок управления 9, второй дешифратор 10, блок синхронизации 11, Устройство работает следующим об- )P разом.
Блоки 1 получают асинхронные цифровые сигналы из входящих линий связи и кодируют передний фронт сигналов кодом 1, а задний — 0 . Каждый блок 1 циклически обслуживает и линий связи. Число и определяется, во-первых, длительностью сигналов и допустимыми краевыми искажениями этих сигналов и, в о - B T op bIx . с к ор ос т ь ю о бработки сигналов в блоках 1. Коды 1 и 0 поступают в блоки памяти 2 в сопровождении адресов (номеров) входящих линий связи, которым принадлежит эта информация. В эти же блоки памяти 2 поступает также и код времени со счетчика 5 времени. Код времени определяет момент времени поступления кода переднего или заднего фронта асинхронного цифрового сигнала в блок памяти 2. Информация 30 и код времени записываются в ячейки памяти блоков памяти 2. Необходимо отметить, что код времени будет затем сопровождать информацию в процессе ее уплотнения и коммутации и опреде — 35 лять момент выдачи этой информации в исходящие линии связи. При этом общая задержка информации в устройствах уплотнения и коммутации цифровой системы всегда будет равна циклу работы счетчика Б времени, то есть постоянной задержке, не влияющей на краевые искажения сигналов. В свою очередь такт работы счетчика Б времени должен быть равен периоду обслу- 4 живания и линий связи каждым блоком 1.
Каждая входящая линия связи имеет свою ячейку памяти в блоках памяти 2.
Адреса линий связи и ячеек совпадают.
Далее информации и код времени 50 циклически считываются иэ блоков памяти 2 и записываются на промежуточ— ные регистры 3.
С помощью счетчика 6 и первого дешифратора 7 производится синхрон- 55 ное уплотнение информации, записанной на промежуточных регистрах 3. При этом информация поочередно считывает— ся с промежуточных регистров 3 и записывается на выходной регистр 4. На 60 этот же регистр 4 синхронно с информацией поступает из блоков памяти
8 адресов адрес исходящей линии связи, в которую требуется выдать данНую информацию. Таким образом, на выходном регистре 4 формируются адРесно-информационные слова, состоящие иэ информации, кода времени, и адреса исходящей линии связи. Эти слова выдаются в соответствующие временные позиции выходной адресно-информационной магистрали. При этом число временных позиций магистрали, число входящих линий связи и число ячеек памяти в блоках памяти 8 являются одинаковыми, и их адреса совпадают.
Иными словами, каждая входящая линия связи имеет свою временную позицию в выходной магистрали и свою ячейку памяти в блоках памяти 8, Процесс коммутации входящих и исходящих линий связи осуществляется с помощью блока управления 9, второго дешифратора 10 и блоков памяти 8 адресов. Блок управления 9 определяет адреса входящих и исходящих линий связи, которые требуется скоммутировать между собой, и выдает эти адреса на второй дешифратор 10 и в блоки памяти 8. C помощью второго дешифратора 10 адрес исходящей линии записы вается в ячейку памяти блоков 8, принадлежащую коммутируемой с ней входящей линии связи. В эту же ячейку записывается также сигнал X =1, который затем считывается и сопровождает адресно-информационные слова, формируемые на выходном регистре 4, указывая другим устройствам цифровой системы на наличие информации в соответствующей временной позиции выходной магистрали устройства. При разъединении линий связи в соответствующие ячейки памяти блоков 8 записывается 0 .
Цри этом сигнал становится равным н улю.
Блок синхронизации 11 вырабатывает тактовые импульсы, синхронизирующие работу всех узлов устройства.
Формула изобретения
Устройство для синхронного уплотнения асинхронных цифровых сигналов, содержащее блок синхронизации, блоки предварительного уплотнения, блок управления и промежуточные регистры, выходы которых подключены к входам выходного регистра, дополнительные входы которого соединены с выходами первого д уаифратора, причем выходы блока управления подключены к управляющим входам блоков памяти адресов и второго дешифратора, выходы которого соединены с входами блоков памяти адресов, выходы которых подключены к соответствующим входам выходного регистра, а выходы блока синхронизации соединены с тактовыми входами блоков памяти адресов и блока управления, о т л и ч а ю щ е е с я тем, что, с целью увеличения числа уплотняемых цифровых сигналов, введены два счетчика и блоки памяти кода сигнала и кода времени, входы которых
678728
Составитель Г. Серова
Редактор Л. Гельфман Техред З фанта КорректоР Г. Назарова
Заказ 4410/52 Тираж 775 Подписное
ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, ф-35, Раушская наб., д. 4/5 филиал ППП Патент, г. Ужгород, ул. Проектная, 4 соединены с выходами соответствующих блоков предварительного уплотнения и первого счетчика, к входу которого подключен первый дополнительный выход блока синхронизации, второй дополнительный выход которого соединен с входом второго счетчика, выходы которого подключены к входам первого дешифратора, при этом выходы каждоro блока памяти кода сигнала и кода времени подключены к входам соответ- ствующего промежуточного регистра.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
9 496696| кл. Н 04 Q 11/04, 1974.