Устройство захвата частоты сигнала
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистицескик
1несаублмк
К АВТОРСКОМУ СВИДИТИЛЬСТВ
I...-,, 1
- -а- (51) И. Кл.
Н 03 К 5/13 (6 )Д е е к авт. саид ву,,д, „
1 (22) Заявлено 28.05,77 (21) 248750Ы18-21 с присоединением заявки №(23) Приоритет
Гощдаратввннь1й коинтет
СССР но делам нзооретеннй н открытий
Опубликоваио15.08.79.Бюллетень № 30 (53) УДК 621,373.. 33 { 088. 8) Дата опубликования описания 17.08.79
I (72) Авторы изобретения
А. Б„Павлов и И. В. Петяшин (71) Заявитель (54) УСТРОЙСТВО ЗАХВАТА ЧАСТОТЫ СИГНАЛА
2 рого соединены с выходами вентилей а выходы — поразрядно с входами дешифратора, второй счетный триггер, вход которого подключен к выходу первого счетного триггера,, и логический элемент ИЛИ 1 2) .
Данное устройство имеет недостаточную помехоустойчивость.
1Лелью изобретения является повышение помехоустойчивости устройства.
Это достигается тем, что в устройство введены четыре двухразрядных счетчика импульсов, восемь логйческих элементов
И, два выделителя заднего фронта импульса и выделитель переднего фронт импульса, выходы которого соединены с входами логического элемента ИЛИ, а входы подключены к выходам первых четырех логических элементов И.При этом входы последних соединены с выходами двухразрядных счетчиков импульсов, первые входы ,которых соединены с выходами остальных логических элементов И, вторые входы трех иэ двухраэрядных счетчиков импуль сов соединены через первый выделитель
Изобретение относится к области радиоизмерений.
Известно устройство для захвата час тоты сигнала, содержащее генератор, управляемый напряжением, делитель, программный делитель, ключи, логический элемент
И, детектор превьпйення,, генератор стандартных сигналов, фазовый компаратор, фильтр нижних. частот, декадные счетчики 1).
Данное устройство не обеспечивает до- 1Î статочной точности.
Наиболее близким по технической сущности ic изобретению является устройство, содержащее aya opraB, вход которого через фильтр нижних частот соединен с вход-15 ной шиной, а выход - с первым входом одного вентиля непосредственно,с вторым
l входом этого вентиля, с первым входом второго вентиля и входом первого счеч ного триггера через формирующий триггер, генератор тактовой частоты, выход которого соединен ".. вторым входом второго вентиля, счетчик импульсов, входы котъ-
О П И С- А Н И Е (680161
ИЗОБРЕТЕН ИЯ
680161
3 заднего фронта импульса с первым выходом второго счетного триггера, второй выход которого через второй выделитель эаднегo фронта импульса соединен с вторым входом четвертого двухразрядного счетчика импульсов, первые входы пятого, шестого, седьмого и восьмого логических элементов И соединены с выходом дещифратора, вторые входы пятого и шестого логических элементов И подключены к вы- 10 ходам первого счетного триггера, а вторые входы седьмого и восьмого логических элементов И соедннены с выходами второго счетного триггера.
Структурная электрическая блок-схема устройства приведена на чертеже.
Устройство содержит нуль-орган 1, генератор тактовой частоты 2, триггер Э, вентили 4,5, счетчик 6 импульсов, де»- Ю шифратор 7, фильтр нижнйх частот 8, три1 геры 9 н 10 со счетным входом, логические элементы И 11 — 18, двухразрядные счетчики 19 - 22, выделители заднего фронта импульса 23, 24, выделитель переднего фронта импульса 25, логический элемент ИЛИ 26. Измеряемый. сигнал подан на входную шину 27. Выходной ca нал снимается с выходе 28.
Принцип работы устройства заключается в следующем.
В исходном состоянии триггеры 3,9,10 и счетчики 6,19 - 22 нахсйятся в нулевом . состоянии, Входной сигнал, прошедщий фильтр нижних частот 8, поступает на вход нуль-Орган& 1е Импульсыр «формиро ванные нуль-органом, каждые полпериода перебрасывают триггер 3 из состояния
О" в состояние "1 .
Триггер 3 и вентиль 5 регулируют
40 поступление импульсов с генератора тактовой частоты 2 на д — разрядный счетчик 6 ° Сброс счетчика осуществляется с помощью триггера 3 и вентиля 4. Каждый раэ при переполнении 3-разрядного счет- №5 чика на выходе дещифратора 7 через
=Х
7„ = возникает импульс захвата, "оР
Далее устройство проводит попарное
$0 усреднение соседних импульсов захвата.
При этом для сохранения помехоустойчивости устройства к медленным замераниям входного сигнала синхронизации это
55 попарное усреднение проводится на интервале 4Т. Для сохранения помехоустойчивости устройства к быстрым замираниям входного сигнала синхронизации на интер4 вале 4Т проводится попарнм через импульсное усреднение импульсов захвата.
Сигнал с выхода триггера 3 поступает
Ьна два последовательно соединенных триггера 9 и 10 со счетными входами, выходное напряжение которых представляет собой стробирующие сигналы для выделения с помощью логических элементов И 15-18 соответственно первого и BToporo (прямой выход триггера 10), третьего и четвертого (инверсный выход триггера 10), первого и третьего (прямой выход триггера 9), второго и четвертого (инверсный выход триггера 9) импульсов захвата. Выделенные первый и второй импульсы захвата поступают на вход двухразрядного счетчика 22, третий и четвертый импульсы — на вход двухразрядного счетчика 21, первый и третий — на вход двухраэрядного счет чика 20, второй и четвертый — на вход двухразрядного счетчика 19. На выходах логических 1элементов И 14,13 вырабатываются усредненные за 2Тпор импульсы при наличии на входе счетчика 22 как первого, так и второго импульсов, а на входе счетчика 21 как третьего, так и четвертого импульсов. На выходах логических элементов И 11, 12 вырабатываются усредненные за ЗТпор импульсы при наличии на входе счетчика 20 как первого, так и третьего импульсов, а на входе счетчика 19 как второго, так и четвертого импульсов, Усредненные импульсы поступают на блок выделения переднего фронта импульса 25, на выходе которого появляются импульсы, несущие информацию . о наличии захвата. Соответственно с прямого, и инверсного выходов триггера 10 сигнал поступает на входы формирователей заднего фронта импульса
24, 23, с помощью которых через 4Тпор формируются импульсы сброса для счет чиков 19-22. С выходов блока выделения переднего фронта импульса 25 усредненные импульсы поступают на вход логического элемента ИЛИ 26, на выходе которого появляется импульс, если появляется хотя бы один импульс после временного усреднения на выходе логических элементов И 11-14.
Наличие пятого импульса не нарушает. работу схемы временного усреднения. Так, и случае отсутствия какого-либо из первых четырех импульсов„а также в случае быстрого вхождения в синхронизм этот импульс несет дополнительную информацию о захвате.
680161
СПИ Заказ 481 1/54 аж 1060 Подписное
Ф ормула изобретения
Устройство захвата частоты сигнала, содержащее нуль-орган, вход которого через фильтр нижних частот, соединен с входной шиной, а выход — с первым входом первого вентиля непосредственно. с вторым входом первого вентиля, с первым входом второго (вентиля и входом первого счетного триггера через формирующий о триггер, генератор тактовой частоты, выход которого соединен с вторым входом второго вентиля, счетчик импульсов, входы которого соединены с выходами вентилей, выходы счетчика, импульсов соединены поразрядно с входами дешифратора, второй счетный триггер, вход которо-. го подключен к выходу первого счетного триггера, и логический элемент ИЛИ, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, в него введены четыре двухразрядных счетчика импульсов, восемь логических элементов И, два выделителя заднего фронта импульса и выделитель переднего фронта им-25 пульса, выходы которого соединены с входами логического элемента ИЛИ, при этом входы выделителя переднего фронта импульса подключены к выходам первых четырех зо
6 логических элементов И, входы которых соединены с выходами двухразрядных счетчиков импульсов, первые входы которых соединены с выходами остальных логических элементов И,;вторые входы трех из двухразрядных счетчиков импульсов соединены через первый выделитель заднего фронта импульса с первым выходом второго счетного триггера, второй выход которого через второй выделитель заднего фронта ймпульса соединен с вторым входом четвертого двухразрядного счетчика импульсов, первые входы пятого, шестого, седьмого и восьмого логических элементов И соединены с выходом дешифратора, вторые входы пятого и шестого логических элементов И подключены к выходам первого счетного триггера, а вторые входы седьмого и восьмого логических элементов И соединены с выходами
Ьторого счетного триггера.
Источники информации, принятые во . внимание при экспертизе
1. Патент США М 3813610, кл. 331-1А, 28,05.74.
2. Авторское свидетельство СССР
% 44 324, кл, G 01 R 23/00, 15.09.74. иал ППП Патент, г. ужгород, ул. Проект "ая