Дешифратор
Иллюстрации
Показать всеРеферат
Союз Советскии
Социвпистическик
Республик (51)М. Кл.2 (53) YÄт(621 ° 316 ° .56(088.8) (61) Дополнительное к авт. свид-ву (22) 3вявлено 060177 (2f) 2441384/18-21
Н 03 К 13/24 с присоединением заявки М
Государственный комитет
СССР по делам изобретений и открытий (23) Приоритет
Опубликовано 25,0879. Бюллетень ((о 31
Дата опубликования описания 260879 (72) Авторы
А.П. Марков, Н.A. Подопригора, В,А. Неклюдов и Ю.И, Щетинин изобретения (73) Заявитель (54) ДЕШИФРАТОР
Изобретение относится к автоматике и вычислительной технике.
Известны дешифраторы, содержащие входкные каскады, имеющие по К входов и 2 выходов, и оконечные каскады, каждый иэ которых содержит переключательные и дополнительный транзисторы, эмиттеры которых объединены-и через генератор тока подключены к мину совой шине пит ан и я, а колл екторы переключательных транзисторов через резистор соединены с земляной шиной и коллектором дополнительного транзистора (1), К недостаткам такого устройства относится низкое быстродействие.
Наиболее близким к предлагаемому является дешифратор, содержащий Р входных шин и М-2 выходных шин, а р также N входных каскадов, имеющих по
К входов, соединенных с входными шинами, и 2 выходов, N оконечных каскадов, каждый иэ которых содержит N переключательных и дополнительный транзисторы, причем в каждом оконечном каскаде эмиттеры переключательных и дополнительного транзисторов объединены и через генератор тока подключены к минусовой шине источника питания, а коллекторы переключательных транзисторов объединены и непосредственно соединены с соответствующей выходной шиной, а через резистор подключены к коллектору дополнительного транзистора и земляной шине, базы переключательных транзисторов каждого оконечного каскада подключены к выходам соответствующих входных каскадов (2}. К недостаткам этого устройства относится низкое быстродействие„
Целью изобретения является повышение быстродействия дешифратора.
Это достигается за счет того, что в дешифратор, содержащий Р входных шин и М-2 выходных шин, à -.àêæå N входных каскадов,, имеющих ло К входов, соединенных с входными шинами, и 2 выходов, N оконечных каскадов, каждый из которых содержит N переключательных и дополнительный транзисторьт причем в каждом оконечном с каск аде э мит те ры пер е ключ ател ьны х и дополнительного транзисторов объединены и через генератор тока подключены к минусовой шине источника питания, а коллекторы переключательных транзисторов объединены и непосредственно соединены с соответ ствующей выходной шиной, а .через ре681557 зистор подключены к коллектору дополнительного транзистора и эемпяной шине, базы переключательных транзисторов каждого оконечного каскада подключены к выходам соответствующих входных каскадов, введен дополнительный входной каскад с (Р-KN)71 входа5 ми, подключенными к входным шинам, P-KN и 2 выходами, каждый из которых соединен с базами дополнительных транзисторов М/2 " оконечных кас- 10 кадов.
isa чертеже представлена функциональная схема дешифратора. она содержит входные шины 1, выходные шины 2, входные каскады 3, входы которых соединены с входными шинами 1, оконечные каскада 4, каж-. дый иэ которых содержит переключательные 5 и допслнительный б транзисторы, эмиттеры которых объединены и через генератор 7 тока подключены к минусовой шине 8 источника пита. ния, резистор 9, включенный между объединенными коллекторами переключательных транзисторов 5 и коллектором дополнительного транзистора б, который также подключен к земляной шине 10; дополнительный входной каскад ll входы которого соединены с входными шинами 1, а каждый иэ его выходов подключен к базам дополни- 3О. т ел ьных т р ан з и ст оров б сооТ в ет ст вующих оконечных каскадов 4. Базы переключательных транзисторов 5 каждого оконечного каскада 4 подключены к выходам соответствующих входных кас- 35 кадов 3, а точка объединения коллекторов переключательных транзисторов
5 и резистора 9 соединен с соответствующей выходной шиной 2.
Функционирование дешифратора осуществляется следующим образом, При подаче любой комбинации входных сигналов по входным шинам 1 только в одном из всех оконечных каскадов 4 в каждой группе, образованных выходами дополнит ел ьн ого входного каска" 45 да ll, на базах всех переключатель- ных транзисторов 5 прикладываются нулевые логические уровни. При этом единичный логический уровень подается на базу дополнительного транзистора б только одного оконечного каскада 4. B силу соотношения напряжений логических уровней единичный логический уровень оказывается на выходе только одного оконечного каскада 4, в котором ток от генератора
7 тока переключает дополнительный транзистор б .
Формул а из обретения
Дешифратор, содержащий P входных шин и N-2 р выходных шин, а также N входных каскадов, имеющих по К входон соединенных с входными шиI
К нами, и 2 выходов, М оконечных каскадов, каждый иэ которых содержит N переключательных и дополнительный транзисторы, причем в каждом оконечном каскаде эмиттеры переключательных и дополнительного транзисторов объединены и через генер атор т ока подключены к мину совой шине источника питания, а коллекторы переключательных транзисторов объединены и непосредственно соединены с сост вет ст вующей выходной шиной, а ч ер ез рези стор подключены к колл ектору дополнительного транзистора и землянойой шине, базы переключат ельных транзисторов каждого оконечного каскада подключены к выходам соответствующих входных каскадов, о т л ич аю щи и с я тем, что, сцелью повышения быстродействия, в него введен дополнительный входной каскад с (Р-KN) > 1 входами, поНдключенными к входным шинам, и 2Р выходами, каждый из которых соедин ен с баз ами дополнительных транзисторов М/2 Р оконечных каскадов.
Источники информации, принятые во внимание при экспертизе
1 . Патент Франции Р 2 14430 8, кл, G 06 F 9/00, 10.06.74, 2. Патент CttJA Р 3624620, кл. 340-173, 15, 05. 75.
681557
Составитель В, Чачанидз е
Редакто Н ) п ова Тех е Л. Ап Коувз
Заказ 5104/51 Тираж 1060 Подписное
11ЛИИПИ Государственного комитета СССР по делам изобретений и открытий
113033 Мссква Ж-33 Ра свая ваб.
4 5
Филиал ППП Патент, r. Ужгород, ул. Проектная, 4 инц