Матричный дешифратор
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советскни
Социалистическим
Республик
0 bii / (61) Дополнительное к авт, свид-ву (22) Заявлено 16,1277 (2т) 2555719/18-21 (53)м. К .2 с присоединением заявки М
Н 03 К 13/243
Государственный комитет
СССР по делам изобретений и открытий
{23) Приоритет
Опубликовано 250879. Бюллетень М 31 (53) УДК621. 382 (088. 8) Дата опубликования описания 2608.79 (72) Авторы
ИЗО рЕТЕНИЯ В.Н. Босомыкин, Г,П, ПеРевеРзев, В.A. ПолЯков и А.А. Яковенко (71) Заявитель (54) МАТРИЧНЫЙ ДЕШИФРАТОР
Изобретение относится к вычислительной технике и может быть использовано в выходных, оконечных или исполнительных устройствах релейного и электромагнитного типа.
Известен матричный коммутатор, содержащий шины питания и управления, вертикальные и горизонтальные шины, соединенные в точках пересечения цепочкой из диода и резистора (1).
Однако такое устройство не отличает ся быстродей ст вием выполн ения алгоритмов управления.
Известен матричный дешифратор, содержащий вертикальные и горизонтальные шины полувыбора,подключенные к шинам питания через соответствующие переключатели, адресные электромагниты,обмотка каждого иэ которых подключена к соответствующим вертикальным и горизонтальным шинам полувыбора через разделительный диод (2). однако и это устройство не может обе сп ечи т ь воз мажн ост и одно вр емен н ого управления произвольным количеством адресных электромагнитов, включаемых по произвольному закону, Это не позволяет использовать высокое быстродействие современных вычислительных и управляющих систем.
Целью изобретения является повыше.ние быстродействия выполнения алгоритмов управления.
Для этого в матричный дешифратор содержащий вертикальные и горизонтальные шины полувыбора, подключенные к шинам питания через соответствующие переключатели, адресные электромагниты, обмотка каждого из которых подключена к соответствующим вертикальным и горизонтальным шинам полувыбора через раздепитепьный диод, введены буферный регистр, накопитель, распределитель и конденсаторы, причем каждый иэ последних подключен к обмотке соответствующего адресного электромагнита, выходы распределителя подключены к соответствующим входам накопителя и управляющим входам переключателей вертикальных шин, полувыбора, а выходы накопитепя через буферный регистр соединены с управляющими входами соответствующих переключателей горизонтальных щин полувыбора.
На чертеже представлена принци.пиальная электрическая схема предлагаемого устройства.
Устройство содержит шину 1 входных тактовых импульсов распределите681558
20
1, Авторское
Р 530459, кл. Н
2, Авт орское
Р 447834, кл. Н ля 2, накопитель 3 для записи, хранения и считывания управляющей информации, буферный регистр 4, шину
5 питания, переключатели б и 7 вертикальных и горизонтальных шин 8 и
9 папувыбора, соответственно, зарядные резисторы 10, конденсаторы 11, разделительные диоды 12 и адресные электромагниты 13. накопитель 3 имеет вход 14 для подачи или смены управляющей информации, Устройство работает следующим образом.
При поступлении на шину 1 тактовых импульсов распределитель поочередно подключает шину 5 питания через переключатели б к вертикальным управляющим шинам 8, и при этом тот же распределитель соответст вующим тактом считывает из накопителя 3 управляющее слово (хранится на время такта распределителя в буферном регистре 4) дпя управления через переключатели 7 соответствующим столбцом адресных электромагнитов, Таким образом, в каждом такте возбуждается одна из вертикальных шин
8 полувыбора и те горизонтальные шины 9 палувыбора, на пересечении которых с упомянутой вертикальной шиной находятся адресные электромагниты 13„которые в соответствии с информацией, заложенной в управляющем слове, должны возбуждаться. Во время такта конденсаторы ll адресных электромагнитов 13, находящихся на Пересечении вертикальной шины полувыбора, возбуждаемой в рассматриваемом такте,и тех возбужденных горизонтальных шин полувыбора, информация о возбуждении которых заложена в управляющем слове с адресом данного такта, заряжаются через небольшое сопротивление резисторов 10. Далее распределитель 2 возбуждает следующую вертикальную шину полувыбора и считывает с накопителя соответствующее такту управляющее слово, возбуждая определенные горизонтальные шины.
Так распределитель за время цикла Т возбуждает по очереди и вертикальных шин полувыбора, заряжая при этом емкости тех адресных электромагнит ов, информация о воз буждении которых заложена в соответствующих каждому такту управляющих словах. В дальнейшем циклы все время повторяют ся, т .е. емкости адресных электромагнитовв, кот орые должны включ ать ся, подзаряжаются один раз в каждом ци ле за время — . В паузе за время
Т
Т- — =Т 1- -) накопленный на еми и) кости заряд поддерживает в сработан ном состоянии соответствующий. адресный электромагнит. При этом постоянная цепи заряда должна быть не менее, чем в и раз меньше постоянной цепи разряда, чтобы узел иэ резистора 10, конденсатора 11 и адресного электромагнита 13 обеспечивал интегрирование управляющих импульсов (накопление заряда на емкости) и работоспособность устройства. Разделительные диоды 12 служат для предотвращения разряда конденсаторов 11 через ниэкоомные зарядные резисторы 10.
Таким образом, предлагаемое устройство обеспечивает достаточно высокое быстродействие при одновременном управлении по произвольному з акону произвольным количеством адресных электромагнитов.
Формула изобретения
Матричный дешифратор, содержащий вертикальные и горизонтальные шины. полувыбора, подключенные к шинам питания через соответствующие переключатели, адресные электромагниты, обмотка каждого из которых подключена к соответствующим вертикальным и горизонтальным шинам полувыбора через разделительный диод, о т л ич аюrqи и с я тем, что, с целью повышения быстродействия выполнения алгоритмов управления, введены буферный регистр, накопитель, распределитель и конденсаторы, причем каждый из последних подключен к обмотке соответствующего адресного электромагнита, выходы распределителя подключены к соответствующим входам накопителя и управляющим входам переключат елей вертикальных шин полувыбсра, а выходы накопителя через буферный регистр соединены с управляющими входами соответствующих переключателей горизонтальных шин полувыбора.
Источники информации, принятые во внимание при экспертизе свидетельство СССР
03 К 17/74, 28,02, 74с в идет ел ь ст в о СССР
03 К 13/243, 1972, 681558
Составитель Л. Багян
Заказ 5104/51 Тираж 10б0 Подписное
ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035 Мссква 13-35 Ра шскан наа. 33,4 5
Фили ал ППП Патент, г. Ужгород, ул. Проектная, 4