Двоичный реверсивный счетчик
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕН И Я
К АВТОРСКОМУ СВИДЕТЕЛЬСТВ У с>683927
Союз Советских
Социалистических
Респеблнк (61) Дополнительное к авт. свид-ву— (22) Заявлено 04.07.77 (2)) 2502501/ 18-21 с присоединением заявки №вЂ” (23) Приоритет— (45) Опубликовано 30.08.79. Бюллетень № 32 (45) Дата опубликования описания 31.08.79 (51)ЧК Н03K23, -;
Государстеенный комитет (53) УДК 021.374.322 (088,8)
1 по делам изобретений и открытий (72) Автор .изобретения
Б. T. Медведев (71) Заявитель (54) ДВОИЧНЫЙ РЕВЕРСИВНЫЙ СЧЕТЧИК
Изобретение относится к области автоматики и вычислительной техники.
Известны двоичные реверсивпы- счетчики, выполненные на полупроводниковых и импульсно-готенпиальных элементах, содержащие триггеры и вентили переноса (1).
Недостатком извсстного двоичного реверсивного счетчика является or раничснная допустимая разрядность.
Известен также двоичный реверсивный счетчик. содержащий в каждом разряде триггер, элемент 2И вЂ” ИЛИ вЂ” НЕ, два резистора Ii два конденсатора, счетный вход триггера соедичен с выходом элемента
2И вЂ” ИЛИ вЂ” НЕ, первые входы первой и второй группы входов,по И которого соединены через конденсаторы cooTr,e.-ственно с прямым и инверсным выходами триггера предыдуп:его разряда, а также через резисто ры с общей шиной (2).
Недостатком этого двоичного реверсивного счетчика является ограниченная допустимая разрядность. При переносе информации от разряда к разряду нарастает задержка сигнала. Если время этой задержки превысит длительность входного импульса, то совпадения импульса переноса с входным импульсом на входе одной из групп входов по И не произойдет и все следуюшие за эгой группой вхо-,с в чо И разря счетчика работать нс будут.
Таким образом, для счетчика с опрслс— ленным числом разрядов ië:ï е сс-чoc. !. входны импульссв до1жна быть Не мсг ше времени задержки псреноса информ:цпи. Это, в свою очередь. накладывас . ограничения HB значгнис. максимальной ча стоты следования входчых импульсов, прн
10 которой будет работать счетчик, п на допустимую разрядность счетчика.
Целью изобретения является увсличс—
Бие допустимой разрядности двоич:сого рс— всрспвного счетчика.
15 Это достигается тем, что в двопчносм рс версивном счетчи се, содержащем в каждом разряде триггер. элемент 2И- — ИЛИ вЂ” 111:, два резистора и два конденсатора, счетный вход триггера соединен с выходом элсмсн20 та 2И вЂ” ИЛИ вЂ” НЕ, первые входы псрвои второй групп входов по И которого соединены через конденсаторы соответственно прямым и инверсным выходами триггера предыдущего разряда, а такжc ieðeç рсз;!сторы с осбщсй шиной, ь каждый разря", введены два элемента задержки, вход rrcp вого из которых соедиire;i с выходом пе).— вого элемента задержки предыдущего ра;- ряда и вторым в. одом первой группы вхоЗп дов по И элемента 2И вЂ” ИЛИ НЕ, BTooo:
Риг 7
17 аиг В
Корректор С, Файн Редактор О. Стенина лакан 757,7964 Изд. № 481 Тираж 1060 Подписнос
НПО «Поиск» Государственного комитета СССР по делам изобретений и открытий
113035, Москва, 7К-35, Раушская наб., д. 4/5
Тип. Харьк. фил. пред. «Патент» Т
Составитель О. Скворцов
Техред А. Камышникова
П