Фазовый дискриминатор
Иллюстрации
Показать всеРеферат
Себеэ Се
Сет4иалмс
Республик
4712
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ (61) Дополнительное к аат. сеид-ау (22) Заявлено 230377 (21) 2465625/18-21 (51)М. Кл. с присоединением заявки йо
H 03 D 9/04
Государстбенимб комитет
СССР
ho делам юобретеннб
h открытка (23) Приоритет (53) УДК 621. 376. .4(088,8) Опублмкоеано 050979.бюллетень 4о 33
Дата опубликования описания 050979 (72) Лвторы изобретеиия
В. Д. Кутернега и A. В. Лапина (71) Заявитель (54) ФАЗОВЫЙ ДИСКРИМИНАТОР
15
Изобретение относится к электронной технике и предназначено для измерения сдвига фаз периодических сигналов при хаотическом пропадании одного из них и управления фазой синхронизируемого генератора в устройствах синхронизации.
Известен дискретный дискриминатор, предназначеный для измерения сдвига фазы мвкду периодическими сигналами и содержащий взаимосвязанные триггеры, схемы И и схемы
ЗАПРЕТ (1) °
Однако этот дискриминатор может работать только при периодических сигналах.
Наиболее близким по технической сущности к предложенному является устройство, которое содержит взаимосвязанные триггеры, схему запрета, прецизионный формирователь длительности, выполненный на счетчикет схемы И, ИЛИ и ЗАПРЕТ 12).
Однако это устройство громоздко, имеет большие габариты и в его состав входит прецизионный формирователь длительности, выполненный, например, на счетном устройстве.
Цель изобретения — уменьшение габаритов и веса прибора и повышение его точности.
Для этого в фазовый дискриминатор, содержащий устройство синхронизации, состоящее из последовательно соединенных задающего генератора, управляющего элемента и делителя, а также усредняющего узла, соединенного с входами добавление и вычитание управляющего элемента, три триггера, два элемента И,подсоединенные к входам добавление, вычитание усредняющего узла и к задающему генератору, введены элементы ИЛИ и И. Один выход делителя устройства синхронизации соединен параллельно с нулевым входом третьего, с единичным входом второго и через элемент ИЛИ с нулевым входом первого триггера, а другой выход укаэанного делителя соединен параллельно с нулевым входом второго триггера и через элемент ИЛИ— с нулевым входом первого триггера.
Единичный выход первого триггера подключен к второму входу первого элемента И и через введенный элемент
И вЂ” к единичному входу третьего триггера. Единичный выход второго
684712
TpHI repà через вышеназванный элемент И соединен с единичным входом третьего триггера, а нулевой выход второго и единичный третьего соединены с вторым элементом И.
На чертеже изображена структурная схема предложенного устройстна. 5
На чертеже изображено также устройство синхронизации для лучшего пояснения работы дискриминатора.
Дискриминатор 1 содержит триггеры 2 — 4, элементы И 5 — 7 и эле- 10 мент ИЛИ 8. Устройство синхронизации 9 содержит задающий генератор 10, управляемый элемент 11, делитель 12 и усредняющий узел 13.
Дискриминатор работает следующим образом.
В исходном состоянии (при отсутствии сигнала на входе устройства) на единичном выходе триггера 2 установлен низкий уровень потенциала импульсами с выходов делителя 12. Триггеры 2 — 4 выполнены по схеме с раздельными нходами. Единичный выход триггера 2 параллельно соединен с входами элементов 5, б °
Единичный выхоц триггера 4 имеет низкий уровень потенциала, который запрещает прохождение сигналов через элемент И 7. Таким образом в исходном состоянии устройстна (при отсутствии сигнала на клемме вход устройства) импульсы с выхода задающего генератора .10 не проходят через элементы 6, 7 на вход усредняющего узла 13, т. е. дискриминатор фиксирует отсутствие рассогласования> 35 что соответствует действительности.
Работа дискриминатора 1 н случае опережения входного сигнала на клемме вход устройства относительно напряжения на втоРом выходе де- 40 лителя 12 происходит следующим образом. При появлении входного сигнала . последний устанавливает на единичном выходе триггера 2 высокий уровень потенциала, который Раэре- 45 шает прохождение импульсов генератора 10 через элемент б, на вход узла 13. Сигнал разрешения с выхода триггера 2 поступает также на соответствующий вход элемента
5. Импульс с второго выхода, делителя 12.устанавливает триггер 2 н исходное состояние, тем самым фиксируется величина рассогласования входного сигнала относительно импульсов с этого выхода делителя 12.
Величина рассогласования преобразовывается н число импульсов на элементе И б, и это число поступает на вход добавления усредняющего узла 13. Состояние триг- 60 герон 3, 4 не изменяется по отношению к исходному состоянию.
Работа дискриминатора 1 в случае запаздывания входного сигнала относительно напряжения со второго вы- 65 хода делителя 12 происходит следующим образом. Триггер 2 остается B исходном состоянии ло момента прихода входного сигнала, с приходом которого на единичном выходе этого триггера устанавливается нысокий уровень потенциала, который поддерживается до момента прихода импульсов с первого выхода делителя
12. В результате элемент б на этот промежуток времени становится открытым. 3а это время на нход добавления усредняющего узла поступают импульсы с ныхода генератора 10 через элемент 6.
Сигналы с обоих выходов делителя
12 в этот момент устананливают триггер 3 по единичному ныходу в состояние с высоким уровнем потенциала.
В результате этого элемент 5 по обоим входам становится разрешенным и по переднему фронту перепада напряжения срабатывает триггер 4, на единичном выходе кОторого устанавливается высокий уровень потенциала, который продолжается до момента прихода импульсов с второго выхода делителя 12. В результате элемент
7 по входам управления становится разрешенным: в течение времени между импульсами выходов делителя 12.
Этот промежуток заполняется импульсами генератора 10, которые через элемент 7 поступают на вход вычитаt I ние усредняющего узла. 13. Величина рассогласования отставания определяется разностью интервалов времени.
Операция вычитания выполняется усредняющим узлом 13, знак результата определяется большим интервалом времени.
Предложенная схема дискриминатора обеспечивает работу устройства с сохранением синхронизма устройства в целом при пропадании входного сигнала.
Формула изобретения
Фазовый дискриминатор, содержащий устройство синхронизации, состоящее из последовательно соединенных задающего генератора, управляющего элемента и делителя, а также усредняющего узла, соединенного с входами добавление и вычитание управляющего элемента, три триггера, два элемента И, подсоединенные к входам добавление, вычитание усредняющего узла и к задающему генератору, отличающийся тем, что, с целью уменьшения габаритов и веса прибора и повышения его точности, в него введены элементы ИЛИ и И, при этом один выход делителя устройства синхронизации соединен параллельно с нулевым входом третьего, с единичным входом второго и через эле68471
Составитель А. Старостина
Заказ 5304/52 а- Тираж 106 О Подписное
ЦНИИПИ Государственного комктета СССР по делам изобретений и открытий
113035, Москва, K-35, Ра ская наб, 4 5
Филиал ППП Патент, г. Ужгород, ул. Проектная, 4 мент ИЛИ вЂ” с нулевым входом первого триггера, а другой выход указанного делителя соединен параллельно с нулевым входом второго триггера и через элемент ИЛИ вЂ” с нулевым входом первого триггера, единичный выход первого триггера подключен к второму входу первого элемента И и через введенный элемент И вЂ” к единичному входу третьего триггера, единичный выход второго триггера через вьыеназванный элемент И coe—
2 6 динен с единичным входом третьего триггера, а нулевой выход второго и единичный третьего соединены с вторым элементом И.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
9 450113, кл. G 01 R 25/08, 1973.
2. Мартынов Е. М. Синхронизация в системах передачи дискретных сообщений. Связь, 1972, с. 110-112, р. б. 18.