Фазовый детектор
Иллюстрации
Показать всеРеферат
Союз Соеетскин
Социалисти нескин
Республик
jii 686140
ОП ИСАЯ-NK
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 23.05.77 (21) 2488043/18 — 09 с присоединением заявки М (23) Приоритет (51) М. Кд.
Н 03 О 3/00
Гасударственная квинтет
СССР вв делам нзабрвтвннй н вткрмтнй .
Опубликовано 15.09 79. Бюллетень М 34
Дата опубликования описания 15.09.79 (53) УД К 621376.4 (088.8) (72) Автор, изобретения
В. К. Стрюцков
Всесоюзный научно-исследовательский институт электроэнергетики (7I) Заявитель (54) ФАЗОВЫЙ ДЕТЕКТОР
Изобретение относится к электроизмерительиой технике и может быть использовано s аппаратуре автоматического управления, в частности в регуляторах возбуждения электрических машин переменного тока, в релейной защите, противоаварийной автоматике и тд.
Известен фазовый детектор, содержащий последовательно соединенные источник входного сигнала, первый ключ, интегратор, выполненный в виде операционного усилителя с конденсатором в цепи обратной связи, и блок фиксации аналогового сигнала, а также последовательно соединенные источник опорного сигнала и формирователь импульсов управления, выход которого соединен с управляющими входами пер15 вого ключа и блока фиксации аналогового сигнала j1).
Однако известный фазовый детектор обладает большой погрешностью преобразования при фазовом детектировании сигналов, содержащих высшие гармоники. Этот недостаток обусловлен принципом работы устройства — импульсной выборкой мгновенных значений входного сигнала.
Целью. изобретения является повышение помехоустойчивости.
Для этого в фазовый детектор, содержащий последовательно соединенные источник входного сигнала, первый ключ, интегратор, выполненный в виде операционного усилителя с конденсатором в цепи обратной связи, и блок фиксации аналогового сигнала, а также последовательно соединенные источник опорного сигнала и фор. мирователь импульсов управления, выход которого соединен с управляющими входами первого ключа и блока фиксации аналогового сигнала, дополнительно введен триггер, счетный вход которого подключен к выходу формирователя импульсов управления, а последовательно с конденсатором в цепи обратной связи интегратора включены параллельно соединенные второй конденсатор и второй ключ, а параллельно с ним включен третий ключ, при этом управляющие входы второго и третьего ключей соединены с выходом триггера.
На чертеже изображена функциональная электрическая схема предложенного фазового детектора.
140 рующих качеств при сохранении однопериодного быстродействия, Применение данного детектора в промышленной автоматике позволяет повысить качество процессов в замкнутых системах автоматического регулирования с фазовым преобразованием и отказаться в ряде случаев от применения многофазных фазовых детекторов.
Фазовый детектор, содержащий последовательно соединенные источник входного сигнала, первый ключ, интегратор, выполненный в виде оцерационного усилителя с конденсатором в цепи обратной связи,,и блок фиксации аналогового сигнала, а также последовательно соединенные источник опорного сигнала и формирователь импульсов управления, выход которого соединен
2о с управляющими входами первого ключа и блока фиксации аналогового сигнала, о т л ич а ю шийся тем, что, с целью повышения помехоустойчивости, s него введен триггер, счетный вход которого подключен к выходу формирователя импульсов управления, а последовательно с конденсатором в цепи обратной связи интегратора включены параллельно соединенные второй конденсатор и второй ключ, а параллельно с ним включен третий ключ, при зо этом управляющие входы второго и третьего ключей соединены с выходом триггера.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР М 323835, кл. Н 02 Р 9/14, 09.02.70 (прототип).
ИИПИ ж 1060
Заказ 5483/54
Подписное
3 686
Фазовый детектор содержит источник 1 входного сигнала, первый ключ 2, интегратор, выполненный в виде операционного усилителя 3 с конденсатором 4 в цепи обратной связи, блок
5 фиксации аналогового сигнала, источник 6 опорного сигнала, формирователь 7 импульсов управления, триггер 8, второй конденсатор 9, второй ключ 10 и третий ключ 11, Фазовый детектор работает следующим образом. 1О
На измерительный вход детектора поступает входной синусоидальный сигнал от источника 1, а на опорный — сигнал от источника 6. Формирователь 7 импульсов управления формирует импульсы напряжения прямоугольной формы длительностью в половину периода опорного напряжения. По серии укаэанных импульсов управления раэ в период осуществляется переброс триггера 8, чем обеспечивается деление частоты опорного сигнала. Полученная таким образом новая последовательность импульсов используется для противофазного управления ключами 10 и 11 в цепи обратной связи интегратора.
Таким образом, каждый период опорного напряжения один из ключей открыт, а другой закрыт. Замыкание ключей обеспечивает разряд кондечсатора 4 или 9, накопившего заряд с одновременным вводом в работу предварительного разряженного конденсатора.
Управление работой детектора одним импульсом полупериодной длительности существенно повышает помехоустойчивость устройства. Технико-экономическая эффективность фазового детектора состоит в обеспечении высоких фкльтФормула изобретения
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4