Устройство для асинхронной передачи двоичной информации
Иллюстрации
Показать всеРеферат
В. А. Ардашев, А. А. Штефан, Б. Х. Шкляр, В. A. Приходько и С. Н. Яблоновский (72) Авторы изобретения (7!) Заявитель (54) УСТРОЙСТВО ДЛЯ АСИНХРОННОЙ ПЕРЕДАЧИ
ДВОИЧНОЙ ИНФОРМАБИИ
Изобретение относится к телеграфии.
Известно устройство для асинхронной передачи двоичной информации, содержац1ее блок управления, выход которого соединен с первым входом фазового компаpampa и одним из входов блока памяS ти, другой вход которого соединен с выкодом подстраиваемого генератора и вторым входом фазового компаратора, выход которого подключен к входу блока коррекции, при этом на входы блока управления поданы соответственно сигнал тактовой частоты и сигнал стаффинга (1).
Однако в известном устройстве недостаточная помехоэашишенность.
Бель изобретения — повышение помехоэашишеннос ти.
line этого в устройство для асинхронНой передачи двоичной информации, содержашее блок управления, выход которого соединен с первым входом фазового компаратора и одним из входов блока памяти, другой вход которого соединен
Ю выходом подстраиваемого генератора и вторым входом фазового компаратора, выход которого подключен к входу блока коррекции, при этом на входы блока управления поданы соответственно сигнал тактовой частоты и сигнал стаффинга, введены блок обнаружения режима захвата и последовательно соединенные преобразователь аналог — цифра, блок усреднения и запоминания, коммутатор и преобразователь цифра - аналог, выход которого подключен к входу подстраиваемого генератора, причем выходы блока коррекции и фазового компаратора соединены соответственно с входом преобразователя аналог-цифра и входом блока обнаружения режима захвата, выход которого подключен к второму входу коммутатора, третий вход которого соединен с выходом преобразователя аналогцифра.
На чертеже дана структурная элекч рическая схема предлагаемого устройства.
68
Устройство содержит блок 1 управления, блок 2 памяти, фазовый компаратор 3, блок 4 коррекции, преобразователь 5 аналог-цифра, блок 6 обнаружения режима захвата, подстраиваемый генератор 7, преобразователь 8 цифра-аналог, коммутатор О, блок 10 усреднения и запоминания.
Устройство работает следующим образом.
В начальный момент после включения устройства при наличии на входах блока 1 управления тактовой частоты и импульсов стаффинга, на выходе блока 6 обнаружения режима захвата присутствует такой сигнал, что коммутатор 9 подключает выход преобразователя 5 аналогцифра к входу преобразователя 8 цифраарапова, образуется петля фазовой автоподстройки частоты (ФАПЧ), состоящая из блока 2 памяти, фазового компаратора 3, блока 4 коррекции, преобразователя 5 аналог-цифра, преобразователя 8 цифра-аналог, подстраиваемого генератора 7.
Необходимость образования петли
ФАПЧ, в которой отсутствует блок 10 усреднения и запоминания, определяется тем обстоятельством, что подстраиваемый генератор 7 в петле ФАПЧ при наличии в нем блока 10 усреднения и запоминания в режим захвата войти не может, так как принципиально невозможно обеспечить надежный захват при очень малой эквивалентной полосе пропускания устройства ФАПЧ, которой соответствует петля ФАПЧ с блоком 10 усреднения и запоминания.
При переключении коммутатора 9 переходных процессов, могущих служить причиной выхода петли ФАПЧ из захвата, не возникает, поскольку коммутация сигнала осуществляется в цифровой форме в момент нахождения системы в синхронизме, а также соответствия вычисленно7619 4 го в блоке 10 усреднения и запоминания значения напряжения среднему напряжению на выходе блока 4 коррекции.
После переключения коммутатора 9 в управляющем сигнале, поступающем к подстраиваемому генератору 7 с выхода преобразователя 8 цифра-аналог, отсутствуют переменные составляющие, вызывающие фазовые флюктуации.
Формула изобретения
Устройство для асинхронной передачи двоичной информации, содержащее блок управления, выход которого соединен с первым входом фазового компаратора и одним из входов блока памяти, другой вход которого соединен с выходом подстраиваемого генератора и вторым входом фазового компаратора, выход которого подключен к входу блока коррекции, при этом на входы блока управления поданы соответственно сигнал
25 тактовой частоты и сигнал стаффинга, о т л и ч а ю ш е е с я тем, что, с целью повышения помехозащищенность введены блок обнаружения режима захвата и последовательно соединенные пре зо образоватепь аналог-цифра, блок усреднения И запоминания, коммутатор и преобразователь цифра-аналог, выход которого подключен к входу подстраиваемого генератора, причем выходы блока коррекции и фазового компаратора соединены соответственно с входом преобразователя аналог-цифра и входом блока обнаружения режима захвата, выход которого
40 подключен к второму входу коммута-. тора, третий вход которого соединен с выходом преобразователя аналог-цифра.
Источники информации, принятые во внимание при экспертизе
1. Патент США Na 3420956
45 кл. 179-15, 1969 (прототип).
687619
0мод щитовой ч
Ун рормационный
Информацианный
Заказ 5760154 Тираж 775 Подпис ное
ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/8
Филиал ППП Патент, г. Ужгород, ул. Проектная, 4
Составитель Г. Серова
Редакто Л. ебенникова Тех ед И. Асталош Ко кто E. брука