Устройство для проверки работоспособности аппаратуры передачи данных

Иллюстрации

Показать все

Реферат

 

QllHCAHHE

ИЗОБРЕТЕН ИЯ

Союз Советских

Социалистических

Республик ()690635

К АВТОРСКОМУ СВИДЮТЕЛЬСТВУ (6l) Дополнительное к авт. свид-ву (22) Заявлено 24.10,77 (22) 2536985/18 — 09 с присоединением заявки № (23) Приоритет (51) М. Кл.

Н 04 В 3/46

Геачдарстаааана аанатат

СССР еа даюьм аэааРатааха я етхрнтаа

Опубликовано 05.10.7% Бюллетень № 37 . Qaxa опубликования описания 05.10.79 (53). У ДК 621.395.662 (088.8) (72) Авторы .изобретения

Г. Н. Романовская, Б. М. Чернобыльский и Н А. Сакеворян (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПРОВЕРКИ РАБОТОСПОСОБНОСТИ

АППАРАТУРЫ ПЕРЕДАЧИ ДАННЫХ

Изобретение относится к устройствам койт роля систем проводной связи и может использоваться для проверки работоспособности аппаратуры и данных.

Известно устройство для проверки работоспособности аппаратуры передачи данных, со- э держащее последовательно соединенные нередат иск блока защиты от ошибок, первый формирователь имнулъсов н первый сумматор, а также последовательно соединенные приемник блока эащитъ от ошибок, второй формирова- 1В тель импульсов и второй сумматор, выход и второй вход которого соединены соответственно с первым входом и вторым выходом приемника блока защити от ошибок, третий выход которого подключен к управляющему входу передатчика блока. защиты от ошибок (1).

Однако в известном устройстве на проверку работоспособности аппаратуры передачи данных затрачивается значительное время, Целью изобретения является сокращение времени проверки.

Для этого в устройство для проверки рабо тоспособности аппаратуры передачи данных

2 содержащее последовательно соединенные пере-! датчик блока зашить от ошибок, первый формирователь импульсов и первый сумматор, а также последовательно coegnneware приемник блока защиты от ошибок, второй формирователь импульсов и второй сумматор, выход и второй вход которого соединены соответственно с первым входом и вторым выходом приемника блока защити от ошибок, третпй выход которого подключен к управляющему входу передатчика блока защиты от ошибок, введены коммутатор, датвтк ошибок н блок сравнения и иидикапни, при этом первый вход и первый выход коммутатора соединены соответственно с выходом и сигнальным входом передатчика блока защиты от ошибок, второй и третий входы и второй выход коммутатора соединены соответственно с первым входом, выходом и вторым входом первого суммато- ра, третий вход которого соединен с выходом датчика ошибок, первый и второй входы которого соединены соответственно с входом nepsoro формирователя импульсов и третьим выходом коммутатора, четвертый выход которого

690635

35 х

I подключен к второму входу приемника блока защиты от ошибок, четвертый и пятый выходы которого подключены соответственно к первому и второму входам блока сравнения и индикации, третий и четвертый входы которого соединены соответственно с выходом и первым входом второго сумматора.

На чертеже приведена структурная электри ческая схема предложенного устройства.

Устройство для проверки работоспособности аппаратуры передачи данных содержит последовательно соединенные передатчик блока защиты от ошибок (БЗО) 1, первый формирователь импульсов 2 и первый сумматор 3, последовательно соединенные приемник блока защиты от ошибок 4, второй формирователь импульсов 5 и второй сумматор 6, а также дополнительно введенные коммутатор 7, датчик ошибок 8 и блок сравнения и индикации 9.

Устройство работает следующим образом.

При нарушении работы аппаратуры (определяется визуально по сигналам блока сравнения и индикации 9) устройство переводится в режим работы "на себя" с помощью коммутатора 7. Для выяснения характера отказа и места отказа возможны четыре проверочных режима, устанавливаемые коммутатором 7.

Во всех проверочных режимах источником испытательного текста является первый формирователь импульсов 2, выход которого связан с входом первого сумматора 3 и входом передатчика блока. защиты от ошибок 1 через коммутатор 7.

Первый режим обеспечивает проверку фазирования устройства. Испытательный текст от первого формирователя импульсов 2 через коммутатор 7 поступает на вход передатчика БЗО

1, на управляющий вход которого поступают сигналы управления формированием фазирующи комбинаций от приемника БЗО 4. Сформированные передатчиком БЗО 1 кодовые блоки с его выхода поступают на вход коммутатора

7, с выхода которого на вход первого сумматора 3 проходят только выделенные в коммутаторе 7 фаэирующие биты. Остальные инфор-, мационные места кодовых блоков заполняются в первом сумматоре 3 информацией первого формирователя импульсов 2 и через коммутатор 7 проходят на второй вход приемника

БЗО 4, а с его второго выхода на второй сумматор 6. При правильной работе узлов фазировання приемник БЗО 4 осуществляет цикловое фазирование, синхронизируя работу второго формирователя импульсов 5 по их общей цепи синхронизации.

Правильная работа узлов фаэирования оценивается по двум сигналам, поступающим на входы блока сравнения и индикации 9 в результате сложения во втором сумматоре 6 его входных сигналов и сигнала контролирующей цепи, соединяющей четвертый выход приемника БЗО 4 и первый вход блока сравнения и индикации 9.

Во втором проверочном режиме кодовые блоки, сформированные в передатчике БЗО 1 так же, как и в первом режиме, поступают

Мереэ коммутатор 7 на второй вход первого

10 сумматора 3, где на них накладывается информация первого формирователя импульсов 2, выход которого соединен с первым входом первого сумматора 3 и далее через коммутатор

7 проходят на вход приемника БЗО 4 и вто<5 рой сумматор 6. Очищенная от информации первого формирователя импульсов 2 во втором сумматоре 6, на первый вход которого поступает информация с выхода второго формирователя импульсов 5, информация вновь приходит . на первый вход приемника БЗО 4. Приемник

БЗО 4 фазируется, декодирует информацию, преобразует ее в первоначальный вид. Эта информация поступает на четвертый выход приемника БЗО 4 и на первый вход блока cpasнения и индикации 9, на четвертый вход которого поступает аналогичная информатпюя с второго формирователя импульсов 5, с цомощью которой производится оценка правильности работы узлов фазирования, декодирования, преобразования и синхронизации.

Третий режим позволяет произвести проверку правильности работы устройства в случае исправления пакетов ошибок.

На кодовые блоки, поступающие от передатчика БЗО 1, на второй вход первого сум- . матора 3 через коммутатор 7, накладываются пакеты ошибок, сформированные датчиком ошибок 8, управляемым от коммутатора 7, и поступающие на третий вход первого сумматора 3. Пакеты формируются датчиком ошибок

8, синхронизированным передатчиком БЗО 1 по их общей цени таким образом, что на каждый кодовый блок наносится один пакет ошибок заданной длины и, соответствующей исправляющей способности кода во всех возможных комбинациях и, кроме того, происходит поразрядное продвижение момента наложения пакет» ошибок по блоку.

При нормальной работе приемника БЗО 4, получив аналогично второму режиму искаженную информацию, фазирует, декодирует информацию, определяет вектор ошибки, исправляет информацию, преобразует ее в первоначальный вид. Оценка работы узлов исправления ошибок производится блоком сравнения и индикации 9 аналогично второму режиму.

5 690635

Четвертый режим позволяет произвести до полнительную проверку исправляющей способности устройства.

Проверка производится точно так же, как и в третьем режиме, но на кодовые блоки наносятся пакеты ошибок от 0 до (n+1) бит. которые формируются датчиком ошибок 8 по сигналу управления, поступающему íà его управляющий вход orêîììóòàòîðà 7.

Блок сравнения и индикации 9 вырабатывает 1о сигнал, свидетельствующий о том, что правильного исправления ошибок в моменты наложения пакета..длиной (n+1) бит не происходит. аказ 5982/53 одписное ктная, 4

После проверки работы узлов блока защи4ы от ошибок, коммутатор 7 позволяет выход передатчика БЗО 1 во всех проверочных режи мах связать . со входом приемника БЗО 4 через модем, что дает возможность проверить правильность функционирования модема.

Использование предложенного устройства .позволяет повысить надежность дискретного канала связи за счет уменьшения среднего времени восстановления аппаратуры при выхо25 де ее из строя.

Формула изобретения зо

Устройство для проверки работоспособности аппаратуры передачи данных, содержащее последовательно соединенные передатчик блока защиты от ошибок, первый формирователь импульсов и первый сумматор, а также последо6 вательно соединенные приемник блока защиты от ошибок, второй формирователь импульсов и второй сумматор, выход и второй вход которого соединены соответственно с первым входом и вторым выходом приемника блока зашиты от ошибок, третий выход которого подключен к управляющему входу передатчика блока защиты от ошибок, о т л и ч а ю щ ее с я тем, что, с целью сокращения времени проверки, введены коммутатор, датчик ошибок и блок сравнения и индикации, при этом первый вход и первый выход коммутатора соединены соответственно с выходом и сигнальным вхсдом передатчика блока защиты от ошибок, второй и третий входы и второй выход коммутатора соединены соответственно с первым входом, выходом и вторым входом первого сумматора, третий вход которого соединен с выходом датчика ошибок, первый и второй: входы которого соединены соответственно с входом первого формирователя импульсов и третьим выходом коммутатора, четвертый выход которого подключен к второму входу приемника блока защиты от ошибок, четвертый и пятый выходы которого подключены соответственно к первому и второму входам блока сравнения и индикации, третий и четвертый входы которого соединены соответственг с выходом и первым входом второго сумматора.

Источники информации, принятые во внимание при экспертизе

1. Заявка й"-2331496/18 — 09, кл, Н 04 J 3/14, 1976, по которой принято решение о выдаче авторского свидетельства.