Устройство для передачи и приема дискретной информации

Иллюстрации

Показать все

Реферат

 

690646 которого соединены с дополнительными входами элемента ИЛИ, дополнительные входы блока элементов И соединены с выходами блока дешифраторов, к вхо- . дам которого подключены соответствующие выходы счетчика, на приемной стороне введены дополнительный регистр сообщения и блок памяти, входы которого соединены с дополнительными выходами декодера адреса, выход которого подклйчен к соответствующему входу о блока памяти, выходы которого соединены с входами дополнительного регистра сообщения.

На чертеже изображена структурная электрическая схема предложенного устройства.

Устройство содержит на передающей стороне кодер адреса 1, элемент И 2, счетчик 3, регистр сообщения 4, элемент ИЛИ 5, блок дешифраторов 6, блок элеМентов И 7, регистр сообщения о

8, на приемной стороне — декодер адреса.9, элемент И 10, регистр сообщения 11 счетчик 12, элемент И 13, регистр сообщения 14, блок памяти 15.

Устройство работает следующим обP6l 3QM °

Пусть имеется всего N объектов, которым нужно передавать различные сООбщения, объем которых составляет, например, m двоичных символов, и ЗО пусть выбранный интервальный код содержит N различных кодовых слов (адресов) и при этом имеется К неиспользуемых (всегда пустых) интервалов. В общем случае К<в. Тогда ре- Ж гистр сообщения 8 и регистр сообщения 14 содержат о К каскадов, а регистр сообщения 4 и регистр сообЩеиия 11 - по (m-К) каскадов-.

Перед началом работы в кодер 49 адреса 1 з аписыв аетс я одна и з адресных комбинаций или номер объекта, а в регистрах сообщения 8 и 4 записывается код сообщения этому объекту.

В Случае необходимости все эти m сиив©лы могут быть предварительно закодированы каким-либо помехоустойчйвыи кодом. По мере поступления им- . пульсов на вход код адреса из кодера адреса 1 через элемент ИЛИ 5 посту- о пает на выход. Одновременно; эти же импульсы поступают на вход счетчика

3 и на вход элемента И 2, однако не проходят на его выход, поскольку на втором входе элемента И 2 отсутствует разрешающий потенциал. По мере накопления счетчиком 3 импульсов дешнфраторы из блока дешифратоpos 6 опознают свободные позиции в kîäå адреса и подают соответствующие сигналы на блок элементов И 7, тем самым разрешая прохождение символов сообщения из регистра сообщения 8 через элемент ИЛИ 5 на выход.

Таким образом, за время выдачи кода адреса будут опознаны все К свободных 5 позиций в коде и на этих местах будут переданы все К символов информации из регистра сообщений-8. После окончания кода адреса. со счетчика 3 поступает разрешающий потенциал иа элемент И 2, и оставшиеся (m-К) символов информации из регистра .сообщения

4 через элемент ИЛИ 5 поступают на выход.

В исходном состоянии элементы И

10 и 13 сигналов не пропускают. С входа входной сигнал поступает в декодер адреса 9. После декодирования адреса сигнал с его выхода разрешает прохождение сигналов через элементы И

10, 13 и одновременно поступает на вход блока памяти 15. В блоке памяти 15 записаны номера позиции в коде адреса, на которых могут передаваться символы информации. По сигналу с декодера адреса 9 содержание этих

К позиций переписывается в регистр сообщения 14. Через элемент И 10 оставшиеся (m-K) символов информации записываются в регистр сообщения 11.

Через элемент И 13 на счетчик 12 поступают импульсы от генератора с той же тактовой частотой, что и на вход. После того как счетчик 12 зафиксирует число (m-К), работа устройства прекращается. В регистрах сообщения 11 и 14 записано принятое сообщение.

Формула изобретения устройство для передачи и приема дискретной информации, содержащее на передающей стороне кодер адреса, вход которого соединен с первым входом элемента И и входом счетчика, выход которого подключен к второму входу элемента И, выход которого через первый регистр сообщения соединен с первым входом элемента ИЛИ, к второму входу которого подключен выход кодера адреса, а на приемной стороне декодер адреса, вход и выход которого соединены соответственно с входами первого элемента И, выход которого подключен к первому входу регистра сообщения, второй вход которого соединен с выходом счетчика, н второму входу которого подключен выход второго элемента И, первый вход которого соединен с выходом. декодера адреса, при этом на второй вход второго элемента И подан тактовый сигнал, о т л и ч а ю щ е е с я тем, что, с целью повышения скорости передачи информации, на передающей стороне введены блок дешифраторов, блок элементов И и второй регистр сообщения, выходы которого подключены к входам блока элементов И, выходы которого соединены с дополнительными входами элемента ИЛИ, дополнительные

69 ад Ирен

Составитель Г.Серова

Редактор Л.Гельфман Техред М.Келемеы . Корректор A.Ãðèöåíêî

Заказ 5983/54 Тираж 775 Подписное

ЦНИИПЦ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Филиал ППП Патент, r.Óæãîðîä, ул.Проектная,4 входы блока элементов И соединены с выходами блока дешифраторов, к входам которого подключены соответствующие выходы счетчика, на приемной стороне введены дополнительный регистр сообщения и блок памяти, входы которого соединены с дополнительными выходами декодера адреса, выход которого подключен к соответствующему

0646 6 входу блока памяти, выходы которого соединены с входами дополнительного регистра сообщения.

Источники информации, принятые во внимание при экспертизе

1. Венедиктбв М.Д. и др. Асин-, хронные адресные системы связи. М., Связь, 1968, с.80-85 (прототип).