Резервированный делитель частоты

Иллюстрации

Показать все

Реферат

 

o n c A H a „„g (;(;()

ИЗОБРЕТЕН ИЯ

Союз Советскнк

Соцнапмстнческнк

Респубпнп

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву № 499672 (22)Заявлено 01.08.77(2l) 2513947/18-21 (51)М. Кл.

Н 03 К 21/34 с присоединением заявки МГкударстекннвй квинтет

СССР но делам нзабратанкй н аткратнй (23)прноритетОпубликовано 05.11.79. Бюллетень М41 (53) УДК 621.374..4(088.8) Дата опубликования описания 08.11.79

H. H. Курбатов и В. Т. Рябцев (72) Авторы изобретения (7I ) Заявитель (54) РЕЗЕРВИРОВАННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ Изобретение относится к импульсной технике.

В основном авторском свидетельстве

М 490672 описан резервированный делитель частоты, содержащий два канала, каждый из которых состоит из делителя частоты, схемы контроля, в состав ко- торой входят контрольный делитель mcтоты, логические элементы И и логический элемент НЕ, элемент памяти и элемент задержки (1).

Недостатком данного делителя является недостаточная надежность, так как схема обнаруживает сбои "вперед", т. е. появление импульсов на выходах делителей раньше установленного времени, При сбоях назад" одного из каналов деления, т. е. при появлении выходных импульсов позже установленного времени, схема обнаруживает эти сбои с некоторым опозданием. Например, при сбое первого канала деления, элемент памяти первого канала (см, чертеж, исправность 1 канала) сигнализирует о сбое делителя частоты только через промежуток времени с-, Поэтому в течение времени С резервированный делитель не контролируется и в случае сбоя «торого канала деления устройство становится нс работоспособным.

LtLJrblo изобретения ягаяотся !in«I;r!r!Eцие rr!r(iopwraurro!r!iojr у;1пожr!Or "T r рс:;!Ori вированного делителя частоты.

Поставчеццая пель достигается т. м, что в резервировашилй долитель час:тоты, содержащий два канала, каждый цз кото» рых состоит из делителя частоты, с .емы кон троля, В cocTQB которой входят KQHl рольный делитель и -тоты, лог ические элементы И и логичс опий элемент НЕ, элемент памяти и элемс ят;лдаржки, введен логический элемент ИЛН, входы которого подключены к соот«етствукмиим рр выходам схем контроля, а выход — ко входам установки .-делителей частоты.

Структурная электрическая схема описываемого делителя приведена на чертс— же.

696607

Описываемый делитель частоты состоит из целителей частоты 1, 2, схем контроля 3, 4; элементов памяти 5, 6," элементов задержки 7, 8; контрольных делителей частоты 9, 1 0; логических 5 элементов И 11-14; логических элементов НЕ 1 5, 1 6; логического элемента

ИЛИ 17.

Входной сигнал подан на входную шину 18.

Резервированный делитель частоты работает следующим образом.

Поскольку оба канала работают ана15 логичным образом, рассмотрим работу одного канала деления. Входная последовательность импульсов поступает на входы делителя частоты 1 и затем на входы логических элементов И 11, 12, импуль20 сы с выхода контрольного делителя 9на другой вход логического элемента И

11 и через логический элемент. НЕ 15. на другой вход логического элемента И

12, При совпадении импульсов на выходах делителей 1 и 9 появляется сигнал на выходе логического эпемента И 11, который подтверждает состояние элемен.та памяти 5, соответствующее исправному состоянию канала деления.

При несовпадении импульсов, т. е. если сигнал с выхода делителя 1 появился раньше установленного времени, на выходе элемента И 12 появляется сигнал,, который устанавливает элемент па« мяти 5 в состояние, соответствующее .неисправному состоянию канала деления.

На выходе элемента 5 появляется сигнал, который устанавливает делитель частоты 40

1 и контрольный делитель частоты 9 в исходное состояние и держит их в этом состоянии (делители останавливаются) .

Если второй канал исправен, сигнал с выхода делителя частоты 2 через злемент45 задержки 8 устанавливает элемент памя, ти 5 в состояние, соответствующее исправному состоянию своего канала, сигнал на выходе логического элемента памяти

5 исчезает и первый канал деления начи- 5р

:нает работать. При этом начальное ссх:таяние делителей частоты 1, 2 и контрольных делителей частоты 9, 10 выбираются в соответствии с величиной задержки элементов задержки 7, H. Иначе говоря, начальное состояние целителей таково, что после восстановления сбившегося канала по исправному оба канала работают синхронно, т. е. импульсы на выходах делителей 1 и 2 появляются одновременно. .В случае сбоя делителя частоты 1 назад, т. е. когда сигнал на выходе делителя 1 отсутствует в установленное время, процесс коррекции протекает следующим образом.

Если второй канал исправен, то при совпадении импульсов на выходах делителей 2, 10 появляется сигнал на выходе логического элемента И 14, который через логический элемент ИЛИ 17 устанавливает делитель 1 в исходное состояние и подтверждает начальную установку исправного делителя 2. При сбоях второго канала деления и исправном первом канале деления процесс коррекции протекает аналогично..

Введение в резервированный делитель частоты элемента ИЛИ позволяет повысить надежность устройства за счет бопее раннего восстановления неисправного целителя по выходным сигналам исправчого делителя.

Формула изобретения

Резервированный делитель частоты по авторскому .свидетельству % 499672, отличающийся тем, что,c целью повышения надежности, в него введен логический элемент ИЛИ, входы которого подключены к соответствующим выходам схем контроля, а выход - ко входам установки делителей частоты.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство

No 499672, кл. Н 03 К 21/34;

02. 04. 74.

69()607

Составитель А. Артюх

Редактор Н. Веселкина Техред Л. Алферова Корректор E. Папп

Заказ 6791/57 Тираж 1060 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4