Цифровой измеритель временных интервалов
Иллюстрации
Показать всеРеферат
697961
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик (6t) Дополнительное к авт. саид-ву (22) Заявлено 1L0177 (21) 24W301/18-10 с присоединением заявки Ho (23) Приоритет (51)М. Кл.
G 04 F 10/04
Государственный комитет
СССР по делам изобретеиий и открытий (53) УДК
531«761(088 8) Опубликовано 1511.79. Бюллетень N9 42
Дата опубликования описания 15,11.79 (72) Авторы изобретения
Н.В.Кирианаки и Б.М.Береэюк (71) Заявитель
Львонский ордена Ленина политехнический институт (54) ЦИФРОВОЙ ИЗМЕРИТЕЛЬ ВРЕМЕННЫХ ИНТЕРВАЛОВ
Изобретение относится к электроиэмерительной технике и может быть использовано для измерения длительности временных интервалов.
Известен измеритель временных интервалов, содержащий формиронатель сдвинутых импульсов, триггеры, схемы совпадения, схемы собирания и счетчик импульсов (1) .
Недостаток устройства - невысокая точность измерения.
Известен также измеритель временных интервалов, содержащий счетчик импульсов, два триггера, формирователь, четыре схемы совпадения, схему собирания (2), Однако и данный измеритель имеет недостаточно высокую точность измерения.
Цель изобретения — повышение точности измерения временных интервалов. 20
Указанная цель достигается тем, что устройство доц волнительно содержит управляющий триггер, нторую схему собирания, триггер дополнительного разряда и четыре схемы совпадения, причем первый выход формирователя соединен с вторыми входами пятой и восьмой, а второй выход — с вторыми входами шестой и седьмой схем совпадения, вход триггера дополнительного 30,разряда связан с выходом второй схемы собирания, входы которой соединены с выходами седьмой и восьмой схем
;совпадения, первые входы которых соединены с первыми выходами первого и второго триггеров, вторые входы которых связаны с выходами пятой и шестой схем совпадения, первые входы которых связаны с третьими входами седьмой и восьмой схем совпадения и подключены:к второму выходу управляющего триггера, первый ныход которого соединен с тертьими входами первой, второй, третьей и четвертой схем совпадения.
На чертеже изображена блок-схема цифрового измерителя временных интервалов.
Устройстно содержит схемы совпадения 1-8, триГгеры 9 и 10, схемы собирания 11 и 15, счетчик импульсов 12, управляющий триггер 13, формирователь
14, триггер дополнительного разряда 16.
Предлагаемый измеритель работает следующим образом.
Перед началом измерения нсе эле" менты устройства устанавлинаются р исходное состояние. На входы схем совпадения 1-8 с выходов формироваа Ф4ф «Ф ю ° gy „° °
e ° с
697961
Формула изобретения
IIHHHIIH Заказ 6571/20
Тираж 502 Подписное
Филиал ППП Патент ., г. Ужгород, ул, Проектная, 4 теля 14 поступают две последовательности импульсов f u f сдвинутые одна относительно другой на половину периода образцовой частоты. Начальным импульсом измеряемого интервала Пуск триггер 13 устанавливается в состояние, при котором открыты схемы 1 и 2. Если на схему 1 первым приходит импульс последовательности то опрокидывается триггер 9, после чего схема 2 закрывается, а схема
3 открывается. Через схему 3 и схему
11 на счетчик 12 поступают импульсы последовательности f" в течение измеряемого интервала времени Т . Конечный импульс измеряемого интервала
»Стоп устанавливает триггер 13 в нулевое состояние, после чего закрываются схемы 1 и 3 и открываются схемы 5, 6, 7, 8.. Если первым ня схему 7 приходит импульс последовательности Г, то опрокидывается триггер
16, фиксирующий половину периода образцовой частоты, а импульс последовательности f через схему 5 устанавливает в исходное состояние триггер 9.
Цифровой измеритель временных интервалов, содержащий счетчик импульсов, два триггера, формирователЬ, четыре схемы совпадения схему собирания, отличающийся тем, Ф что, с целью увеличения точности измерения, он дополнительно содержит управляющий триггер, вторую схему со бирания, триггер дополнительного разряда и четыре схемы совпадения, причем первый выход формирователя соединен со вторыми входами пятой и восьмой, а второй выход — co вторыми входами шестой и седьмой схем совпадения, вход триггера дополнительного разряда соединен с выходом второй схемы собирания, входы которой соединены с выходами седьмой и восьмой схем совl5 падения, первые входы которых соединены с первыми выходами первого и второго триггеров, вторые входы которых связаны с выходами пятой и шестой схем совпадения, первые входы которых соединены с третьими входами седьмой и восьмой схем совпадения и подключены к второму выходу управляющего триггера, первый выход которого связан с третьими входами первой, второй, третьей и четвертой схем совпадения.
Источники информации, принятые во внимание при экспертизе
1. Патент Франции Р 2214917, кл, G 04 F 10/04, 1971.
30 : 2. авторское свидетельство СССР
Р 433444, кл, G 04 F 10/04, 1973, (прототип) °