Устройство синхронизации для стартстопных систем передачи диксретной информации
Иллюстрации
Показать всеРеферат
О Il И Е
ИЗОБРЕТЕН ИЯ
Союз Соввтскнх
Соцналнстнцвскнх
Респубпнк
«1> 702535
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 03.05.78 (21) 2608910/18-09 (51) М. Кл.
Н 04 L 7/02 сприсоединениемзаявки №вЂ” (23) Приоритет—
Государственный комнтет
СССР оо делам нзооретеннй н открытнй
Опубликовано 05.12.79. Бюллетень № 45 (53) УДК 621.394. .662 (088.8) Дата опубликования описания 5. !2.79 (72) Авторы изобретения
О. С. Сосницкий, А. П. Чурус, Т, H. Карпенко, Ю. И,. Лосев и М. И. Калика (71) Заявитель (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ ДЛЯ
СТАРТСТОПНЫХ СИСТЕМ ПЕРЕДАЧИ
ДИСКРЕТНОЙ ИНФОРМАЦИИ
Изобретение относится к передаче дискретной информации, может использоваться в стартстопных приемниках.
Известно устройство синхронизации для стартстопных систем передачй дискретной информации, содержащее последовательно соединенные формирователь входных импульсов и стартстопный триггер, а также задающий генератор, выход которого подключен ко входу блока выделения фазы (1).
Однако это устройство долго входит в синхронизм при произвольной длительности стоповой посылки.
Наиболее близко к предлагаемому устройство синхронизации для стартстопных систем передачи дискретной информации, содержащее объединенные по информационному входу формирователь входных импульсов и блок выделения признака фазы, к одному из входов которого подключен контрольный выход счетчика тактов, к счетному входу которого подключен выход задающего генератора, а выходы разрядов счетчика тактов подключены к соответствующим входам дешифратора (2).
Однако и это устройство долго входит в синхронизм.
Цель изобретения — — сокращение времени вхождения в синхронизм.
Для этого в устройство синхронизации для стартстопных систем передачи дискретной информации, содержащее объединенные по информационному входу формирователь входных импульсов и блок выделения признака фазы, к одному из входов которого подключен контрольный выход счетчика тактов, к счетному входу которого подключен выход задающего генератора, а выходы разрядов счетчика тактов подключены к соответствующим входам дешифратора, введены и — 1 счетчиков тактов и регистр сдвига; при этом к управляющему входу регистра сдвига подключен выход формирователя входных импульсов, ко входу «сброс» — выход блока выделения признака фазы, а выходы регистра сдвига подключены ко вхо2Ц дам «сброс» и счетчиков тактов, к счетным входам и — 1 счетчиков та ктов подключен выход задающего генератора, а контрольные выходы и — счетчиков тактов подклю702535
Формула изобретсния
Устройство синхронизации для стартстопных систем передачи дискретйой иформа1S ции, содержащее объединенные по информационному входу формирователь входных импульсов и блок выделения признака фазы, к Одному из входов !(0Topol подклеочен контрольнЫй выход счетчика тактов, к счетному щ входу которого подключен выход задающего генератора, а выходы разрядов счетчика тактов подключены к соответствующим входа м дешифратора, отлича ощееся, тем, что, с целью сокращения времени вхождения в синхронизм, введены и — 1 счетчиков тактов и регистр сдвига, при этом к управляющему входу регистра сдвига подключен выход формирователя входных импульсов, ко входу «сброс» — выход блока выделения признака фазы, а выходы рета гистра сдвига подключены ко входамксброс п счетчиков тактов, к счетным входам и — 1 счетчиков тактов подключен выход задающего генератора, а контрольные выходы и — 1 счетчиков тактов подключены к соответствующим входам блока выделения признака фазы.
Источники информации, принятые во внимание при экспертизе
l. Авторское свидетельство СССР
¹ 588648, кл. H 04 L 7/02, 1976. щ 2. Кордобовский А. И. и др. Телеграфное устройство с быстрым вхождением в фазу.
Электросвязь., 1976, № 4, с. 32 (прототип). чены к соответствующим входам блока выделения признака фазы.
На чертеже представлена структурная электрическая схема предложенного устройства.
Устройство синхронизации для стартстопных систем передачи дискретной информации содержит формирователь 1 входных импульсов, п счетчиков тактов 2, задающий генератор 3, блок 4 выделения признака фазы, дешифратор 5 и регистр 6 сдвига.
Устройство работает следующим образом. <
В исходном состоянии регистр 6 запрещает работу всех счетчиков тактов 2, формирователь 1 вырабатывает узкие импуль сы, соответствующие моментам стартстоп. ных переходов. Эти импульсы поступают на регистр 6, емкость которого определяется числом стартстопных переходов, возможных в используемой кодовой комбинации. На информационный вход регистра 6 постоянно подается логическая единица. Поэтому с приходом каждого импульса, соответствующего принятому стартстопному переходу, регистр 6 поразрядно заполняется логическими единицами и на его выходах появляются потенциалы, последовательно разрешающие работу счетчиков тактов 2.
Таким образом, первый счетчик тактов начинает работать с момента появления первого стартстопного перехода, второй счетчик тактов 2 — с момента появления второго стартстопного перехода и т. д.
Так как общее число счетчиков тактов равно числу возможных стартстопных переходов, то за время, равное длительности кодовой комбинации, один из счетчиков обязательно входит в фазу. Б этот момент блок 4 формирует сигнал, устанавливающий регистр 6 в исходное положение, запрещающее работу счетчиков тактов. Очередной стартстопный переход соответствует началу следующей стартстопной комбинации и через регистр 6 разрешает работу первого счетчика тактов 2, управляющего работой дешифратора 5, сигналы которого поступают на выход устройства. Последующие стартстопные переходы кодовой комбинации могут разрешить работу второго, третьего и т. д. счетчиков . Так как первый счетчик уже сфазирован, он первый с помощью блока 4 формирует сигнал цикловой синхронизации, устанавливающий все устройство в исходное состояние.
Таким образом, изменение структурной схемы устройства синхронизации позволяет обеспечить малое время фазирования при значительном упрощении схемы. ц,ИИИПИ Заказ 7611/55
Тираж 775 Подписное
Филиал ППП «Патент» г. Ужгород. ул. Проектная, 4