Устройство для суммирования импульсных последовательностей
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистических
Республик
< 711571! (51)М. Кл.
G 06 F 7/50 (6!) Дополнительное к авт. саид-ву— (22) Заявлено 200977(2! ) 2528834/18-24 с присоединением заявки №
Государствениый комитет
СССР по делаи изобретений и открытий (23) Приоритет— (53) УДК 681. 325 (088. 8) Опубликовано 2501.80. Бюллетень ¹ 3
Дата опубликования описания 30.01.80 (72) Автор изсбретения
В. В. Чистяков (11 ) 3 а яв итель (54 ) УСТРОЙСТВО ДЛЯ СУММИРОВАНИЯ
ИМПУЛЬСНЫХ ПОСЛЕДОВАТЕЛЬ HOC ТЕЙ
Изобретение предназначено для использования в области автоматики и вычислительной техники.
Известны устройства для суммирования импульсных последовательностей.
Устройство содержит распределитель импульсов, генератор тактовых импульсов, умножитель частоты, запоминающие триггеры, элементы И и
ИЛИ (1) .
В этом устройстве сигналы входных суммируемых последовательностей запоминаются на время, цикла суммирования на входных запоминающих триггерах и далее информация с упомянутых триггеров считывается на выход устройства через элемент ИЛИ сигналами с выходов распределителя импульсов.
Устройство содержит генератор опорной частоты, функциональный генератор, счетчики импульсов, блок управления, элементы И, ИЛИ, схемы запрета (2). В этом устройстве результат суммирования фсрмируется в вида ко" да в выходном счетчике импульсов.
Недостатками известных устройств йвляются низкая точность, ограниченный диапазон и невысокая надежность.
Из известных устройств для суммирования импульсных -последовательностей наиболее близким по технической сущности является устройство для суммирования импульсных последовательностей (3). Это устройство содержит четыре счетчика импульсов и два регистра, входы и выходы первого из которых соответственно через первую и вторую группы элементов И переноса соединены с выходами первого и входами второго счетчиков, а входы и выходы второго регистра соответственно через третью и четвертую группы элементов И переноса соединены с выходами третьего и входами четвертого счетчиков, управляющие входы лервой группы элементов И переноса через первый элемент задержки подключены к входу первого слагаемого устройства, к входу второго элемента задержки, к первым входам первого, второго, третьего и четвертого элементов И .управления и первому входу первого элемента ИЛИ, управляющие входы второй и четвертой групп элементов И переноса подключены соответственно к входам первого и второго триг" геров управления, управляющие входы третьей группы элементов И переноса через третий элемент задержки соединены с входом обнуления второго ре711571 гистра, с первыми входами третьего, четвертого и пятого триггеров управления, с выходом пятого элемента И управления и входом четвертого элемента задержки, выход которого соединен с входом обнуления третьего счетчика, первый вход шестого элемента И управления, соединенного выходом с входом первого счетчика, связан с выходом шестого триггера управления, вход которого подключен к выходу первого элемента И управления, соединенного входами с выходами пятого и седьмого триггеров управления, и подключен к первому входу седьмого элемента И управления и через последовательно соединенные пятый элемент задержки и восьмой триггер управления подключен к второму входу седьмого элемента И управления, соединенного выходом с входом седьмого триггера управления, второй выход которого подключен к первому входу восьмого элемента И управления, второй вход которого соединен с входом второго слагаемого устройства, счетный вход третьего счетчика соединен с выходом девятого элемента И управления, связанного входом с выходом второго элемента ИЛИ первый вход десятого элемента И управления подключен к выходу третьего триггера управления, а ,второй его вход — к входу запуска устройства, второму входу второго элемента И управления и входу одиннадцатого элемента И управления, другие входы которого соединены с выходом первого элемента ИЛИ и выходом первого триггера управления, а выход девятого элемента И управления свя зан с первым входом третьего элемента ИЛИ; клемма подачи второго слагаемого соединена с соответствующими входами третьего, пятого, двенадцатого элементов И управления и третьим входом первого элемента ИЛИ, выход второго элемента И управления через последовательно соединенные шестой элемент задержки и девятый триггер управления подключен к второму входу четвертого элемента И управления и входу второго элемента ИЛИ, второй вход которого соединен с входом пятого элемента И управления и выходом десятого триггера управления, подключенного входом через седьмой элемент задержки к выходу двенадцатого элемента И управления, второй вход четвертого триггера управления, соединенного выходом с входом двенадцатого элемента И управления, подключен к выходу пятого триггера управления, выходы которого соединены с соответ.ствующими входами второго и двенадцатого элементов И управления, а выход третьего элемента И управления соединен с входом восьмого элемента задержки> вход обнуления первого счетчика соединен с выходом второго элемента задержки, а выход восьмого элемента задержки подключен к второму входу первого элемента ИЛИ.
Недостатками известного устройства являются низкая точность и ограниченный диапазон изменения входных частот и выходной частоты. Это обусловлено тем, что при увеличении суммируемых частот Г и F существенно увеличивается погрешность дискретности результата, образованного во втором и тре.тьем счетчиках, что в конечном итоге определяет и выходную результирующую погрешность устройства, Таким образом, при необходимости уменьшения погрешиости существенно сужается диапазон изменения входных частот (и, следовательно, выходной частоты), а
При необходимости обеспечения более широкого диапазона существенно увеличивается погрешность операции суммирования.
Целью настоящего изобретения является повышение точности и расширение диапазона измененйя входных частот и 5 выходной частоты с одновременным увеличением быстродействия.
Поставленная цель достигается тем, что в устройство для суммирования импульсных последовательностей дополнительно введены два блока вычисления функционала коррекции, два блока временной задержки сигналов, два фазосдвигающих блока, одиннадцатый, двенадцатый и тринадцатый триггеры управления, тринадцатый, четырнадцатый и пятнадцатый элементы И управления, девятый, десятый, одиннадцатый, двенадцатый и тринадцатый элементы задержки; при этом первый вход первого блока вычисления функционала коррекции подключен к входу первой последовательности импульсов опорной частоты, второй его вход — к входу второй последовательности импульсов опорной частоты, третий вход — к вы45 ходу второго элемента И и четвертый вход — к выходу двенадцатого элемента И управления; выход первого блока вычисления функционала коррекции связан с первым входом первого блока врея менной задержки сигналов, второй вход которого подключен к выходу тринадцатого элемента И управления и через цевятый элемент задержки — к управляющим входам четвертой группы элементов И переноса, а выход — к второму входу шестого элемента И управления и к первому входу первого фазосдвигающего блока, второй вход которого подсоединен к выходу десятого элемента И управления, а его выход — к
60 управляющему входу тринадцатого элемента И управления и к счетному входу четвертого счетчика, разрядные вы" ходы которого связаны с входами три" надцатого элемента И управления; тре"
65 тий вход девятого элемента И управ711571 ления подключен к выходу одиннадцатого триггера управления, вход установки в.1 которого подсоединен через десятый элемент задержки к выходу четырнадцатого элемента И управления, первый вход которого связан с входом первой последовательности импульсов опорной частоты, а второй вход — с выходом двенадцатого триггера управления, вход установки в 1 которого подключен через одиннадцатый элемент задержки к входу первой последовательности импульсов опорной частоты, а вход установки в нуль — к шине установки третьего счетчика, первый вход второго блока вычисления функционала коррекции подключен к выходу
Первого блока временной задержки, второй его вход — к входу второго слагаемого, третий вход — к входу второй последовательности импульсов опорной частоты и четвертый вход — к входу 20 первого слагаемого, выход второго блока вычисления функционала коррекции связан с первым входом второго блока временной задержки, второй вход которого подключен к выходу пятнадца- 2$ того элемента И управления и через двенадцатый элемент задержки — к управляющим входам второй группы элеМентов И переноса, а выход — к второму входу третьего элемента ИЛИ и к первому входу второго Аазосдвигающего блока, второй вход которого подключен к выходу восьмого э(цемента И управления, а его выход — к управляющему входу пятнадцатого элемента И управления и к счетному входу второго счетчика, разрядные выходы которого связаны с входами пятнадцатого элемента И управления; третий вход двенадцатого элемента И управления подключен к выходу тринадцатого триг- 4G гера управления, вход установки в
1 которого подключен через тринадцатый элемент задержки к выходу первого блока временной задержки„ а вход установки в 0 — к входу обнуления 4$ первого счетчика.
На фиг. 1 изображена функциональная схема предложенного устройства; на фиг. 2 — временная диаграмма, поясняющая его принцип работы. Устройство состоит из счетчиков импульсов
1-4, регистров 5, 6, блоков 7, 8 вычисления функционала коррекции, блоков 9, 10 временной задержки сигналов, фаэосдвигающих блоков 11, 12,,триггеров управления 13-25, элементов И управления 26-40, групп элементов И переноса 41-44, элементов ИЛИ
45-47, элементов задержки 48-60, входов 61-67.
В процессе функционирования устройства реализуется следующее выражение, . Т, Т„ Г„ Г
Т„ Т Т„Т, r-- Ф где =—
Т„+Т
Значение F получается с помощью счетчиков 1, 2, регистра 5, блока вычисления функционала коррекции 7, блока временной задержки сигналов 9, фазосдвига адего илока 11, а также логических элементов для управления сигналами на входах счетчиков 1, 2.
Выражение (1) в целом реализуется на счетчиках 3, 4, регистре 6, блоке вычисления функционала коррекции 8, блоке временной задержки сигналов 10, фазосдвигающем бчоке 12 и других логических элементах, служащих для управления соответствующими сигналами.
Сначала опишем работу части устройства, предназначенной для получения величины F
Входные сигналы первой последовательности с частотой следования F
/ характеризующие одно из слагаемых, подаются на вход 61 (поз. 1 на временной диаграмме фиг. 2) . Сигналы второй последовательности с частотой следования F>, характеризующие второе слагаемое, подаются на вход 63 (поз. 2) . Сигналы опорных частот Рщ
И Рonz подаются соответственно на входы 64, 65 (поз. 3, 4), Причем частота ,Р „ в общем случае превышает частоту
F д„ в несколько раз. В исходном состоянии счетчики 1-4, регистры 5, 6 и триггеры управления обнулены. В момент на вход 62 подается сигнал разрешения (lIo3. 5) . При этом, -первый после момента С импульс, подаваемый на вход 61, проходит через элемент И управления 26 и через элемент задержки 48 на счетный вход триггера управления 13, переводя его из нуле,вого в единичное состояние. С переводом триггера 13 в единичное состояние отпирающий сигнал с его выхода подается на вход элемента И управления 27 и через элемент ИЛИ 45 — на вход элемента И управления 30.. При этом через элемент И управления 30 после перевода триггера 24 в единичное состояние на счетный вход счетчика 2 начинают подаваться сигналы опорной частоты
Го„, которые выполняют функцию заполнения периодов входных сигналов.
Сигналы на входе счетчика 2 представлены на поз. 6 фиг. 2. Заполнение периода частоты Г„ осуществляется до момента поступления следующего сигнала на клемму 61. Информация в счетчике 2 представлена на поз. 7. Следует отметить„ что подача двух из импульсов частоты Г п на вход счетчика 2 запрещается, Это осуществляется с помощью триггеров 23, 24, элемента И управления 38 и элементов задержки
56, 57.
Сигнал из входной последовательности каждый -раз перед очередным циклом суммирования устанавливает триггеры
23, 24 в нулевое состояние, запирая элементы И управления 30 и 38. При этом, первый после подачи сигнала, иэ
711571 последовательности Р сигнал частоты
F ä проходит через элемент задержки
56 и устанавливает триггер 23 в состояние 1 в результате чего отпирается элемент И управления 33. Следующий импульс частоты F z< проходит через элемент И 38 и далее через элемент задержки 57 на вход триггера 24, устанавливая его в состояние 1. В результате этого отпирающий потенциал подается на вход элемента И управления 30 и третий и все последующие импульсы из последовательности с частотой F qq проходят на вход счетчика 2. Следует отметить, что одновременно с подачей сигнала на клемму 61 блок вычисления функционала коррекции начинает определение функционала коррекции периода выходного сигнала.
С поступлением на клемму 61 следующего (второго после подачи сигнала разрешения) импульса он проходит на я выход элемента И управления 27, переводя триггер управления 14 в единичное состояние, и через время, определяемое элементом задержки 48, переводит триггер 13 в нулевое состояние.
B результате прекращается подача отпирающего напряжения на вход элемента
И управления 30, прекращается подача сигналов опорной частоты Foe< на вход счетчика 2 и в нем фиксируется инфор- щ мация, соответствующая периоду Т . Одновременно, в результате перевода три триггера 14 в единичное состояние открывается элемент И управления 28 для сигналов второй последовательности с частотой F и запирается элемент И управления 26 для сигналов с частотой F Первый после момента отпирания элемента И 28 сигнал из последовательности F< проходит через элемент
И 28 на вход блока 7, где решается функционаЛ коррекции, и через элемент задержки 49 — на счетный вход триггера управления 15, переводя его из нулевого в единичное состояние.
В результате отпирающий сигнал с вы- 45 хода триггера управления 15 подается на вход элемента И управления 29 и через элемент ИЛИ 45 - на вход элемента И 30. При этом через элемент И 30 на вход счетчика 2 начинают подавать- 50 ся сигналы опорной частоты F qq (поз. 6), которые суммируются с ранее накойленной в счетчике 2 информацией о переходе частоты F< ° Заполнение периода сигналов второй последова)цельности с частотой Р осуществляется до момента поступления следующего сигнала на вход 63. При поступлении сигнала на указанный вход он проходит на выход элемента И управления 29, переводя триггеры управле60 ния 16 и 17 в единичное состояние и триггер 14 — в нулевое, и через время, определяемое элементом задержки
49 перево>..ит триггер 15 в нулевое состояние. B"результате отпирается 65 элемент И управления 26 для прохождения сигналов с частотой F< элемент И управления 31 для прохождения сигналов с частотой Г„„ на счетный вход счетчика 1 и запирается элемент
И управления 30 для прохождения на счетный вход счетчика 2 сигналов опорной частоты F „„, Таким образом в счетчике 2 фиксируется информация о сумме двух периодов Т и Т (поз. 7). Число импульсов, зафиксйрованное в счетчике 2, опр едел яетс я как
Т„+Т н
4 т (с. ) где То„ вЂ” период сигналов опорной частоты Fzz<, Информация, накопленная в счетчике 2, переписывается в регистр 5 (поз. 8), где запоминается, а счетчик 2 обнуляется. В блоке вычисления функционала коррекции 7 при этом определяется величина ЛТ поправки выходного периода, которая подается на вход блока временной задержки 9.
Далее описанный выше процесс получения информации в счетчике 2 о сумме двух периодов повторяется. Сигналы опорной частоты Г „, проходящие с входа 65 через элемент И управления 31 и фаэосдвигающий блок 11 на вход счетчика 1 (поз. 9), пересчитываются в нем. В процессе функционирования информация в счетчике 1 имеет вид, представленный на поэ. 10.
Выходные сигналы пересчета счетчика
1 формируются на выходе многовходозого элемента И управления 36, подключенного к разрядным выходам счетчика
1 таким образом что он открывается для сигналов Гоп лишь в момент достижения в счетчике i единичной информации.
В этот момент появляются íà его выходе сигналы пересчета. Укаэанные сигналы подаются на вход блока временной задержки 9, на вход триггера 18 и через элемент задержки 58 — íà yriравляющие входы группы элементов И переноса 42. В результате этого информация, запомненная в регистре памяти 5, периодически передается через грУппу элементов И переноса 42 в счетчик 1, образуя его исходную установку, а также осуществляется задержка сигнала на величину ьТ, вырабатываемая в блоке 7, Задержанные сигналы с выхода блока временной задержки 9 подаются на один из входов
Фазосдвигающего блока 11, а также на входы элемента И управления 35 и блока вычисления функционала коррекции
8. Яа выходе Фазосдвигающего блока
11 при подаче сигналов с выхода блока 9 вырабатываются сдвинутые по фазе сигналы с частотой F zz таким образом, чтобы отсутствовал сдвиг по
711571 ьых Toпя. где Т вЂ” период импульсов частоты на входе счетчика
Подставляя (2) последовательности
Fzz, действующей
1. в (3), получим
Т „
ЬЫх4 Т 1 2 (4/ оп отношению к сигналам с выхода блока временной задержки 9. В этом случае на выходе блока 9 имеют место сигналы, период которых изменен на величину, вырабатываемую в блоке 7.
В зависимости от величины исходной установки на выходе элемента И
36 устанавливается вполне определенная частота,,которая пропорциональ( на частоте F= — (поз. 11) .
Т Т2
Это определяется следующим обра- зом. Период последовательности импульсов на выходе элемента И 36 определяется выражением
25 или в частотном представлении
"оп о
ОЯ2
В еличина является константой.
ОП1 ЗО
После появления первого же сигнала на выходе блока временной задержки 9 (поз. 11) триггер 18 переводится из нулевого в единичное состояние.
При этом первый после момента перевода триггера 18 импульс, подаваемый на вход 61, проходит через элемент
И управления 33, переводит триггер
19 и с задержкой триггер 20 в единичное состояние. В результате перевода триггера 19 в единичное состояние 4О отпирается элемент И 35 для сигналов с выхода блока временной задержки 9, которые начинают проходить на счетный вход счетчика 4. Сигналы на входе счетчика 4 представле- 45 ны на-поз. 12, а информация в нем— на поз. 13. Заполнение периода частоты Р осуществляется до момента поступления следующего сигнала на вход.
61. Следует отметить, что подача одного из импульсов последовательности сигналов с выхода блока 9 на вход счетчика 4 запрещается, что необходи мо для осуществления коррекции периода выходного сигнала. Запрет одного импульса осуществляется с помощью триггера 25 и элемента задержки 60. ,Сигнал из последовательности с ча стотой F< каждый раз устанавливает триггер 25 в нулевое состояние, запирая элемент И. управления 35. При этом„ 60 первый после подачи сигнала Р„ сигнал с выхода блока 9 не проходит на счет-, ный вход счетчика 4, а проходит через элемент задержки 60 и устанавливает триггер 25 в еостояние 1. В ре- 65 зультате элемент И 35 отпирается для поступающих на его вход сигналов и все последующие импульсы с выхода бло ка 9 проходят на счетный вход счетчика 4. Следует отметить, что одновременно с подачей сигнала на вход 61 он подается далее и на вход блока 8, который при этом начинает определение функционала коррекции периода выходЙого сигнала. Наряду с этим с приходом каждого последующего импульса из последовательности с частотой следова ния F осуществляется обнуление регистра б, передача накопленной в счетчике 4 информации в регистр б (поз. 14) и обнуление счетчика 4.
В блоке вычисления функционала кор рекции 8 при этом определяется величина дТ поправки выходного периода,,которая подается на вход блока вреМенной задержки 10. Далее описанный, выше процесс получения информации в счетчике 4 повторяется. Необходимая задержка в подаче сигналов с клеммы бб с частотой n F на вход счетчика 3 осуществляется следующим образом. Следующий за импульсом из последовательности F, переведшим триггеры 19 и 20 в единичное состояние, импульс той же последовательности проходит через элемент И управления 40 и устанавливает триггер 21 в состояние 1. В результате опирается элемент
И 32 для прохождения на вход счетчика 3 сигналов с частотой Р, умноженной в общем случае на коэффициент умножения и (поз. 15) и запирается элемент И управления 33. Сигналы на входе счетчика 3 представлены на поз. 16„
Итак, сигналы с частотой следования F n, проходящие с входа 66 через элемент И 32 и фаэосдвигающее устройство 12 на вход счетчика 3, пересчитываются в нем. В процессе функционирования, информация в счетчике
3, который работает в режиме вычитания, имеет вид, представленный на поз. 17 ° Выходные сигналы пересчета счетчика 3 формируются на выходе многовходового элемента И 37, подключенного к разрядным выходам счетчика 3 таким образом, что он открывается для сигналов Г и лишь в момент.достижения в счетчике 3 единичной информации. В эти моменты появляются на его выходе сигналы пересчета. Указанные сигналы подаются на вход блока временной задержки 10 и через элемент задержки 59 — на управляющие входы группы элементов И переноса 44 °
В результате этого информация, запомненная в регистре б, периодически передается через группу элементов И переноса 44 в счетчик 3, образуя его исходную установку, а также осуществляется задержка сигнала на величину
aT вырабатываемую в блоке 8.
711571
Формула изобретения, Устройство для суммирования импульсных последовательностей, содержащее четыре счетчика импульсов и два регистра, входы и выходы первого из которых соответственно через первую и вторую группы элементов И переноса соединены с выходами первого и входами второго счетчиков, а входы и выходы второго регистра соответственно через третью и четвертую группы элементов И переноса соединены с выходами.третьего и входами четвертого счетчиков, управляющие входы. первой груп20 пы элементов И переноса через первый элемент задержки подключены к входу первого слагаемого устройства к входу второго элемента задержки, к первым входам первого, второго, третьего и четвертого элементов И управления и первому входу первого элемента ИЛИ, управляющие входы второй и четвертой групп элементов И переноса подключены соответственно к входам первого и щ() второго триггеров управления, управляющие входы третьей группы элементов И переноса через третий элемент задержки соединены с входом обнуления второго регистра, с первыми вхоцами, третьего„ четвертого и пятого триггеров управления, с выходом пятого элемента И управления и входом четвертого элемента задержки, выход которого соединен с входом обнуления третьего счетчика„ первый вход шесто"l() го элемента И управления, соединенно-, го выходом с входом первого счетчика, связан с выходом шестого триггера управления, вход которого подключен к выходу первого элемента И уп45 равления, соединенного входами с выходами пятого и седьмого триггеров управления, и подключен к первому входу седьмого элемента И управления и черед последовательно соединенные у пятый элемент зацержки и восьмой триггер управления подключен к второму входу седьмого элемента И управления, соединенного выходом с входом седьмого триггера управления, второй вход которого подключен к первому входу восьмого элемента И управления, второй вход которого соединен с входом второго слагаемого устройства, счетный вход третьего счетчика соединен с выходом девятого элемента И
6О управления, связанного входом с выходом второго элемента ИЛИ; первый вход девятого элемента И управления подключен к выходу третьего триггера управления, а второй его вход — к входу
65 запуска устройства, второму входу
FjFg, оп
ВИУ F F Î712
" "оти
Величина является константой э
ОП2. и для получения правильного результа,та ее следует приравнят«ь единице.
Таким образом, из изложенного следует, что предложенное устройство обеспечивает существенное повышение точности при одновременном расширении диапазона изменения вхбдной и вйходной частоты, Это обусловлено тем, что в устройство в каждой его ступени (счетчики l, 2, регистр 5 первая ступень и счетчики 3, 4, регистр 6 — втарая ступень) осуществляи оп
= (F„+ F27 „Р) Задержанные сигналы с выхода блоRa временной задержки 10 подаются на один из входов Аазосдвигающего блока
12, на вход триггера 22, а также проходят через элемент ИЛИ 47 на выход
67, образуя последовательность импульсов, характеризующую окончательный результат {поз, 18) . При этом под действием первого импульса с вы" хода бпока. 10 триггер 22 переводится в состояние 1, что приводит к запиранию элемента И управления 34 для сигналов двух последовательностей с выхода элемента ИЛИ 46, которые определяли сумму при неравномерном распределении до момента появления сигналов на выхо) е блока 10.
На выходе фазосдвигающего блока
l2 при подаче сигналов с выхода блока 10 вырабатываются сдвинутые по фазе сигналы с частото й.п Р таким образом, чтобы отсутствовал сдвиг по отношению к сигналам с выхода блока временной задержки 10. В этом случае на выходе блока 10 имеют место сигналы, период которых изменен на величину, вырабатываемую в блоке 8.
B зависимости от величины исходной установки, периодически записйваемой в счетчик 3, на выходе блока 10 устанавливается вполне определенная частота, которая характеризует собой окончательный результат. Следует отметить, что каждый послецующий HMпульс частоты Г осуществляет периодический сброс старой информации. Количество импульсов, поступающих в течение периода Т последовательности с частотой F< на вход счетчика и с учетом (4), определяется как
И « "О
2 Тсп2 Т (T +-Т- 7 (Д) выУ1 (Т +Т 7 ОР2 1 2
ТО период последо артельности импульсов на выходе элемента И 37 определяется выражением т2и т т„.т твых h и(т„,т л или в частном представлении ется коррекция периода сигнала на вы ходе соответствующей ступени на величину, зависящую от состояния счетчиков. При этом сохраняется высокая точность в широком диапазоне изменения частот.
»1571 второго элемента И управления и входу одиннадцатого элемента И управления, другие входы которого соединены д выходом первого элемента ИЛИ и выходом первого триггера управления, а выход девятого элемента И управления соединен с первым входом третьего элемента ИЛИ; вход второго слагаемого соединен с соответствующими входами третьего, пятого, двенадцатого элементов И управления и третьим входом первого элемента ИЛИ; выход второго элемента И управления через последовательно соединенные шестой элемент задержки и девятый триггер управления подключен к второму входу четвертого элемента И управления и входу второго элемента ИЛИ, второй вход которого соединен с входом пятого элемента И управления и выходом десятого триггера управления, подключенного входом через седьмой эле- W мент задержки к выходу двенадцатого элемента И управления; второй вход четвертого триггера управления, соединенного выходом с входом двенадцатого элемента И управления, подклю- 5 чен к входу пятого триггера управления, выходы которого соединены с соответствующими входами Bторого и двенадцатого элементов И управления, а .выход третьего элемента И управления щ соединен с входом восьмого элемента задержки, вход обнуления первого счетчика соединен с выходом второго элемента задержки, а выход восьмого элемента задержки подключен к второму входу первого элемента ИЛИ, о т л ич а ю щ е е с я тем, что, с целью повышения точности и расширения диапазона изменения входных частот с одновременным увеличением быстродействия, в него введены два блока вычисления функционала коррекции, два блока временной задержки, два фазосдвигающих блока, одиннадцатый, двенадцатый и тринадцатый триггеры управления, тринадцатый, четырнадцатый и пятнадцатый элементы И управ ления, девятый, десятый, одиннадцатый, двенадцатый и тринадцатый элементы задержки; при этом первый вход первого блока вычисления функционала коррекции подключен к входу первой последовательности импульсов опорной частоты, второй его вход — к входу второй последовательности импульсов опорной частоты, третий вход — к выходу второго элемента И управления и четвертый вход — к выходу двенадцатого элемента И управления, выход первого блока вычисления функционала коррекции связан с первым входом первого блока временной задержки сигчалов, второй вход которого подключен
М вйходу тринадцатого элемента И управления и через девятый элемент задержки — к управлякщим входам четвер той группы элементов И переноса, а выход — к второму входу шестого элемента И управления и к яервому входу первого фазасдвигающего блока, второй вход которого подсоединен к выходу десятого элемента И управления, а его выход — к управляющему входу тринадцатого элемента И управления, и к счетному входу четвертого счетчика, разрядные выходы которого связаны с входами тринадцатого элемента И управления; третий вход девятого элемента И управления подключен к выходу одиннадцатого триггера управления, вход установки в 1 которого подсоединен через десятый элемент задержки к выходу четырнадцато-..о элемента И управления, первый вход которого связан с входом первой последовательности импульсов опорной частоты, а второй вход — с выходом двенадцатого триггера управления, вход установки в 1 которого подключен через одиннадцатый элемент задержки к входу первой последовательности импульсов опорной частоты, а вход установки в нуль — к входу обнуления третьего счетчика, первый вход второго блока вычисления функционала коррекции подключен к выходу первого блока временной задержки, второй его вход — к входу второго слагаемого, третий вход — к входу второй последовательности импульсов опоркой частоты, четвертый вход — к входу первого слагаемого, выход второго блока вычисления функциочала коррекции свя3eB с первым ВхОдОм ВТОРОГО блока временной задержки сигналов, второй вход которого подключен к выходу пятнадцатого элемента И управления и через двенадцатый элемент задержки — к управляющим входам второй группы элементов И переноса, а выход — к второму входу третьего элемента ИЛИ и к первому входу второго фазосдвигающего блока, второй вход которого подключен к выходу восьмого элемента И управления, a era выход— к управляющему входу пятнадцатого элемента И управления и к счетному входу второго счетчика, разрядные выходы которого связаны с входами пятнадцатого элемента К управления; третий вход двенадцатого элемекта И управления подключен к выходу тринадцатого триггера управления, вход установки в 1 которого подключен через тринадцатый элемент задержки к выходу первого блока временной задержки, а вход установки в 0 — к входу обнуления первого счетчика.
Источники информации, принятые во внимание при экспертизе
1„ Авторское свидетельство СССР
Р 446952, кп. Н 03 K ?3/2б, 1972.
2. Авторское свидетельство СССР
Р 377797, кл. G 0б G 7/14. 1971
3. Авторское свидетельство CCC.
Р 518768, кл. G 06 F 7/50, 1974 (прототип) .
711571
Тираж 751 Подписное
ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Заказ 9013/36
Филиал ППП Патент, Г. Ужгород, ул. Проектная, 4
Фиг.2
Составитель В. Березкин
Редактор Э. Губницкая Техред М,Петко Корректор М ° арслан