Буферное запоминающее устройство

Иллюстрации

Показать все

Реферат

 

Союз Советских

Социалистических

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (ii)711631 (61) Дополнительное к авт. свид-ву— (22)Заявлено 13.09.77 (21) 2526171/18-24 с присоединением заявки Рйр

-г (51)М. Кл.

G 11 С 9/00

5Ъоударстввнньй комитет

СССР (23)ПриоритетОпубликовано25.01.80. Бюллетень И 3

Дата опубликования описания 28-01 80 иа делам изобретений и открытий (53) УД1(681.327..6(088.8) (72) Авторы изобретения

Ю. B. Сулимов и В. С. Голубев (71) Заявитель (54) БУФЕРНОЕ ЗАПОМИНАЮШЕЕ УСТРОЙСТВО

Из известных устройств наиболее близким техническим решением к данному изобретению является буферное запоминающее устройство, содержащее накопитель, информационные входы которого соединены с выходами элементов И первой группы, а информационные выходыс первыми входами элементов И второй группы, третью группу элементов И, первые входы которых подключены к пине 10 опроса, а выходы — ко входам опроса накопителя, входные шины и шины разрешения записи, соединенные соответственно со входами элементов И первой группы, Изобретение относится к области запоминающих устройств.

Одно из известных устройств содержит накопитель, адресный дешифратор, блоки ввода и вывода информации ) I) .

Недостатком известного устройства являются большие аппаратурные затраты и малая скорость работы.

io выходные шины и шины разрешения считывания (21.

Недостатком этого устройства является неэффективное использование емкости накопителя, состоящего из отдельных блоков, каждый из которых предназначен для хранения информации только одного какоголибо источника сообщений: возможны случаи отказа одних блоков по причине переполнения, в то время как другие блоки свободны.

Другим недостатком устройства является то, что для регистрации заполнения блоков накопителя необходимо для каждого из блоков накопителя предусмотреть блок контроля и сигнализации о его заполнении, что приводит к существенным аппаратурным затратам, особенно в случае большого числа обслуживаемых источников сообщений и повышенных требований по обеспечению надежности.

Целью настоящего изобретения является упрощение и повышение надежности i устройства.

71

Поставленная цель достигается тем, что устройство содержит шифратор, дополнительные накопители, дешифратор, элемент ИЛИ-HE и блоки формирования сигналов заполнения дополнительных накопителей, входы которых подключены к одним из выходов дополнительных накопителей, а. выходы — ко входам элемента ИЛИ-НЕ, выход которого соединен со вторыми входами элементов И третьей группы, другие выходы дополнительных накопителей соединены с выходными шинами, а входы - соответственно с шинами разрешения считывания и выходами элементов И второй группы, входы дешифратора подключены к контрольным выходам накопителя, а выходы — ко вторым входам элементов И второй группы, входы шифратора соединены с шинами разрешения записи, а выходы — с контрольными входами накопителя.

На чертеже изображена блок-схема предложенного устройства.

Устройство содержит накопитель 1, дополнительные накопители 2, первую 3, вторую 4 и третью 5 группы элементов

И, шифратор 6, дешифратор 7, блоки формирования сигналов заполнения дополни-. тельных накопителей 8, элемент ИЛИ-HE

9, входные шины 10, шины разрешения записи 11, шина опроса 12, шины разрешения считывания 13 и выходные шины 14.

Входы блоков 8 подключены к одним из выходов накопителей 2, а выходы— ко входам элемента ИЛИ-НЕ 9, выход которого соединен с одними из входов элементов И 5. Другие выходы накопителей 2 соединены с шинами 14, а входысоответственно с шинами 13 и выходами элементов И 4.. Входы дешифратора 7 подключены к контрольным выходам накопителя 1, а выходы — к одним из входов элементов И 4. Входы шифратора 6 соединены с шинами 11, а выходы - с контрольными входами накопителя 1.

Устройство работает следующим образом.

Информация от источников сообщения, например телеграфных аппаратов, поступает на шины 10. Ввод информации в накопитель 1 осуществляется через элементы И 3 по сигналам разрешения записи, поступающим На шины 11 и на входы элементов И 3. Одновременно сигналы разрешения записи поступают на входы шифратора 6, который преобразует пози ционный код в двоичный код. Двоичный

1631

30

55

Формула изобретения

Буферное запоминающее устройство, содержащее накопитель, информационные входы которого соединены с выходами элементов И первой группы, а информа4 код с выхода шифратора 6 поступает на контрольный вход накопителя 1 и записывается по тому адресу, по которому записывается информация, поступающая от одного из источников сообщения. Таким образом, B накопителе 1 содержится инфор ма ция, п осту пающа я от источников с отметками о принадлежности этой информации тому или иному источнику. При считывании информации из накопителя 1 двоичный код, содержащийся в контрольных разрядах по опр шиваемому адресу, поступает на входы дешифратора 7 и преобразуется в позиционный код, который обеспечивает выбор элемента И 4. При этом обеспечивается прохождение считанной из накопителя 1 информации в накопители 2, каждый из которых предназначен для хранения информации только одного вполне определенного источника.

Эти накопители 2 имеют емкость соответствующую числу символов, составляющих выбранную для данного устройства стандартную группу, подлежашую передаче. Как видно, накопители 2 обеспечивают группирование информации по ее принадлежности к одному и тому же источнику сообщений и тем самым повышают эффективность передачи сообщений.

Накопители 2 последовательно спрашиваются сигналами разрешения считывания, поступающими поочередно на шины разрешения считывания 13. При наличии

Ф в накопителе 2 числа символов, соответствующего стандартной группе, подлежагцей передаче, эта группа символов выводится из накопителя 2 на шину 14.

Заполнение накопителей 2 контролируется блоками 8.

В режиме опроса накопителя 1 при заполнении хотя бы одного из накопителей

2 на выходе элемента ИЛИ-HE 9 формируется сигнал, запрещающий поступление сигналов опроса с шины 12 на вход опроса накопителя 1 через элемент И 5.

Нормальная работа описанного устройства возможна при условии, что частота опроса накопителя 1 будет существенно выше частоты поступления сигналов разрешения считывания в накопители 2.

711631 ционные выходы - с первыми входами элементов И второй группы, третью группу элементов И, пгрвые входы которых подключены к шине опроса, а выходыко.входам опроса накопителя, входные шины и шины разрешения записи, соеди- ненные соответственно со входами элементов И первой группы, выходные шины и шины разрешения считывания, о тличающееся тем,что,сцелью упрощения и повышения надежности усгройства, оно содержит шифратор, дополнительные накопители, дешифратор, элемент ИЛИ-HE и блоки формирования сигналов заполнения дополнительных накопителей, входы которых подключены к одним из выходов дополнительных накопителей, а выходы - ко входам элемента

ИЛИ-НЕ, выход которого соединен со б вторыми входами элементов И третьей группы, другие выходы дополнительных накопителей соединены с выходными шинами, а входы — соответственно с шинами разрешения считывания и выходами элементов И второй группы входы дешифратора подключены к контрольным выходам накопителя, а выходы — ко вторым входам элементов И второй группы, 10 входы шифратора соединены с шинами разрешения записи, а выходы — с контрольными входами накопителя.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

M 371613, кл. G 1 1 С 9/00, 1 971.

2. Патент ФРГ J4 1268 652, кл. G 11 С 9/00, 1968 (прототип.

Составитель В. Рудаков

Редактор Э. Губницкая Техред Л. Алферова Корректор Г. Назарова

Заказ 9020/39 Тираж 6 62 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент, г. Ужгород, ул. Проектная, 4