Селектор импульсной последовательности
Иллюстрации
Показать всеРеферат
т .;, . "ы.;ч".СКА (г
ОЙ ИCAHNK
ИЗОБРЕТЕН ИЯ
Союз Советских
Социапистииесинх
Республик «i711673
К AK ОРСНОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное и авт. свид-ву (22)»» «o 27.09.77 (21) 2525983/18-21 с присоединением заявки И (23) Приоритет
Опубликовано 25.01.80, Бюллетень РЙ 3 (51)М. Кд.
Н 03 К 5/20
Гюаударатааиный каинтат
СССР
ПО Явями изааратений и етхрытий (53) Л1(621.374. .34 (088.8) Дата опубликования описания 30,01.80 (72) Автори изобретения
О. П. Коэевич, Ю. В. 10зевич, Л. О. Малец, В. Н. Куприяненко
Львовский политехнический институт (71) Заявитель (54) СЕЛЕКТОР ИМПУЛЬСНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ
Изобретение относится к импульсной технике и может быть использовано в цифровых системах связи.
Известны селекторы импульсной последовательности, выделяющие импульсы с определенной частотой следования.
Известно устройство для, селекции импульсов, представляющее собой детектор длительности сигналов, где селекция импульсов с периодом, равным заданному, осуществляется с помощью квантованных сигналов (11. Наличие
16 генератора квантованного сигнала усложняет схему и, кроме того, устройство обладает определенной схемной задержкой,: которую в принципе устранить невозможно при данном построе15 нии схемы.
Из известных устройств данного типа наибо лее близким по технической сущности является селектор импульсной последовательности, содержащий линию задержки, триггер и элемент
И, один из входов которого подсоединен к выз
1 ходу л>шии задержки, а селектируемая последовательность импульсов подается на вход линии задержки (21.
Недостатком селектора является то, что при появлении импульсов на R-входе триггера, на выходе последнего устанавливается потенциал логического нуля, который закрывает схему совпадения и запрещает прохождение задержанных импульсов на выход устройства. Это обстоятельство сильно снижает надежность работы устройства. с
Кроме того, в устройстве отсутствует эле. мент, который бы устанавливал точность сравнения периодов селектируемых импульсов с заданным, т. е. элемент, который определяет разрешающую способность такого селектора импульсной последовательности.
Целью настоящего изобретения является повышение надежности селекции импульсов.
Поставленная цель достигается тем, что в селектор импульсной последовательности, содержащий линию задержки, триггер.и элемент
И, первый вход которого соединен с выходом линии задержки, вход которой подключен ко входной шине, введены дополнительный триггер и формирователь импульсов, логический вход которого соединен чеоез рсзистор с ши
711673
3 ной питания, тактовый вход соединен со входом линии задержки и синхронизирующим входом дополнительного триггера, а выход — co входами установки в нуль триггера и дополнительного триггера, причем синхронизирующий вход триггера соединен с выходом линии задержки, Д-вход — с инверсным выходом дополнительного триггера, прямой выход — со вторым входом элемента И, и инверсный выход — с Д-входом дополнительного триггера, прямой выход которого соединен с третьим входом элемента И.
На чертеже представлена структурная электрическая схема заявляемого устройства, Селектор содержит триггер 1, триггер 2 дополнительный, линию 3 задержки, формирователь 4 импульсов и элемент 5 И. Входная шина селектора соединена со входом линии задержки, тактовым входом формирователя 4 импульсов и с синхрониэирующим входом триггера 2. Выход линии задержки соединен с синхронизирующим входом триггера 1 и первым входом элемента 5 И. Выход формирователя 4 импульсов соединен со входами установки в нуль триггеров 1 и 2. Прямой выход триггера
1 соединен с вторым входом элемента 5 И, а его инверсный выход — с Д-входом триггера 2.
Прямой выход Д-триггера 2 соединен с третьим входом. элемента 5 Й, а его инверсный вы-, ход с Д-входом Д-триггера 1. Логический вход З0 формирователя 4 соединен через резистор кОм с, шиной питания +5В. Выходом устройства является выход выходного элемента 5И.
Формирователь 4 импульсов является логическим многоцелевым элементом со следующими логическими действиями:,. на выходе схемы формируется отрицательный импульс из отрицательного перепада на тактовом входе, если при этом на логический вход подается высокий потенциал. Если на логическом входе низкий по- 40 тенциал, то при любом потенциале на тактовом входе на его выходе поддерживается высокий потенциал, а выходной импульс не формируется.
Работает селектор следующим образом. 45
В исходном состоянии триггеры 1 и 2 находятся в нулевом состоянии. При этом на прямых выходах триггеров присутствуют низкие потенциалы и элемент 5 И закрьгг по входам, соединенным с этими выходами. $0
На Д-входах триггеров присутствуют высокие
Э потенциалы, поступающие с инверсных выходов этиХ триггеров. При поступлении на синхронизирующий вход триггера 2 переднего фронта импульса селектируемой последовательности, триггер установится в состояние "1", поскольку на его!3-входе в момент прихода переднего
Ф фронта импульса селектируемой последовательности присутствовал высокий потенциач. На
4 прямом выходе триггера 2 появится высокий потенциал, а на инверсном — низкий. Элемент
5 И откроется гю третьему входу, соединенному с прямым выходом триггера 2, но останется закрытым по второму входу, соединенному с прямым выходом триггера 1. Для того, чтобы открыть элемент 5 И по второму входу, необходимо установить в "1* состояние триггер 1. Для этого нужно, чтобы передний фронт импульса задержанной селектнруемой последовательности появился на синхронизирующем входе триггера 1 тогда, когда íà его Д-входе еще есть высокий потенциал, т. е. до того, как установится в "1" состояние триггер 2. Это возможно лишь в том случае, если временной интервал между передними фронтами селектируемой и задержанной последовательности не превышает
И вЂ” времени переброса триггера. Время И определяет разрешающую способность селектора.
При поступлении заднего фронта импульса селектируемой последовательности на логический формирователь импульсов, последний формирует короткий импульс, устанавливающий триггеры в нулевое состояние. Схема готова к селекции следующего импульса селектируемой последовательности.
Заявляемое устройство выгодно отличается от известных. Введение в схему дополнительного триггера и логического формирователя импульсов позволило повысить надежную работу устройства и его разрешающую способность, то есть точность сравнения периода селектируемых импульсов с заданным.
Формула изобретения
Селектор импульсной последовательности, содержащий линию задержки, триггер и элемент
И, первый вход которого соединен с выходом линии задержки, вход которой подключен ко входйой шине, о т л и ч а ю ш и и с я тем, что, с целью повышения надежности селекции импульсов,.B него введены дополнигельный триггер и формирователь импульсов, логический вход которого соединен через резистор с шиной питания, тактовый вход соединен со входом линии задержки и синхронизирующим входом дополнительного триггера, а выход — со входами установки в нуль триггера и дополнительного . триггера, причем синхронизируюший вход триггера соединен с выходом линии задержки, Д-вход — c инверсным выходом дополнительного триггера, прямой выход — co »1орым входом элемента И, а инверсный выход -- с ll-»ходом дополнительного триггера, прямой выход
711673
Составитель Я. Трифонов
Техред Э.Чужик
Редактор Д. Малитеев
Корректор Г. Назарова
Заказ 9026/42 Тираж 995
БНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Подписное
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 которого соединен с третьим вхоНом элемента И.
Источники информации, принятые во внимание при экспертизе
1. Патент Франции № 2222?98, кл. Н 03 К 5/153; 1974.
2. Авторское свидетельство СССР ¹ 491207, кл. Н 03 К 5/20, 22.06.73 (прототип).