Преобразователь параллельного двоичнодесятичного кода 8-4-2- 1 в частоту
Иллюстрации
Показать всеРеферат
Союз Советск ив
Социалистических
Реснубник (ц714644 (51)M. Кл. (61) Дополнительное к авт. свид-ву(22)Заявлено 22.06.77 (21) 2498770118 21 с присоединением заявки М
Н 03 К 13/02
ВеуйаретееееФ «енетет
СИР.вв авиа нзебретееий а втерцтвй (23) Приоритет
Опубликовано 05.02.80. Бюллетень ¹ 5
Дата опубликования описания 08.02.80 (53) УДК 881.З25. (088.8) I (72) Авторы изобретения
В.N.Øåâêóíîâ, В.С.Роженцев и С.H.Äoðoøåíêo
Специальное койструкторское бюро испытательных машин производственного объединения "Точмашприбор" (73) Заявитель (54) ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО ДВОИЧНОДЕСЯТИЧНОГО КОДА 8-4-2-1 В ЧАСТОТУ
Изобретение касается вычислительной техники, и частности, оно может быть использовано в цифровых вычислительных., устройствах и цифровых генераторах низких частот.
Известно устройство для преобразования параллельного кода в частоту следования импульсов, содержащее генератор импульсов, преобразователь код-время, кодовые вентили, счетчик постоянной емкостй и блок управления 11). Это устройство характеризуется значительной сложностью из-за наличия промежуточного преобразователя код-время.
Наиболее близким по технической сущ-, ности к предлагаемому является нреобразователь, описанный в )2). Это устройство содержит генератор импульсов, триг герный двоичвэ-десятичный счетчик, ра= ботающих в коде 8-4-2-1, триггерный многоразрядный двоично десятичный счет чик, работающий в коде 5-2-1-1, вен- тили И н ИЛИ. Это устройство преобразует число входных импульсов, поступающих на вход счетчика, работающего в коде
5-2-1-1, в пропорциональную частоту.
Для преобразования параллельного двоичнодесятичного кода 8-4-2-1 в частоту счетчик, работающий в коде 5-2-1- 1, должен быть исключен, однако в известное устройство должен быть введен дополнительный кодопреобразователь, осуществляющий преобразование входного параллельного кода 8-4-2-1 в код 5-2-1-1.
При построении многоразрядных преобразователей кода 8-4-2-1 в частоту требуется большое количество счетных триггеров. Кроме того, наличие дополнительного преобразователя пара тлельного кода 8- Ф-2-1 увеличивает объем оборудования за счет вентилей И и ИЛИ, входящих в состав дополнительного ходопреобразователя.
11ель предлагаемого изобретения — повышение надежности за счет сокрашения количества элементов.
Для этого в известный преобразователь ,параллельного двоична десятичного кода
3 7146
6-4-2-1 в частоту, содержащий генератор импульсов, выход которого подключен ко входу триггерного счетчика, две группы вентилей И и три элемента ИЛИ, дополнительно введены дифференцирующие элементы, десятичный делитель и элемент задержки, причем сигнальные входы вентилей И первой и второй группы соединены параллельно и подключены через дифференцирующие элементы к выходам соот- 10 — ветствующих разрядов-триггернОго счет- " чика, а выходы вентилей И йервой rpynnbf подключен через первый элемент ИЛИ к первому входу второго элемента ИЛИ, второй вход которого соединен через последовательно соединенные элемент задержки, десятичный делитель и третий элемент
ИЛИ с выходом вентилей И второй группы.
На чертеже представлена структурная схема преобразователя. 20
Преобразователь содержит генератор 1 импульсов, триггерный счетчик 2, вклнт- : чающий в себя последовательно соединен йые триггеры 3, 4,"5, 6 дифференцирующие элементы 7, 8, 9, 10, подключенные к выходам триггеров 3-:-6 соответственно первую группу вентилей И 11, состоящую из вентилей И-12-;15 и образующую старшую тетраду с элементами ИЛИ 16 подключенным к выходам вентилей И первой группы 12ф15, вторую группу вентилей
H 17, включающую в себя вентили И 18+
21 и образующие младшую тетраду с элементом ИЛИ 22, десятичный делитель 23, элемент задержки 24 элемент ИЛИ 25. ЗБ
Устройство работает следующим образо м.
На управляющие входы вентилей И стар- шей тетрады. 12+15 и младшей тетрады —18+2 1 подается двоично-.десятичный код 40 2 A >, „  В1, причем буквенный индекс А отйосптся к старшей тетраде, а буквенный индекс В относится к младшей тетраде (цифровой индекс 1 обозначает старший разряд внутри каждой 4 тетрады). Импульсы генератора 1 поступают на вход счетчика 2. На выходах триггеров 3-;6 триггерного счетчика 2 образуются импульсы, частоты которых относятся между собой как 8: 4: 2: 1. 0
Сигнальные входы кодовых вентилей И, относящихся .r, одинаковым цифровым индексам входного кода, соединены между собой параллельно и подключены к соответствующим выходам дифференцируюших эле- 5 ментов 7+10. Выхойные импульсы кодовых вентилей И 12+15 старшей тетрады
11 суммируются элементом ИЛИ старшей
44 тетрады 16, при этом частота импульсов на выходе элемента ИЛИ 16 определится выражением
"<р о F< Fo г =А — A2 4. +A g +A ь (1) где Рр частота генератора импульсов 1.
Выходйыо импульсы вентилей И 18-:21 младшей тетрады 17 суммируются элементом ИЛИ младшей тетрады 22 и далее поступают на вход десятичного делителя
23. Импульсы на выходе десятичного делителя 23 имеют частоту > д» «р + + а. (2) . б 7 Гр
2 1О 1 2 24 З 8 4ль
Элемент 24 задержки задерживает им,пульс младшей тетрады на время, необходимое для устранения совпадения импульсов выходов младшей и старшей тетрад элемент ИЛИ 25 суммирует эти импульсы.
Таким образом, описанное устройство преобразует .двоично-десятичный код 84-2-1 в выходную частоту, пропорциональ ную числу, представленную этим кодом, согласно выражению:
+(6B<+ 45<+ 2B>+ B+)) где А и В„могут принимать значение
О, либо 1.
Описанный преобразователь содержит в два раза меньше корпусов микросхем, чем устройство описанное в (21 и соответственно более экономичен и прост.
Формула изобретения
Преобразователь параллельного двоичI
1 но-десятичного кода 8-4-2-1 в частоту, содержащий генератор импульсов, выход которого подключен ко входу триггерного счетчика, две группы вентилей И и три элемента ИЛИ, о т л и ч а ю ш и и с я тем, что, с целью повышения надежности в него дополнительно введены дифференпирующие элементы, десятичный делитель и элемент задержки, причем сигнальные . входы вентилей И, первой и второй группы соединены параллельно и подключены через дифференцирующие элементы к выходам соответствующих разрядов триггерного счетчика, выходы вентилей И первой группы подключены через первый элемент ИЛИ к первому входу второго элемента ИЛИ, 2. Путников В.С. Интегральная электроника в измерительных устройствах, Л.
-1874., с. 120-121.
5 714644 6 второй вход которого соединен через по- вторское <вид тел ство СССР следовательно соединенные элемент за- Ъ 411624, кл. Н.03 К 13/02, держки, десятичный делитель я третий 1 1.02.72, элемент ИЛИ с выходами вентилей И второй группы.
Источни и инфрмапии, принятые во внимание при экспертизе
Составитель В.фуляр
Редактор В. Сапирштейн Техред О. Андрейко Корректор C. Щекмар
Заказ 9313/60 Тираж 995 Подписное
UHHHFIH Государственного комитета СССР по делам изобретений и открытий
113035, Москва,Ж-35 Раушская наб., д.4/5
Филиал ППИ "Патент, г.Ужгород, ул.Проектная,4