Устройство для установки логических элементов в исходное состояние
Иллюстрации
Показать всеРеферат
пц7I 8923
О- Л И.С А Ц И Е
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ. (б1) Дополнительное к авт, свид-ву (51) М. Кл.2
Н ОЗК 17/28 (22) Заявлено 10.07.78 (21) 2643095/18-21 с присоединением заявки №
Государственный комитет (23) Приоритет (43) Опубликовано 28.02.80. Бюллетень ¹ 8 (45) Дата опубликования описания 28.02.80 (53) УДК 621.375.083 (088.8) ло делам изобретений и открытий (72) Автор изобретения
Г. И. Шишкин (71) Заявитель (54) УСТРОИСТВО ДЛЯ УСТАНОВКИ ЛОГИЧЕСКИХ
ЭЛЕМЕНТОВ В ИСХОДНОЕ СОСТОЯНИЕ
Изобретение относится к автоматике и вычислительной технике и может быть использовано в счетных устройствах и в уст.ройствах с памятью.
Известно устройство, содержащее два стабилитрона, основной и дополнительный транзисторы, ЯС-цепь, диодную сборку
ИЛИ, инвертирующий транзистор, эмиттерный повторитель и два источника питания (1).
Недостатком устройства является его сложность.
Известно также устройство, содержащее усилитель на составных транзисторах, RCцепь, стабилитрон и тиристор (2), К недостаткам устройства относятся сложность и отсутствие управляющего импульса при спаде питания.
Цель изобретения — упрощение устройства.
Поставленная цель достигается тем, что в устройстве, содержащем усилитель на составном транзисторе и RC-цепь, база первого транзистора соединена с общей шиной, эмиттер — с базой второго транзистора и через конденсатор с шиной питания, а через резистор — с общей шиной; коллекторы транзисторов соединены с выходом устройства и через резистор с шиной питания.
Схема устройства установки логических элементов в исходное состояние представлена на чертеже.
Схема содержит RC-цепь, конденсатор 1 которой соединен с шиной питания, а резистор 2 — с общей шиной. К выходу RC-цепи подключен эмиттер транзистора 3 и база транзистора 4. База транзистора 3 и эмиттер транзистора 4 соединены с общей шиной, коллекторы транзисторов 3 и 4 — с
1р выходной клеммой и через резистор 5 с шиной питания.
Работает схема следующим образом.
При подаче напряжения питания транзи.стор 4 поддерживается в открытом состоя1 нии током заряда конденсатора 1, пока на,пряжение питания не достигнет установившегося значения. При этом напряжение на конденсаторе достигает величины U, =
= Е, — U„U — порог открывания транзистора. После этого конденсатор медленно заряжается до напряжения питания через резистор 2.
При спаде напряжения питания понижается напряжение на эмиттере транзистора
2я 3, вызывая его открывание. Конденсатор 1 разряжается током эмиттера транзистора 3, поддерживая его в открытом состоянии, Импульс установки формируется при от крывании любого транзистора схемы током
3р перезаряда конденсатора, 718923
Составитель А. Яснов
Техред В. Серякова Корректор Л. Корогод
Редактор E. Караулова
Заказ 126/15 Изд. № 174 Тираж 995 Подписное
НПО «Поиск> Государственного комитета СССР по делам изобретений и открытий
113035, Москва, K-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Использование предложенного устройства позволяет упростить схему и уменьшить потребляемую мощность.
Формула изобретения
Устройство для установки логических элементов в исходное состояние, содержащее усилитель на составном транзисторе и ,RC-цепь, отличающееся тем, что, с целью упрощения, база первого транзистора соединена с общей шиной, эмиттер соединен с базой второго транзистора и через конденсатор с шиной питания, а через резистор — с общей шиной, коллекторы транзисторов соединены с выходом устройства
5 и через резистор с шиной питания.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
¹ 450364, кл. Н ОЗК 19/08, 1973.
10 2. Патент Великобритании № 1162019, кл. Н 24Н, 1966 (прототип),