Система передачи и приема сигналов изображения

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советски к

Социалистических

Республик - 720778 (61) Дополнительное к авт. свид-ву— (22) Заявлено 05.06.78 (21) 2625497/18-09 (51) M. Клз.

Н 04 L25/40 с присоединением заявки №вЂ”

Гасударственный конитет

СССР ио делам изобретений и открытий (23) Приоритет— (53) УДК 621.376..56 (088.8) Опубликовано 05.03.80. Бюллетень №9

Дата опубликования описания 15.03.80 (72) Автор изобретения

С. С. Коган (71) Заявитель (54) СИСТЕМА ПЕРЕДАЧИ И ПРИЕМА СИГНАЛ,1В

ИЗОБРАЖЕНИЯ

Изобретение относится к цифровым системам передачи информации.

Известна система передачи и приема сигналов изображения, содержащая на передающей стороне анало-о-цифровой преобразователь, генератор псевдослучайной последовательности и преобразователь параллельного кода в последовательный, выход которого подключен кс входу канала связи, а на приемной стороне — преобразователь последовательного кода в параллельнйй, вход которого соединен с выходом канала связи, генератор псевдослучайной последовательности (ПСП) и цифроаналоговый преобразователь (1).

Однако помехоустойчивость такой системы невысокая.

Цель изобретения — повь1шение помехоустойчивости системы передачи и приема сигналов изображения.

Для этого в систему передачи и приема сигналов изображения, содержащую на передающей стороне аналого-цифровой преобразователь, генератор псевдослучайной последовательности и преобразователь параллельного кода в последовательный, выход которого подклю .ен ко входу канала связи, а на приемной стороне — преобразователь последовательного кода в параллельный, вход которого соединен с выходом канала связи, генератор псевдослучайной последовательН0сТН и цифроаналоговый преобразователь, на передающей стороне введен коммутатор, входы и выходы которого соединены соответственно с выходами аналого-цифрового преобразователя и входами преобразователя параллельного кода в последовательный, 0 а выход генератора псевдослучайной последовательности подключен к управляющему входу коммутатора, на приемной стороне введены коммутатор, элементы задержки, компараторы, сумматоры по модулю два, >s интеграторы и элемент И, выход которого подключен ко входу генератора псевдослучайной последовательности, выход которого соединен с управляющим входом коммутатора, выходы которого соединены со входами цифроаналогового преобразователя, первыми входами сумматоров по модулю два и входами элементов задержки, выходы которых подключены ко вторым входам сумматоров по модулю два, выходы которых через

720778

В зависимости от выбранной величины задержки в элементе 9i задержки напряжение на выходе интегратора будет пропорционально вероятности изменения посылки

0 — 1 или 1 — 0 в данном i-ом разряде з в позициях, разделенных интервалом, равном длительности элемента, строки или кадра сигнала изображения. Для напряжений на выходе интеграторов 11i, находящихся в цепях различных разрядов, должно выпоЛняться соотношение, аналогичное нера1 венству. Между выходами интеграторов 1 1 i и 11i-t соседних разрядов включен соответствующий компаратор 121. При выполнении неравенства все компараторы 12 должны находиться в одном состоянии, соответст1 вующем, например, логической единице на их выходах. Сигналы с выходов компараторов 12 через элемент И 13 подаются на управляющий вход второго генератора 14

ПСП. При выполнении неравенства на выходе элемента И 13 появляется логическая единица, которая означает, что приемная, дескремблирующая, часть устройства находится в состоянии синхронизма в передающей, скремблирующей частью. Если на выходе элемента И 13 появляется логический

2 нуль, следовательно синхронизм отсутствует.

В этом случае генератор 14 ПСП запирается на один такт, а затем снова продолжает работать. Это продолжается до тех пор, пока не восстановится синхронизм передающей и приемной части устройства илн, что то же самое, пока генератор 14 ПСП не станет работать синхронно с первым генератором 4 ПСП. В этом случае на выходе элемента И 13 должна снова появиться логическая единица. Восстановленный цифровой сигнал через цифроаналоговый преобразователь 8 поступает на ц1ину выходного сигнала. Описанная система обеспечивает высокую помехозащищенность передачи цифрового сигнала, практически не отличающуюся от помехозащищенности передачи в системе с импульсно-кодовой модуляцией без скремблирования. Причем высокая помехозащищенность обеспечивается . в условиях отсутствия специальных служебных посылок и блочных синхроимпульсов.

Формула изобретения

3 соответствующие интеграторы соединены со входами компараторов, выходы которых подключены ко входам элемента И, при этом выходы преобразователя последовательного кода в параллельный соединены со входами коммутатора.

На чертеже представлена структурная электрическая схема описываемой системы передачи и приема сигналов изображения.

Данная система содержит на передающей стороне: аналого-цифровой преобразователь 1, коммутатор 2, преобразователь 3 параллельного кода в последовательный, генератор 4 ПСП, канал связи 5; на приемной стороне:. преобразователь 6 последовательного кода в параллельный, коммутатор 7, . цифроаналоговый преобразователь 8, элементы 9 задержки, сумматоры 10 по модулю два, интеграторы 11, компараторы 12, элемент И 13 и генератор 14 псевдослучайной последовательности.

Система передачи и приема сигналов работает следующим образом.

На вход аналого-цифрового преобразователя 1 подается аналоговый сигнал изображения, а с его выхода снимается последовательность и-разрядных двоичных кодовых групп, являющаяся цифровым эквивалентом входного аналогового сигнала. и-разрядные двоичные кодовые группы подаются затем на коммутатор 2, который управляется сигналом с генератора 4 ПСП. В коммутаторе 2 позиции разрядов в пределах кодовой группы случайным образом меняются. Декоррелированная последовательность кодовых групп поступает через преобразователь 3 параллельного кода в последовательный канал 5 связи. С канала 5 связи цифровой сигнал через преобразователь 6 последовательного кода в параллельный поступает на вход коммутатора 7. В коммутаторе 7 под действием генератора 14 ПСП восстанавливаются истинные положения разрядов в пределах кодовой группb,:. Восстановленные кодовые группы поступают затем на входы цифроаналогового преобразователя 8, с выхода которого снимается аналоговый сигнал изображения. Восстановленные кодовые группы с выхода коммутатора 7 поступают также на элементы 9 задержки, сумматоры 10 по модулю два, интеграторы 11, компараторы 12 и элемент И 13, которые анализируют статистические характеристики цифрового сигнала и проверяют выполнение неравенства 0 <р <р <... <р " <... <

< p(tt- >< р <1 < 0,5. Сигнал с выхода каждого (например, i-го) разряда аналогоцифрового преобразователя поступает на соответствующий сумматор 10i по модулю два непосредственно и через элемент 9i задержки. С выхода сумматора 10i по модулю два сигнал поступает на интегратор 11i.

Система передачи и приема сигналов иэображения, содержащая на передающей

se стороне аналого-цифровой преобразователь, генератор псевдослучайной последовательности и преобразователь параллельного кода в последовательный, выход которого подключен ко входу канала связи, а на приемной стороне — преобразователь последовательного кода в параллельный, вхОд которого соединен с выходом канала связи, генератор псевдослучайной последовательности и цифроаналоговый преобразователь, отли720778

Составитель В. Лякишев

Редактор Н. Тимонина Техред К. Шуфрич Корректор В. Синицкая

Заказ 10246 49 Тираж 729 Подписное

ЦН И И ПИ Государственного комитета СССР по делам изобретений и открытий

113035, Моска а, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал П П П «Патент», г. Ужгород, ул. Проектная, 4

5 чающаяся тем, что, с целью повышения помехоустойчивости, на передающей стороне введен коммутатор, входы и выходы которого соединены соответственно с выходами аналого-цифрового преобразователя и входами преобразователя параллельного кода в последовательный, а выход генератора псевдослучайной последовательности подключен к управляющему входу коммутатора, на приемной стороне введены коммутатор, элементы задержки, .компараторы, сумматоры по модулю два, интеграторы и элемент И, выход которого подключен ко входу генератора псевдослучайной последовательности, выход которого соединен с управляющим входом коммутатора, выходы которого соединены со входами цифроаналогового

6 преобразователя, первыми входами сумматоров по модулю два и входами элементов задержки, выходы которых подключены ко вторым входам сумматоров по модулю два, выходы которых через соответствующие йнтеграторы соединены со входами компараторов, выходы которых подключены ко входам элемента И, при этом выходы преобразователя последовательного кода в параллельный соединены со входами коммутатора.

49 Источники информации, принятые во внимание при экспертизе

1. В. Arazis. «Self sinchronizing digital

scrambler», IEEE Transactions on communication Technolo vol. corn-25 № 12,December, 1977, р.р. 1505 — 1507.