Цифровой частотный детектор
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
720?79
Союз Советскнх
Соцналнстнческнх
Республик 4Ъе ъу„, Г " (6 I ) Дополнительное к авт. сеид-ву (22) Заявлено 02.01.78. (2! ) 2562368/18-09. Кл. з
04 L 27/14 с присоединеииеьт заявки М тещщ атеенньй кемнтет
СССР мо Мелам нзебретеннй и атхрмтнй (23) П рноритет—
Опубликовано 05.03.80 Бюллетень М 9
ДК
21.376.5 (088.8) /
Дата опубликования описания 08.03.80
И. И. Булгаков, А. А. Павлюков и Ю. Н. Сурьянинов (72) Авторы изобретения (71) Заявитель (54) ЦИФРОВОЙ ЧАСТОТНЫЙ ДЕТЕКТОР
Изобретение относится к технике связи и может использоваться в системах передачи данных.
Известен цифровой частотный детектор, со.держащий ограничитель, выход которого сов=: " дннен cd входами триггера, выход которогО подключен к первому входу регистра, второй вход которого соединен с выходом генератора опорной частоты, при этом выходы регист1в подключены ко входам мажоритарного блока (11.
Однако такой детектор имеет невысокую помехоустойчивость.
Цель изобретения — повышение помехоустойчивости.
l5
Для этого в цифровой частотный детектор, содержащий ограничитель, выход которого со-. единен со входами триггера, выход которого подключен к первому входу регистра, второй вход которого соединен с выходом генератора. опорной частоты, при этом выходы регистра подключены ко входам мажоритарного блока, введены два ждущих мультивибратора и инвертор, выход которого подключен к перво
2 му дополнительному входу триггера, второй и третий дополнительные входы которого соединены с выходом первого ждущего мульти вибратора, вход которого соединен с входом инвертора, четвертым" дополнительныМ входой " =" триггера и выходом.. второго, ждущего мультивибратора, ко входу которого подключен выход ограничителя .
На чертеже дана структурная электрическая схема предложенного устройства.
Схема устройства содержит ограничитель 1, триггер 2, регистр 3, генератор 4 опорной частоты, мажоритарный блок 5, ждущие мультивибраторы 6, 7 и инвертор 8.
Детектор работает следующим образом.
Входной сигнал поступает на ограничитель
1, который формирует прямоугольные импульсы, следующие с частотой повторения, равной частоте входного сигнала. Выходной сигнал ограничителя 1 поступает на счетный вход триггера 2 и на вход ждущего мультивибратора 6, включая его. Длительность выходного импульса ждущего мультнвибратора 6 — переьвнная величина, которая определяется часто-
720779
10 (15
45
3 той входного сигнала. При поступлении на вход детектора сигнала с частотой fq длитель-. ность .с:„выходных импульсов ждущего мультивибратора 6 равна с„- 1/1, При поступлении на вход детектора сигнала с частотой 5
f длительность т„выходных ймпульсов ждущего мультивибратора 6 равна бе конечности, Выходные импульсы ждущего мультивибратора
6 задним фронтом включают ждущий мультивибратор 7, выходные импульсы которого имеют отрицательную полярность и постоянную, длительность, равную . =. 1,.
Пусть на вход частотного детектора поступает сигнал с верхней характеристической частотой Х, тогда на выходе ждущего мульти-вибратора 6 будет поддерживаться постоянный I уровень выходного напряжения (логическая
"1"), т.е. длительность выходного импульса, равна бесконечности. При этом триггер 2 будет находиться в единичном состоянии и на выходе ждущего мультивибратора 7 также бу. дет постоянный уровень логической "1".
Пусть частота сигнала на входе детектора изменяется от 1 до fH, В диапазоне изменений частоты сйгнала от f до fH триггер
2 и ждущие мультивибраторы 6 и 7 будут сохранять, предыдущее состояние. При достижении частотой сигнала. величины f íà выходе ждущего мультивибратора 6 будет сформирован импульс, который задним фронтом включит ждущий мультивибратор 7, формирующий импульс блокировки, который будет формироваться во время изменения частоты входного сигнала от fz до 1 . Таким образом на время изменения частоты входного сигнала от f до f>, триггер 2 будет заблокирован и будет сохранять предыдущее состояние. При дальнейшем изменении частоты входного сигнала от f, до fö импульс блокировки будет отсутствовать и триггер 2 импульсами выходного сигнала ограничителя 1 переключится в нулевое состояние и будет поддер- живаться в таком состоянии, пока не произойдет обратное изменение частоты. При изменении частоты входного сигнала от fq до f импульс блокировки будет формироваться и; блокировать триггер 2 до тех пор, пока частота входного сигнала не станет равной f>.
При переходе частоты входного сигнала в. диапазоне частот от f, до f триггер 2 пере ключится в единичное состояние;
При воздействии на входной сигнал импульсных и других видов помех нарушающих работу детектора в выходном сигнале триггера
2, поступая.щем в регистр 3, появляются дробления. Исключение дроблений происходит слелуннцим образом.
Выходной сигнал триггера 2 поступает на информационный вход регистра 3 н каждым импульсом генератора 4 продвигается на один разряд. Выход каждого разряда регистра 3 подключен к соответствующему входу мажоритарного блока 5. Пусть регистр 3 имеет
m разрядов, тогда база анализа будет равна
m, а решение о значении выходного сигнала детектора принимается цо и разрядам (где
m u n — целые числа, причем m — нечетное число и п >m/2). Если выходной сигнал триггера 2 имеет уровень логической "1", но из-за воздействия помех появляются дробпения (логические "0"), а выходной. сигнал триггера 2 непрерывно записывается и продвигается по разрядам в регистре 3, m в данный момент времени каждый разряд регистра 3 примет какое-либо определенное значение (ло гический "0" или логическая "1"). Если число разрядов и регистра 3, в данный момент находящихся в состоянии логический
"0", удовлетворяет соотношению йфт — n, то на выходе частотного детектора будет состояние логическая ."1". Таким образом исключены дробления выходного сигнала. Смена полярности выходного сигнала детектора произойдет только тогда, когда число разрядов регистра 3, находящихся в состоянии логический "0", будет равно N > m — n. Это справедливо и при обратном переходе из состояния логический
"0" в состояние логическая "1".
Использование новых элементов,— ждущего мультивибратора и инвертора устраняет искажения выходного сигнала детектора (дробления, преобладания) в момент изменения частоты входного сигнала, кроме того в предложенном устройстве повышается помехоустойчивость приемного тракта линии связи, и, как следствие, повышается достоверность принимаемых телеграфных сообщений.
Формула изобретения
Цифровой частотный детектор, содержащий ограничитель, выход которого соединен со входами триггера, выход которого подключен к первому входу регистра, второй вход которого соединен с выходом генератора опорной частоты, при этом выходы регистра подключены ко входам мажоритарного блока, о тл и ч а ю шийся тем, что, с целью повышения помехоустойчивости, введены два ждущ. х мультивибратора и инвертор, выход которого подключен к первому дополнительному входу триггера, второй и третий дополнительные входы, которого соединены с выхо дом первого ждущего мультивибрагора, вход
Составитель Т. Маркина
Техред О,Андрейко Корректор И. Муска
Редактор Т. Портная
Заказ 349/22 Тираж 729 Подписное
UHMHIM Государственного комитета СССР по делам изобретений и открьггий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4
5 72 которого соединен с входом инвертора, четвертым дополнительным входом триггера и выходом второго ждущего мультивибратора, ко входу которого подключен выход ограничителя.
0779 6
Источники информации, принятые во внимание при экспертизе
1. Шляпоберский В. И. Основы техники передачи дискретных сообщений. М., "Связь", 1973, с. 212 — 21б (прототип).