Коммутатор изохронных каналов

Иллюстрации

Показать все

Реферат

 

и 725259

Я - -И- -С вЂ” А Н И Е, Союз Советских

Социалистических

Республик

ЗОБРЕТЕНИ Я

ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Дополнительное к авт. свид-ву аявлено 18.09.78 (21) 2666523/18-09 присоединением заявки № (51) М. Кл в

Н 04L 11/20

Государственный комитет

СС С.P пе делам изобретений и открытий риоритет публиковано 30.03.80. Бюллетень № 12 (53) УДК 621.395.345 (088.8) ата опубликования описания 30.03.80 (72) Автор изобретения

А. Ф. Леонов (71) Заявитель (54) КОММУТАТОР ИЗОХРОННЫХ КАНАЛОВ

Изобретение относится к электросвязи и может использоваться в системах коммутации цифровых каналов.

Известен коммутатор изохронных каналов, содержащий управляющий блок, и блоков концентрации (где и — число коммутируемых каналов), выход каждого из которых подключен к соответствующему входу коммутационной системы, m накопителей, информационные входы каждого из которых соединены с соответствующими выходами коммутационной системы, а информационный выход — с входом блока расширения, при этом вход управления считыванием накопителя соединен с выходом синхронного распределителя (1).

Однако в известном коммутаторе при увеличении нагрузки увеличиваются краевые искажения коммутируемых сигналов.

Цель изобретения — уменьшение искажений сигналов.

Для этого в коммутатор изохронных каналов, содержащий управляющий блок, и блоков концентрации (где n — число коммутируемых каналов), выход каждого из которых подключен к соответствующему входу коммутационной системы, и накопителей, информационные входы каждого из которых соединены с соответствующими выходами коммутационной системы, а информационный выход — с входом блока расширения, при этом вход управления считыванием накопителя соединен с выходом синхронного распределителя, дополнительно введены анализатор состояния накопителя, вход которого соединен с информационным выходом накопителя, а выход — с входом управляющего блока, и асинхронный распределитель, выход которого соединен с вхо10 дом управления считыванием накопителя, вход управления частотой асинхронного распределителя — с фазовым выходом накопителя. Вход управления режимом работы асинхронного распределителя соединен с

15 первым выходом управляющего блока, вто рой выход которого подключен к входу синхронного распределителя.

На чертеже приведена структурная электрическая схема предложенного устройства.

20 Коммутатор изохронных каналов содержит управляющий блок 1, и блоков 2 концентрации, т накопителей 3, коммутационную систему 4, блок 5 расширения, синхронный распределитель 6, анализатор 7 состоя25 ния накопителя, асинхронный распределитель 8.

Коммутатор изохронных каналов работает следующим образом.

В блоке 2 выделяется информация, посту30 пающая по каналам связи, накапливается и

725259

65 вместе с адресом выходного канального комплекта передается через коммутационную систему 4 в соответствующую ячейку накопителя 3. При каждом установлении соединения побитное считывание информации на вход блока 5 осуществляется синхронным распределителем 6, обеспечивающим опрос всех ячеек накопителя 3 с частотой местного генератора. Информация в выходные комплекты передается в соответствии с адресом, выдаваемым синхронным распределителем 6.

Каждая ячейка накопителя 3 имеет определенный резерв памяти, необходимый для увеличения времени сохранения тракта в синхронном режиме передачи. Так, например, при введении резерва памяти на 5 бит информации считывание информации начинают с третьей ячейки. В этом случае синхронный тракт сохраняется в течение времени относительного смещения фаз коммутируемого сигнала и местного источника тактовых импульсов не менее чем на два тактовых интервала. При достаточно высоких стабильностях современных генераторов абсолютное большинство оперативных связей будет обслужено в синхронном режиме коммутации. Однако в системе связи могут находиться источники с недостаточно высокой стабильностью тактовых генераторов для синхронного переприема. Кроме того, некоторые каналы, например спутниковые, имеют также нестабильные фазовые характеристики. Для указанных источников связь в синхронной системе становится практически невозможной.

В предлагаемом устройстве указанный недостаток устраняется введением управляемого асинхронного режима работы.

Анализатор 7 состояния накопителя определяет момент заполнения (освобождения) резервной. памяти каждой ячейки накопителя 3 и выдает об этом информацию в управляющий блок 1, который обеспечивает подключение к соответствующему тракту асинхронного распределителя 8 и отключение синхронного. Одновременно управляющий блок 1 выдает команду на передачу из блока 2 концентрации на вход коммутационной системы 4 информации об изменении фазы коммутируемого сигнала. Эта информация может быть получена при преобразовании сигнала для выделения элементов информации во входных канальных комплектах или групповых блоках 2 концентрации и передана по одной или двум шинам на вход накопителя 3.

При считывании из накопителя 3 информация об изменении фазы коммутируемого сигнала передается на вход управления режимом асинхронного распределителя 8, который обеспечивает считывание информации из накопителя 3 в соответствци с частотой коммутируемого сигнала.

Для устранения фазовых скачков при пе5

Зо

40 реключении синхронного и асинхронного распределителей начальная фаза асинхронного распределителя должна соответствовать фазе синхронного.

Таким образом, предлагаемый коммутатор изохронных каналов позволяет коммутировать без искажений цифровые каналы с любой нестабильностью тактовых частот источников инфорМации. При этом обеспечивается максимально возможный коэффициент использования пропускной способности групповых трактов коммутационной системы.

Технико-экономический эффект изобретения заключается в упрощении коммутационной системы в коммутаторах средней и большой емкости и уменьшении объема индивидуального оборудования. Для коммутации среднескоростных цифровых каналов обычно используется адресно-кодовый метод с коррекцией краевых искажений, вносимых коммутационной системой. Корректоры устанавливаются в выходных канальных комплектах и составляют значительную часть общего оборудования станции.

Предлагаемое устройство позволяет исключить индивидуальные корректоры, а необходимое качество тракта обеспечить с помощью асинхронного распределителя.

При этом нагрузка на асинхронный тракт не превышает 3 — 5% общей нагрузки, что позволяет использовать асинхронный тракт без коррекции. В предлагаемом коммутаторе передается весьма незначительный объем информации о фазе коммутируемого сигнала, что существенно упрощает коммутационную систему. Кроме того, коммутация блоков информации обеспечивает построение коммутаторов малой и средней емкости без применения пространственных коммутационных систем.

Формула изобретения

Коммутатор изохронных каналов, содержащий управляющий блок, и блоков концентрации (где n — число коммутируемых каналов), выход каждого из которых подключен к соответствующему входу коммутационной ситемы, т накопителей, информационные входы каждого из которых соединены с соответствующими выходами коммутационной системы, а информационный выход соединен с входом блока расширения, при этом вход управления считыванием накопителя соединен с выходом синхронного распределителя, отличающийся тем, что, с целью уменьшения искажений сигналов, дополнительно введены анализатор состояния накопителя, вход которого соединен с информационным выходом накопителя, а выход соединен с входом управляющего блока, и асинхронный распределитель, выход которого соединен с входом управления считыванием накопителя, вход управления частотой асинхронного распределителя сое725259

Составитель В. Маврин

Текред А, Камышникова

Редактор И. Грузова

Корректоры: О. Гусева и Л. Орлова

Заказ 371/15 Изд, ¹ 242 Тираж 729 Подписное

НПО «Поиск» Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 динен с фазовым выходом накопителя, при этом вход управления режимом работы асинхронного распределителя соединен с первым выходом управляющего блока, второй выход которого подключен к входу синхронного распределителя.

Источники информации, принятые во внимание при экспертизе

1. Левин Л. С., Плоткин М. Л. Основы

5 построения цифровых систем передачи». М., «Связь», 1975, с, 32 (прототип).