Ячейка аналоговой памяти

Иллюстрации

Показать все

Реферат

 

Союз Соеетскик

Социалистическик

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

< 729643

4

- » (6I ) Донолнктельное к авт. свил-ву (22) Заявлено04. 10.78 (23 ) 2669990/18-24 с присоединением заявки.%— (23) Приоритет

Опубликовано 25.04.80. бюллетень Рй 15

Дата опубликования описания 25.04.80 (53)M. Кл.

Gi 1l,Ñ 27/00

Веудерстемпвй квинтет ььФР ве делам нзевретеннй н етнрмтнй (53) УДК 681.327. .6 (088.8) (72) Авторы изобретения

С. В. Матвеев и Б. С. Самсснс в (7I ) Заявитель (54) ЯЧЕЙКА АНАЛОГОВОЙ ПАМЯТИ

Изобретение относит . к устройствам информационно-измерительной техники и автоматики и может быть ° использовано при решении различных задач автоматыческого управления.

Известно аналоговое эапоминаюшее 5 устройство, содержашее операционный усилитель, накопительный элемент — конденсатор, ключи на МОП-транзисторах, в которое с целью повышения помехоустойчивости введены третий ключ, опорный элемент и формирователь fl)

Однако значительнь 5 ток разряда запоминающего конденсатора не обеспечи-ааег длительного хранения информации с большой точностью. Кроме того эта схема имеет малое быстродействие.

Наиболее близким техническим решением к изобретению является ячейка. аналоговой памяти, содержащая накопитель- ный элемент, например конденсатор, операционный усилитель, неинвертируюший вход которого соединен через первый ключ с входом ячейки и через элемент следящей обратной связи с выходом ячейки, а инвертируюший вход соединен через первый элемент отрицательной обратной связи с выходом ячейки и через второй элемент отрицательной обратной связи с выходом операционного усилителя, подсоединенным через второй ключ к входу выходного повторителя напряжения и к одной иэ обкладок конденсатора, вторая обкладка которого соединена с обшей шиной, управляюшие электроды первого и второго ключей соединены с первой управляюшей шиной (2)

Низкая точность схемы вызвана значительной разностью потенциалов, приложенных к второму ключу во время хранения информации. Эта разность обусловлена тем, что напряжение, хранимое на конденсаторе, равно сумме запоминаемого напряжения и напряжения смещения транзистора выходного повторителя, зависящего от его параметров и выбранного режима, Напряжение смешения транзистора выходного повторителя изменяется в

729643 широких пределах в зависимости от примененного типа и технологического разброса. Эта величина, которая может достигать нескольких вольт, и определяет разность потенциалов, приложенных к второму ключу и обуславливает значительJ ную величину тока утечки через этот ключ.

Целью изобретения является увеличение точности запоминания и времени хранения информации ячейки. !

О

Достигается это тем, что в ячейку аналоговой памяти, содержащую накопи. тельный элемент например .конденсатор, операционный усилитель, неинвертирующий вход которого соединен через пер- 1s вый ключ с вхопом ячейки и через элемент следящей обратной связи — с выходом ячейки, а инвертирующий вход соепинен через элементы отрицательной обратной связи с выходом ячейки и выходом опера- рО ционного усилителя, подключенного через второй ключ к входу выходного повторителя напряжения и к одной из обклапок конденсатора, вторая обкладка которого подключена к общей шине, введены тре- 25 тий ключ, управляющий вход которого подключен к второму управляющему входу, выход попключен к неинвертируюшему входу операционного усилителя, и регулятор напряжения, выход которого попключен ЗО к входу третьего ключа.

На чертеже представлена принципиальная электрическая схема ячейки аналоговой памяти.

Ячейка аналоговой памяти содержит 35 первый ключ 1, второй ключ 2, третий ключ 3, первый 4 и второй 5 резисторы отрицательной обратной связи, операI ционный усилитель 6, конденсатор 7, выходной повторитель 8, резистор слепящей обратной связи 9, регулятор напряжения

10.

Ячейка памяти работает следующим образом. В режиме выборки информации ключи 1 и 2 замкнуты, а третий ключ 3 ра45 эомкнут. Благодаря действию 100чп отрицательной обратной связи, на выходе ячейки памяти устанавливается напряжение, равное входному. В режиме хранения информации ключи 1 и 2 размыкаются а

$0 ключ 3 замыкается. В результате операционный усилитель 6 начинает работать в режиме повторителя напряжения, на неиивертируюший вхоп которого подается сумма напряжений: первое — равное выходному

55 напряжению ячейки, а второе, подбираемое с помощью регулятора напряжения 10 равное напряжению смешения транзистора выходного повторителя напряжения 8.

Таким образом, нв выходе операционного усилителя 6 устанавливается потенциал равный потенциалу, хранимому на конденсаторе 7. Слеповательно, в режиме хранения вхопнвя и выходная точки ключа 2 эквипотенциальны в течение всего времени хранения, что позволяет свести ток утечки ключа 2 до минимума.

Использование в ячейке аналоговой памяти дополнительного ключа и регулятора напряжения позволило существенно увеличить точность запоминания и время хранения информации при сохранении быстродействия, что показали проведенные испытания устройства.

Ф о р м у л а и з о б р е.т е н и я

Ячейка аналоговой памяти, сопержащая накопительный элемент, например, конденсатор, операционный усилитель, неинвертирую ций вход которого соединен через первый ключ с входом ячейки и через элемент следящей обратной связи— с BblxonoM ячейки, в инвертируюший вход соединен через элементы отрицательной обратной связи с выходом ячейки и выходом операционного усилителя, подключенного через второй ключ к входу выходного повторителя напряжения и к одной из обкладок конденсатора, вторая обкладка кото— рого подключена к общей шине, управляющие входы первого и второго ключей подключены к первому управляющему входу ячейки, отл ичвюшаяся тем, что, с "целью увеличения точности запоминания и времени хранения информации ячейки, в нее введены третий ключ, управляющий вход которого подключен к второму управляющему входу, выход подключен к неинвертируюшему входу опе- рационного усилителя, и регулятор напряжения, выход которого подключен к входу тре тьег о кл юча.

Источники информации принятые во внимание при экспертизе

1. Авторское свипетельство СССР

¹ 545008, кл. G 11 С 27/00, 30.01.77.

2. Авторское свидетельство СССР

¹ 481069, кл. Ci 11 С 27/00, 1 5.08,7 5 (прототип }, 729643

Составитель В. Муратов

Редактор Е. Гончар ТехредС. Мигай Корректор B. Синипкая

Заказ 1290/44 Тираж 662 Подписное

Ш1ЙИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., a. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4