Дешифратор числового кода

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗО6РЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистическик

- --Реслублик

«i 734874 (61) Дополнительное к авт. свид-ву— (22) Заявлено 01.11.77 (21) 2538388/18-21 с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл.2

Н 03 К 13/00

Государственный комитет

СССР

Опубликовано 15.05.80. Бюллетень № 18

Дата опубликования описания 25.05.80 (53) УДК 621.3! 7..7 (088.8) по делам изобретений и открытий (72) Авторы изобретения

В. А. Шипулин, Н. Ф. Котляренко и А. П. Шипулин

Харьковский институт инженеров железнодорожного транспорта им. С. М. Кирова (7l) Заявитель (54) ДЕШИФРАТОР ЧИСЛОВОГО КОДА

Изобретение относится к импульсной технике, предназначено для выделения (расшифрования) поступающих на его вход кодовых групп и может найти применение преимущественно на железнодорожном транспорте в числовой кодовой автоблокировке и автоматической локомотивной сигнализации.

Известны дешифраторы числового кода, содержащие путевое реле с источником питания постоянного тока, усилители, блок совпадения, генератор колебаний и исполнительный элемент (1) .

Наиболее близким к данному изобретению является дешифратор числового кода, содержащий приемный блок, последовательно соединенные генератор и формирователь импульсов, два блока памяти, подключенные к исполнительному блоку, первый и второй выходы которого соединены с блоками управления реле (2).

Недостатком его является наличие контроля замыкания изолирующего стыка рельсовой цепи, аналогично релейно-контактным дешифраторам числовой кодовой автоблокировки, что снижает среднее время наработки на отказ, а также возможность включения на светофоре разрешающего огня при залипании контактов трансмитерного реле и коротком замыкании изолирующих стыков.

Недостатком дешифратора является также невысокая надежность.

Целью изобретения является повышение надежности работы дешифратора.

Поставленная цель достигается тем, что в предлагаемый дешифратор числового кода введены четыре логических элемента И вЂ” НЕ, два счетчика, два дешифратора, блоки установки и контроля и два дешифратора ложной информации, при этом, первый выход приемного блока соединен с первыми входами блока установки первого и второго логических элементов И вЂ” НЕ, второй выход приемного блока соединен с первыми входами третьего и четвертого логических элементов И вЂ” НЕ, первый выход формирователя подключен к вторым входам первого и третьего логических элементов И вЂ” HE, третьи входы которых соединены с первым и вторым выходами блока контроля, треть20 им и четвертым выходами соединенного соответственно с первыми входами первого и второго счетчиков, вторые входы которых подключены к выходам третьего и первого логических элементов И вЂ” НЕ, третий вход

734874 з " первого счетчика подключен к первому входу блока контроля и второму входу блока установки, третий вход второго счетчика соединен с вторым входом блока контроля и с третьим входом блока установки, четвертым входом соединенного с первым выходом исполнительного блока, второй выход которого подключен к третьему входу блока контроля, первый вход — к выходу дешифратора ложного сигнала, второй вход — к пятому выходу блока контроля, третий входк выходу второго дешифратора ложного сигнала, четвертый и пятый входы — к первым выходам первого и второго блоков памяти, второй выход формирователя соединен с шестым входом блока контроля, седьмой и восьмой входы которого подключены к первому выходу первого счетчика, первому входу первого дешифратора и первому выходу второго счетчика, первому выходу второго дешифратора соответственно, а девятый и десятый входы — к второму выходу первого счетчика, второму входу первого дешифра тора и второму выходу втордго счетчика, второму входу второго дешифратора соответственно, выход первого дешифратора соединен с вторым входом второго логического элемента И вЂ” НЕ, выход второго дешифратора соединен с вторым входом четвертого логического элемента И вЂ” НЕ, выходы второго и четвертого логических элементов

И вЂ” НЕ подключены к входам первого и второго блоков памяти соответственно, выходы первого и второго блоков памяти соединены с входами первого и второго дешифраторов ложного сигнала соответственно.

На чертеже изображена функциональная схема дешифратора числового кода.

Дешифратор числового кода содержит приемный блок 1, логические элементы

И вЂ” НЕ 2 — 5, генератор 6, формирователь 7 импульсов, блок контроля 8, счетчики 9, 10, дешифраторы 11, 12, блоки памяти 13, 14, исполнительный блок !5, блоки управления реле 16, 17, блок установки 18 в «О» дешифраторов ложной информации 19, 20.

Дешифратор числового кода работает следующим образом.

В исходном состоянии тригггеры счетчиков 9, 10, исполнительного блока 15 под действием сигнала с блока установки 18 устанавливаются в состояние «О». При поступлении с рельсовой цепи кодового импульса триггер приемного блока 1 из состояния ф «О» переходит в состояние «1» и дает разрешение на работу счетчика 9, который отсчитывает длительность кодового импульса.

Состояние триггера счетчика 9 через дешифратор 11 записывается в блоке памяти 13. При отсутствии входного кодового импульса, триггер приемного блока 1 возвращается в состояние «О» и дает разрешение на работу счетчика 10, отсчитывающего длительность кодового интервала. Состояние триггеров счетчика 10 через дешифратор

12 записывается в блоке памяти. Информация с блоков памяти 13, 14 сравнивается и обрабатывается в исполнительном блоке 15.

В зависимости от длительности и количества импульсов и интервалов в кодовой группе исполнительный блок 15 воздействует на блоки управления 16, 17 реле.

При приеме с рельсовой цепи ложного сигнала, что бывает при коротком замыкании изолирующих стыков, информация с

1е блоков памяти 13, 14 поступает через дешифраторы ложной информации 19, 20 в исполнительный блок 15 и далее в блок установки 18, который формирует импульс установки всех логических элементов в исходное состояние. Блоки управления реле 16, 17 обесточены, отчего на светофоре включается красный свет.

Автоматическая проверка логических элементов осуществляется перед приемом кодовой группы, после каждой смены кодо2 вой группы частотой 2000 Гц. Перед проверкой информации о состоянии блоков управления реле 16, 17 запоминается в блоке контроля 8, счетчики 9, 10 отключаются от приема информации с рельсовой цепи, а подключаются к блоку контроля 8. Под действием тактовых импульсов генератора 6 частотой

2000 Гц триггеры счетчиков 9, 10 устанавливаются в состояние «1» и «О» поочередно.

Состояния триггеров двоичных счетчиков записываются в блоке контроля 8 на приемур ные триггеры, которые подключают счетчики 9, 10 к рельсовой цепи и отключат их от блока контроля 8.

В случае выхода из строя какого-нибудь логического элемента, приемные триггеры блока контроля 8 не срабатывают и обестоЗ4 чат блоки управления реле 16, 17. На светофоре загорается красный свет.

Среднее время наработки на отказ пред лагаемого дешифратора числового кода, примерно в два раза выше, по сравнению с дешифратором, выполненным в релейно-контактных схемах.

Формула изобретения м Дешифратор числового кода, содержащий приемный блок, последовательно соединенные генератор и формирователь импульсов, два блока памяти, подключенные к исполнительному блоку, первый и второй выходы которого соединены с блоками управления реле, отличающийся тем, что, с целью повышения надежности работы, в нето введены четыре логические элемента И вЂ” НЕ, два счетчика, два дешифратора, блоКи установки и контроля и два дешифратора ложной информации, при этом первый выход приемного блока соединен с первыми входами блока установки первого и второго логических элементов И вЂ” НЕ, второй выход приемного блока соединен с первыми входами

734874

Составитель В. Ваганов

Редактор Н. Каменская Техред К. Шуфрич Корректор Н. Стен

Заказ 2102/56 Тираж 995 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, )К вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент» г. Ужгород, ул. Проектная, 4

5 третьего и четвертого логических элементов

И вЂ” НЕ, первый выход формирователя подключен к вторым входам первого и третьего логических элементов И вЂ” НЕ, третьи входы которых соединены с первым и вторым выходами блока контроля, третьим и четвертым выходом соединенного соответственно с первыми входами первого и второго счетчиков, вторые входы которых подключены к выходам третьего и первого логических элементов И вЂ” НЕ, третий вход первого счетчика подключен к первому входу блока контроля и второму входу блока установки, третий вход второго счетчика соединен с вторым входом блока контроля и с третьим входом блока установки, четвертым входом соединенного с первым выходом исполнительного блока, второй выход которого подключен и к третьему входу блока контроля, первый вход — к выходу первого дешифратора ложного сигнала, второй вход — к пятому выходу блока контроля, третий вход — к выходу второго дешифратора ложного сигнала, четвертый и пятый входы — к первым выходам первого и второго блоков памяти, второй выход формирователя соединен с шестым входом блока контроля, седьмой и

6 восьмой входы которого подключены к первому выходу первого счетчика, первому входу первого дешифратора и первому выходу второго счетчика, первому выходу второго дешифратора соответственно, а девятый и десятый входы — к второму выходу первого счетчика, второму входу первого дешифратора и второму выходу второго счетчика, второму входу второго дешифратора соответственно, выход первого дешифратора соединен с вторым входом второго логического элемента И вЂ” НЕ, выход второго дешифратора соединен с вторым входом четвертого логического элемента И вЂ” НЕ, выходы второго и четвертого логических элементов

И вЂ” НЕ подключены к входам первого и второго блоков памяти соответственно, выходы первого и второго блоков памяти соединены с входами первого и второго дешифраторов ложного сигнала соответственно.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 206630, кл. Н 03 К 13/00, 1967.

2. Авторское свидетельство СССР № 518408, кл. Н. 03 К 13/00, 1976.