Устройство для формирования одиночного импульса
Иллюстрации
Показать всеРеферат
е
ОП ИСАЙИ (11) 7Я81 31
Союз Советских
Социал истмческ их
Республик
ИЗОБРЕТЕНИЯ (6l ) Дополнительное к авт. свил-ву (22) Заявлено 06.04.73 (21) 1908142/18-21 с присоелянением заявки,%
Н 03 К 5/153
Гасударстееииый комитет
СССР (23) П риоритет
Опубликовано 30.05.80. Бюллетень И 20 яа делам иэобретеиий и открытий (53) Уд(681,325..65:621.374.335..2(088.8)
Дата опубликования описания 3005.80 (72) Авторы изобретения
А. Д. Хоменко, В. И. Осипенко, В. В. Проценко, В. П. Чекалкин и Г. П. Липовецкий (7l ) Заявитель
2 и вторым входом первого логического элемента И, а второй вход второго логического элемента И является входом для синхронизирующего импульсного йапряжения (2).
Однако при поступлении на синхронизнрующий вход данного устройства импульсов с, периодом повторения Тп(5 Гз (где (;з — время задержки распространетптя сигналов на одном логическом элементе) на выходе устройства вырабатывается два импульса. Это происходит вследствие того, что сигнал, блокирующий формирование второго и последующих импульсов, вырабатывается с задержкой на пяти элементах.
Целью изобретения является повышение быстродействия, а именно формирование сигналов, позволяющих производить перезапись информации из одного устройства в другое, которые работают в несинхронном режиме.
Цель достигается тем, что в устройстве для формирования одиночного импульса, содержащем три логических элемента И, два логических элемента ИЛИ, два инвертора и триггер с раздельными входами, причем первые входы
1 двух первых логических элементов И обьедиИзобретение относится к радиотехническим устройствам и может использоваться при построении управляющих систем, например, электронных вычислительных машин.
Известно устройство для формирования одн5 ночного импульса из непрерывной серии синхронизирующнх импульсов при поступлении на устройство управляющего сигнала, содержащее триггеры и логические схемы И и ИЛИ (1).
Недостатком этого устройства является низкое быстродействие из-за отсутствия цепей блокировки формирования первого и второго импульсов.
Наиболее близким по технической сущности к предлагаемому является устройство для фор- 1 мирования одиночного импульса, содержащее три логических элемента И, два логических элемента ИЛИ, два инвертора и триггер с раздельными входами, причем первые входы двух первых логических элементов И объединены и являются входом для управляющего импульсного напряжения, а выходы соединены с входами первого логического элемента ИЛИ, выход которого соединен с входом первого инвертора (54) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ОДИНОЧНОГО
ИМПУЛЬСА
738131 неиы и являются входом для управляющего импульсного напряжения, а выходы соединены с входами первого логического элемента ИЛИ, выход которого соединен с входом первого инвертора и вторым входом первого логического элемента И, а второй вход второго логического элемента И является входом для сиихронизирующего импульсного напряжения, первый вход второго логического. элемента ИЛИ соединеи с вторым входом второго логического элемента И, второй вход второго логического элемента ИЛИ соединен с выходом первого ин вертора и первым входом трипера, а выход второй логического элемента ИЛИ соединен с первым входом третьего логического элемента И и через второй инвертор с вторым входом триггера, нулевой выход которого соединен с вторым входом третьего логического элемента И, выход которого соединен с третьим входом второго логического элемента ИЛИ, при этом выходом устройства является выход второго инвертора.
На чертеже приведена блок-схем» предлагаемого устройства для формирования одиночного импульса. 25
Устроиство содержит три логических элемента И 1, 2, 3, два логических элемента ИЛИ
4 и 5, два инвертора 6 и 7 и триггер 8 с раздельными входами, причем первые входы двух первых логических элементов И 1 и 2 объединены и являются входом для управляющего импульсного напряжения, а выходы соединены с входами первого логического .элемента ИЛИ
4, выход которого соединен с входом первого инвертора 6 и вторым входом первого логи-. ческого элемента И 1, а второй вход второго логического элемента И 2 является входом для синхронизирующего импульсного напряжения. Первый вход второго логического элемента
4О
ИЛИ 5 соединен с вторым входом второго логического элемента И 2, второй вход второго логического элемента ИЛИ 5 соединен с выходом первого инвертора б и первым входом триггера 8, а выход второго логического элемента ИЛИ 5 соединен с первым входом третьего логического элемента И 3 и через второй инвертор 7 с вторым входом трщтера 8, нулевой выход которого соединен с вторым входом третьего логического элемента И 3, 50 выход которого соединен с третьим входом второго логического элемента ИЛИ 5, при этом выходом устройства является выход второго ,инвертора 7.
Устройство работает следующим образом.
На первые входы первого 1 и второго 2 логических элементов И подается уйравляющее импульсное напряжение, по кото1хму устройство вырабатывает одиночный импульс, а иа
4. второй вход логического элемента И 2 и первый вход второго логического элемента ИЛИ 5синхроимпульсы напряжения, которые HGIlollb« зуются для его формирования. При этом на выходе второго инвертора 7 вырабатывается выходное импульсное напряжение, В начальном состоянии при отсутствии управляющего и синхронизирующих импульсов напряжений на входы устройства поступают отрицательные потенциалы единичного уровня. В этом случае на выходах первого 1 и второго 2 логических элементов И, первого 4 и второго 5 логических элементов ИЛИ также вырабатываются потенциалы единичного уровня, на выходе первого инвертора 6 и на выходе устройства— потенциалы нулевого уровня.
В исходном состоянии триггер 8 находится в нулевом состоянии, что соответствует единичному потенциалу на его инверсном выходе, при этом на выходе третьего логического элемента И 3 вырабатывается потенциал единичного уровня.
При поступлении на устройство управляющего импульса нулевого уровня на выходе первого 1 и второго 2 логических элементов И и первого логического элемента ИЛИ 4 устанавливается потенциал нулевого уровня,а на выходе первого инвертора б —,единичного. Триггер 8 переключается в единичное состояние, при этом на выходах триггера 8 и третьего логического элементта И 3 устанавливается нулевой потенциал.
На выходах второго логического элемента
ИЛИ 5 и второго инвертора 7 потенциал не изменяется.
Если во время действия управляющего импульса напряжения на синхронизирующий вход устройства поступит синхронизирующий импульс нулевого уровня, то на выходах первого
1 и второго 2 логических элементов И и первого логического элемента ИЛИ 4 сохранится то состояние, которое установилось во время действия управляющего импульсного напряжения.
Это состояние будет поддерживаться до окон- чания синхроиизирующего импульса, даже если во время его действия окончится управляют сигнал; На выходе устройства состояние при этом не изменится, так как на второй вход логического элемента ИЛИ 5 поступает потенциал нацряжения единичного уровня, снимаемый с выхода инвертора 6.
По окончании управляющего сигнала и синхронизирующего импульса, на выходах первого
1 и второго 2 логических элементов И и первого логического элемента ИЛИ 4 установится потенциал единичного уровня, а иа выходе инвертора 6 — потенциал нулевого уровня. Теп.рь при поступлении на вход, устройства следующего сиихронизирующего импульса напря738131
ЦНИИПИ Заказ 2828/36 Тираж 995 Подписное
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 жения на выходе устройства вырабатывается импульс единичного уровня, который установит триггер 8 в нулевое состояние. В течение действия выходного импульса на выходе логического элемента И 3 будет поддерживаться потенциал нулевого уровня. По окончаний" выходного . импульса на его выходе вырабатывается потенциал единичного уровня, который запретит прохождение последующих синхронизирующих импульсов на выход устройства до прихода следующего управляющего сигнала.
В предлагаемом устройстве задержка сигнала, блокирующего формирование второго и последующих импульсов, происходит последовательно лишь на двух логических элементах.
Таким образом, быстродействие предлагаемого устройства, выполненного на той же элементной базе, что и известное, повышается по сравнению с известным не менее чем 2,5 раза.
Кроме того, устройство позволяет получить на выходе третьего логического элемента И 3 сигнал, необходимьщ для использования несинхронных импульсов в синхронных устройствах.
Формула изобретения
Устройство для формирования одиночного импульса, содержащее три логических элемента И, два логических элемента ИЛИ, два инвертора и триггер с раздельными входами, причем первые входы двух первых логических элементов И объединены и являются входом для vnравляющего импульсного напряжения, а выходы соединены с входами первого логического эле5 мента ИЛИ, выход которого соединен с входом первого инвертора и вторым входом первого логического элемента И, а второй вход второго логического элемента И является входом для синхрониэирующего импульсного напряжения, 0 о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, первый вход второ го логического элемента ИЛИ соединен с вторым входом второго логического элемента И, второй вход второго логического элемента ИЛИ
15 соединен с выходом первого инвертора и первым входом триггера, а выход второго логического элемента ИЛИ.соединен с первым входом третьего логического элемента И и через второй инвертор с вторым входом триггера, нулевой
20 выход которого соединен с вторым входом третьего логического элемента И, выход которого соединен с третьим входом второго логического элемента ИЛИ, при этом, выходом устройства является выход второго инвертора.
Источники информации, принятые во внимание при экспертизе
1. Акцептованная заявка Великобритании
У 1278373, кл. Н 3 Т, 21.06;72;
30. 2. Заявка ФРГ Н 2123513,. кл. 21 а-1 36/18, 25.11.71 (прототип) .