Устройство декодирования импульсной последовательности
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ (il)738159
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6I ) Дополнительное к авт, свид-ву(22}Заявлено13.03.78 (21) 2588343/18-21 с присоединением заявки J% (23) Приоритет
Опубликовано 30.05.80. Бюллетень,% 20 (51) M. Кд.
Н 03 К 13/24
Государственный комитет .
СССР по делам изобретений и открытий (53) УДК 621. .376.5 (088.8 ) Дата опубликования описания 30.05.80
P. И. Юргенсон и A. С. Ибрагимов. (72) Авторы изобретения
Ленинградский ордена Ленина электротехнический институт им. В. И. Ульянова (Ленина) (7I) Заявитель (54) УСТРОЙСТВО ДЕКОДИРОВАНИЯ ИМПУЛЬСНОЙ
ПОСЛЕДОВАТЕЛЬ НОСТИ
Изобретение относится к импульсной технике а именно к устройствам декодирования.
Известно устройство декодирования импульсной последовательности; содержа-: щее генератор импульсов, подключенный
5 ко входам основного счетчика, схему задержки, выходы которой соединены со входами первого элемента совпадения и выходного элемента совпадения, а выход первого элемента совпадения подключен ко входу основного счетчика. Кроме того, устройство содержит дополнительное декодируюшее устройство, состоящее из элементов совпадения и счетчиков, причем входы элементов совпадения дополнительного декодируюшего устройства соединень| с выходами схемы задержки, а выходы - со входами счетчиков дополнительного декодирую.цего устройства соот- 2О ветственно, вторые выходы которых подключены к выходу генератора импульсов.
Выходы всех счетчиков соединены соответственно с разрешающими входами эле2 ментов совпадения, кроме первого элемента совпадения j1)
Недостатком указанного устройства является то, что устройство не позволяет осуществить коррекцию ошибок в импульсной последовательности, а,значит обладает ограниченйыми возможиостями в повышении помехоустойчивости приема
"йМулЖйои последовательности.
" Известно устройство, содержащее генератор импульСов," выход ко горогб йодключен к управляющему входу элемента задержки, И элементов совпадения и
Ц дешифраторов адресов ступеней декодирования по числу интервалов в импульсной последовательности и блок адресации ступеней декодированця, при этом выходы блока адресации ступеней декодирования подключены к первым адресным входам элемента задержки, к первым Выход&м которОго пОдклточены вхо ды соответствующих дешифраторов адреcps ступеней декодирования, выходы каждого из которых подк почены к первым
7381
30 входам соответствующих элементов сов падения, вторые входы элементов совпадения объединены и подсоединены к шине входного сигнала (2)
Недостаток этого устройства закпю5 чается в том, что оно обладает малой помехоустойчивостью из-за невозможности коррекции ошибок импульсной последовательности. цепь изобретения — повышение помехо- 10 устойчивости устройства.
Поставленная цель достигается тем, что в известное устройство введены 11 блоков вычисления и контропя веса ступеней декодирования и блок адресации 15 веса ступеней декодирования, при этом первые выходы блока адресации веса ступеней декодирования подключены ко входам блока адресации ступеней декодирования, а вторые выходы подключены ко 20
I вторым адресным входам элемента задержки, вторые выходы которого подключены ко входам соответстующих блоков вычисления и контроля веса ступеней декодирования, выходы . крторых подключены 25 юз входам блока адресации веса ступе- ней декодирования, выход последн го блока вычисления и контроля веса ступеней декодирования подключен к шине выходного сигнала, выходы дешифраторов адресов ступеней декодирования и выходы элементов совпадения подкпючены ко входам соответствующих блоков вычисления и контроля веса ступеней geкодирования, выход устройства соединен с остальными входами блока адресации ступеней декодирования и блока адресации веса ступеней декодирования.
На фиг. 1 представлена блок-схема
- предлагаемого устройства; на фиг. 2— временные диаграммы, поясняющие работу устройства; на фиг. 3 и 4 — варианты конкретного исполнения вновь вводимых бпоков предлагаемого устройства.
Устройство кодирования импульсной последовательности содержит блок 1 адресации ступеней декодирования, блок 2 адресации веса ступеней декодирования, генератор 3 импульсов, элемент 4 задержки, дешифраторы 5-7 адресов сту50 пеней декодирования, элементы 8-10 совпадения, блоки 11-13 вычисления и контроля веса ступеней декодирования.
Генератор 3 импульсов подключен к управляющему входу элемента 4. задерж55 ки. Выходы блока 1 адресации ступеней
I декодирования подключены к первым адресным входам элемента 4 задержки, к первым выходам которого подключены
59 входы tl с оответствующих де шифраторов
5-7 адресов ступеней декодирования, выходы каждого из которых подключены к первым входам соответствующих элементов 8-10 совпадения. Вторые входы элементов 8-10 совпадения объединены и подключены ко входу устройства. Первые выходы блока 2 адресации веса ступеней декодирования подключены ко входам блока 1 адресации ступеней декодирования, " а вторые выходы - ко вторым адресным входам элемента 4 задержки, вторые выходы которого подключены ко входам соответствующих блоков 11 13 вычиспения и контроля веса ступеней декодирования, выходы которых подключены ко входам блока 2 адресации веса ступеней декодирования, Одна из возможных схемных реализаций блоков 11-13 вычисления и. контроля веса ступеней декодирования и блока 2 адресации веса ступеней декодирования. представпена на фиг. 3 и фиг.4 соответственно. Выход последнего блока
13 вычисления и -контроля веса ступеней декодирования является выходом устройства. Выходы дешифраторов 5-7 адресов ступеней декодирования и выходы эпементов 8-10 совпадения подключены ко входам соответствующих бпоков 11-13 вычисления и контропя веса ступеней декодирования . Вход устройства соединен с остальными входами блока 1 адресации ступеней декодирования и блока 2 адресации веса ступеней декодирования.
Устройство работает следующим образом, /
На вход блока 1 адресации ступеней декодирования и на элементы 8-10 совпадения поступает. декодирующая импульсная последовательность. С приходом первогб ймпульса последовательности указанные блоки приписывают эпементу 4 задержки адресный код Д и код веса
Р ñîîòâåòñòâåíHî. С приходом второго импульса первый импупьс со своим адресным кодом А< и кодом веса Р поступает на вход дешифратора 5 адреса ступени декодирования первого интервала и блока 11 вычисления и контроля веса ступени декодирования. Срабатывает элемент
8 совпадения, фиксируя момент декодирования первого интервала. При декодировании первого интервала блок 11 вычиспения и контроля веса ступени декодирования не меняет значения веса Р„. При этом второму импульсу поспедоватепьцости в элементе задержки приписывается адпесный код А с весом Р, которые опоз
5 738180 наются следуюшим дешифратором 6 ад- ледовательности с блока 13 поступает реса ст пени декодирования и. блоком 12 и выМбд устройства, В случае подавлевычисления и контроля веса ступени деко- ния втброМ -импульса"кода (см, графики дирования. С поступлением последнего им- 5,6),декодирование первого интервала пульса последоватепьности и импульса с 5 iroñëåäîâàòåëüíoñòè не происходит и блок ад еснЫм кодом А„„весом p ) 9+1 11 а этом спучае HaMemqeT значение Ко
1 где - число исправляемых ошибок да Р на вепичину Р„-4=4 . В этот мопоследовательности, на входы дешифра- мент (4 ) в элементе 4 записывается тора 7 ступени декодирования и блока код Aä Р -4. Дальнейшее декодиРование
13 вычисления и контроля веса ступени 0 интервалов п педоватепьности не отлидекодирования срабатывает элемент 10 чается от случая, представленного на совпадения, происходит разрешение деко- гРафиках 2 3, д рования импупьсной п,жледотельюстМ "* В спучае подавлея перый и упблоком 13 вычисления и контроля веса са поспедоватепьности декодирование наступени декодирования. В случае подав- 5 ч"нается со второго импупьса (см. графики 7, 8). Через время исключением первого импульса любой из ин. ф "orb .1 и Р деко ". Руют :я:деком блоков 11-13 вычисления и контроля бинатором 5 и блоком 11. Бпок ll извеса ступени декодирования обнару кивает меняет значение кода Р1 на вепичину нулевое значение кода р и не раз- 20 ра -1 и в элементе 4 записываются ко4
I решает дальнейшее декодирование. В спу- ды А, Р1 -1. По истечении времени чае подавления первого импульса носп е о- иихф «ды А2 и вательности устройство не декору, ко б атором 6 и блоком 12 В блоке принятую последовательнссть.
12 происходит изменение значения кода
ga фиг. 2 рассмотрены сп чаи деко- на"Kooo р< -2=0. В случае нулевого знадирования четырехимпульсной поспедова-. чения кода Р -2=0 блок 11, как и пютельности без ошибки (графики 1, 4$, с- бой из блоков 11-13 прекращает дапьнейошибкой подавления одиночного имупьса .шее -дбкодйрование поспедоватепьн"ти. пюбого, кроме первого (г„фики 5, 6). В слУчае еспи декодиРУемаи последоB ность состоит из равных интерва
Зо ватель лов, то устройство будет содержать только боту устройства при подавлении первого по одному элементу 8, декомбинатору 5 импупьса поеледоватепьности. и блоку 11, ца графиках 2, 3 внизу от оси вве- Вероятность правипьного декодировадены. обозначения декодируем х величин 35 ниЯ оцениваетсЯ по спедУющемУ выра"Р1 и А1 в блоках 11 -13 и декомбинаторах 5-7 соответственно, Вверху от оси введены обозначения кодируемых ве- = Z С Р .(4-Р )
5 .АА ь <о о личин Р„и А1 на выходах блоков 1 и
2.
40 где il — число импульсов последоваВ случае отсутствия ошибок подав- . тепьности
l пения в декодируемой последовательнос- . Q — - чиспо корректируемых имти (график 1) первому импульсу в мо- пульсов мент -(,. блоками 1 и 2 приписывает- . p - вероятность перехода " " в ся в элементе 4 задержки адресный код ". - О» одного элемента после45, 4О
А с кодом веса Р„= S+ 3 . С прихо- :-,:; —. -- - - доватепьности. дом второго импульса в момент 1 коды В предпагаемом устройстве Р . с ип, А и А поступают на входы дешифратора учетом того, что устройство обнаружива5 и блока 11 и происходит декодирова- ет подавпение первого импупьса последоние первого интервала (4, „) с по» ватепьности; имеет" значение
50, мощью элемента 8. При условии декоди- . р <Ро (рр .+,+ рования интервала блок 11 не меняет РП 4 значение кода Р1 и с помощью блоков
1 и 2 происходит запись в эпемент 4 ко- 1О 19
55 дбв А и Р„. Аналогично происходит что превышает значение P погреш1О декодирование второго, третьего интерва- ности. лов последовательности, за исключением,- При увеличении требований к Рд вытого, что сигнал декодирования всей пос- игрыш в использовании предпагаемого
-ФМ2ВЪФаМЪ»!ййФйЫФЙЙММа|ньъйЬ к - .. С
7 73&3 устройства только возрастает. Для умень- шенпя вероятности рекомбинаций и подавлений 1 и при увеличении Рн„ в предлагаемом устройстве, также как и при других методах декодирования, необходимо идти по пути возрастания числа импульсов последовательности.
Реализация вновь введенных блоков осуществляется на .уровю функциональн..й схемы и приводится для случая l1 =4 и 5 =3. на фиг. 3 (блоки 11-13) и на фиг. 4 (блок 2).
При поступлении сигнала с дешифратора 5 (6,7) адреса ступени декодирования на вход 4, одновременно йа входы 1 и 2 фпг. 3 поступает двоичный код веса Р, . Для кода веса P - S+ 1 соответствует двоичный код 10, для кода веса Р= S — код 01 и для веса Р = 5 -1- код
00. В том случае, если первый интервал декодирован, то происходит декодирование очередного интервала на элеме нте 9 или
10 совпадения и на вход 2 (фиг.3) поступает импульс. При этом код веса со входов
1 и 2 с помощью эле ментов Э 1, Э2, Э6, Э8, поступает без изменений на выходы
1 и 2. Если импульс на вход 2 не пришел, то из кода веса вычитается единица с помощью- элементов Э4, Э2, Э8, Э9, Выход 3 (фиг. 3) является входом устройства, а выходы 1 и 2 подключаются на входы 1 и 2, фиг. 4. На элементах
Э1, Э3, Э4 фиг. 4 организована приоритетность входов 1 и 2 над входами 3 и 4 при одновременном появлении инфор- 35 мации на указанных входах. Если на од
I ной из указанных пар появляется сигнал, то он, проходя через элементы Э2, Э4 и выходы 1 и 2 поступает па входы элемента 4 задержки. Таким образом в элемент 4 задержки записывается текущий . код веса. Одновременно сигнал появляется па одном из выходов элементов Э1, Э2 и дальше поступает на вход блока 1 адресации ступеней декодирования, который по указанному импульсу производит запись в элемент 4 задержки адрес очередной с упени декодирования. формула изобретения
Устройство декодирования импульсной у ! последовательности, содержащее генератор импульсов, выход которого подключен к управляющему входу элемента задержки
И элементов совладения и И дешифраторов адресов ступеней декодирования по числу интервалов в импульсной последовательности и блок адресации ступеней декодирования, при этом выходы блока адресации ступеней декодирования под1 ключены к первым адресным входам элемента задержки, к первым вь.:ходам которого подключены входы соответствующих дешифраторов адресов ступеней декодирования, выходы каждого из которых подключены к первым входам соответствующих элементов совпадения, вторые входы .элементов совпадения объединены и подсоединены к шине входного сигнала, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, в него введены блоков вычисления и контроля веса ступеней декодирования и блок адресации веса ступеней декодирования, при этом первые выходы блока адресации веса ступеней декодирования подключены ко входам блока адресации ступеней декодирования, а вторые выходы подключены ко вторым адресным входам элемента задержки, вторые выходы которого подключены ко входам соответствующих блоков вычисления и контроля веса ступеней декодирования, выходы которых подключены ко входам блока. адресации веса ступеней декодирования, выход последнего блока вычисления и контроля веса ступеней декодирования подключен к шине выходного сигнала, выходы дешифраторов адресов ступеней декодирования и выходы элементов совпадения подключены ко входам соответствующих блоков вычисления и контроля веса ступеней декодирования выход устройства декодирования и блока адресации веса ступеней декодирования.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
N.-. 515277, кл. Н 03 К 13/00, 08.07:74.
2. Авторское свидетельство СССР
N-, 566348, кл. Н 03 К 13/22, 22.01.76.
fuaeas на бходнме уситрои,свй
КодироЬии е адресо8 й)
2 д кодиРо6 и адр ссо8(56,ф
738159 иИ,3 . (Ынр
l
)р, одиродаиие Р
8eca(2) 5
Н ебодирв боии
8еса (л,!2/5) l
График дека Ь йрооаныу
Р!
1 (изгнал иа выходные устройства
q диайкюй
j рафИ W да о дироданий
Чиыал на
5хооние 7 усе p0 tnkr
С Оибибкой
p 9@<46 8 д ецио 3у.ррБа н
7381SО
Щ ф о
Составитейь И. Коновалов
Редактор B. Романенко .Техред M. Петко Корректор С. Шекмар
Заказ 2574/10 «Тираж 995 Подписное
ШАТИИ ПИ Государственного комитета СССР ло делам изобретений и открытий
113035, Москва, Ж-35, Раушск ая наб., д. 4/5
Филиал ЛПП "Патент, г. Ужгород, ул. Проектная,- 4
« М