Формирователь импульсов сброса

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗЬВРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

< 739739

Союз Советсимк

Социалистических

Республии (6l ) Дополнительное к авт, свид-ву(22) Заявлено09.02.78. (2l ) 2576157/18-21 (51)M. Кл.

Н. 03 К 17/24

Н 03 К 17/28 с присоелинением заявки № «

Геаудефстеммые кемитет

СССР до делам изобретений и открытей (23) Приоритет

Опубликовано 05.06.80. Бюллетень № 21 (53) УДК 681, .326.(088.8) Дата опубликования описания 05.06.80

q. Ханин, Ю. П. Борзов, К. Н, Кунавин и В, М, Баркова (72) Авторы изобретения (7I) Заявитель (54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ СБРОСА

Изобретение относится к автоматике и вычислительной технике, в частности к устройствам выдержки времени, содер-. жащим счетчики импульсов и логические элементы, требующие установки в определенное состояние при включении напря5 жения питания.

Известно помехоустойчивое устройство сброса, содержащее источник опорного напряжения и триггер Шмидта Г11, 10

Это устройство формирует импульсы сброса, когда напряжение питания падает ниже опорного и не дает импульс сброса при коротких перерывах напряжения питания.

Известен формирователь импульсов сброса, содержащий резисторы, два источника питания, основной транзистор, интегрирующую Р-Сцепь, стабилитрон, дополнительный транзистор, инвертирующий транзистор (21, Недостатки устройства — отсутствие импульсов сброса или формирование импульсов сброса недостаточной плительнос2 ти при кратковременных перерывах напряжения питания, так как конденсатор интегрирующей цепи за время выключения напряжения питания не успевает разрядиться; недостаточная крутизна фронтов формируемых импульсов сброса, особенно при плавном изменении напряжений г питания, что не позволяет применить это yc oAerao для начальной установ ки большинства логических схем, от-" сутствие возможттости настройки напряжения срабатывания устройства на уровень минимального рабочего напряжения логических устройство, что может при медленном увеличении напряжения питания привести к отсутствию напряжения сброса в момент, когда напряжение питания логических устройств достигает минимального рабочего значения, Бель изобретения — повышение надежности работы формирователя.

Указанная цель достигается тем, что в формирователь импульсов сброса, содерmammA резисторы, два источника питания, 3 7397 основной транзистор, интегрирующую й-е цепь, стабилитрон, дополнительный транзистор, инвертирующий транзистор, коллектор которого через резистор подключен к второму источнику питания, базачерез резистор, эмиттер — непосредственно к шине нулевого потенциала, а база основного транзистора соединена с выходом интегрирующей цепи, введены резис-" тивный делитель и диод, при этом база дополнительного транзистора, проводимость которого нротивоположна проводимости ос новного транзистора, через резистор соединена с коллектором основного транзистора и через резистор с первым источ- 15 ником питания, коллектор через последовательно соединенные стабилитрон и резистор —.с базой инвертирующего транзистора, эмиттер дополнительного транзистора тгодключен к первому источнику 20

° питания, причем эмиттер основного транзистора через диод подключен к коллектору инвертирующего транзистора и непосредственно к средней точке резистивного делителя, включенного между вторым 25 источником и шиной нулевого потенциала.

На фиг. 1 представлена функциональная схема устройства, на фиг. 2-7 приведены временные диаграммы, поясняющие ра6оту устройства.

30 формирователь содержитрезисторы 1-7, два источника 8 и 9 питания, основной транзистор 10, интегрирующуюся-С цепь, состоящую из резистора 11 и конденсатора 12, стабилитрон 13, дополнительный транзистор 14, инвертирующий транзистор 15, резистивный делитель, состоящий из резисторов 16 и 17, диод 18, стабилитрон 19.

Повышение надежности работы форми- 40 рователя при скачкообразном изменении напряжений питания достигается за счет формирования импульса сброса требуемой длительности и формы независимо от времени -перерыва напряжения питания (дре- 45 безга).

Устройство работает следующим образом.

При подаче напряжений источникбв 8 и 9 питания конденсатор 12 начинает заряжаться от источника 8 питания через резистор 11, При этом транзисторы 10, 14, 15 закрыты и с коллектора транзистора 15 снимается высокий уровень

55 напряжения, осуществляющий установку логических устройств в исходное состояние, При напряжении на конденсаторе, превышающем падение напряжения на ре39 4 эисторе 16, от источника 9 питания транзисторы 10, 14, 15 открываются и с коллектора транзистора 15 снимается низкий уровень напряжения, разрешающий работу логических устройств, Время заряда конденсатора до отпирания транзистора 10 оп ределяет длительность импульса сброса.

После отпирания транзистора 15, диод 18 шунтирует резистор 16 и конденсатор 12 разряжается через эмиттерный переход трайзистора 10, диод 18 и транзистор 15.

При этом транзисторы 10, 14, 15 остаются открытыми и с выхода устройства снимается низкий уровень напряжения. Благодаря положительной обратной связи с выхода на вход, крутизна фронта импульса сброса на порядок больше в сравнении с известными устройствами.

При выключении напряжений питания источников 8 и 9, когда значение напряжения источника 8 питания достигает величины, меньшей напряжения пробоя стабилитрона 13, транзисторы 14 и 15, закрываются и осуществляется установка логических устройств в исходное состоя ние. При кратковременных перерывах напряжений питания устройство формирует импульс сброса требуемой длительности, так как конденсатор 12 разряжается после отпирания транзисторов 10, 14 и 15 при первом включении напряжений питания, а кратковременное выключение напряжений питания и их повторное вклюI чение не меняет состояния конденсатора.

При медленном увеличении напряжений

Е и Е,напряжение на выходе формирователя равно Е2 до тех пор, пока Е„ не достигнет напряжения срабатывания Е. р при котором напряжение между эмиттером. и базой основного транзистора меняет знак и благодаря действию положительной обратной связи все транзисторы скачком переходят в режим насыщения и напряжение на выходе формирователя падает почти до нуля. „C помощью делителя, к которому подключен эмиттер основного транзистора, можщ устано вить напряжение срабатывания формирователя на уровне минимального рабочего напряжейия логических схем. При этом диапазон рабочих напряжений логических схем не сужается.

На фиг. 2-7 представлены временные диаграммы работы формирователя по сравнению с известным. На фиг. 2 показано, что при медленном увеличении напряжения питания, сигнал начальной установки не должен прекращаться в течение неко5 7397 торого времени Т после достижения минимального рабочего напряжения Е и 1И для чего необходимо пороговое напряже- . ние схемы сброса настраивать с некоторым превышением дЕ над Е п . В прейлагаемом устройстве (фиг. 3) напряжение на конденсаторе Ll после достиже2. ния порогового уровня („быстро уменьп шается до ЦК благодаря действию положительной обратной связи, в то время как в известном напряжение на кондеисаторе Ос„остается на уровне tJ, На фиг. 4, 5 показано, что при кратковременном снижении напряжения питания ниже Е„„1д на время T ((RC изменение заряда конденсатора в схеме известного устройства, а следовательно и время Т пропорционально времени Т,„ формирователь импульсов сброса, содержащий резисторы, два источника питания, основной транзистор, интегрирующую

К-С цепь, стабилитрон, дополнительный транзистор, инвертирующий транзистор, коллектор которого через резистор подключен к второму источнику питания, база-через резистор, а эмиттер-непосредственно к шине нулевого потенциала, а база основного транзистора соединена с выходом интегрирующей цепи, о т л ич а ю шийся тем, что, с целью повышения надежности, в него введены резистивный делитель и диод, при атом база дополнительного транзистора, проводимость которого противоположна проводимости основного транзистора через резистор соединена с коллектором основного транзистора и через резистор с первым источником питания, коллектор через последовательно соединенные стабилитрон и резистор — с базой инвертирующего транзистора, амиттер дополнительного транзистора подключен к первому источнику питания, эмиттер основного транзистора через диод подключен к коллектору инвертируюшего транзистора и непосредственно к средней точке реэистивного делителя, включенного между вторым источником и шиной нулевого потенциала, Источники информации, принятые во внимание при экспертизе . 1. Ж. "Электроника",, 1978, ¹ 16, 2. Авторское свидетельство СССР № 450364, кл, Н 03 К 17/24, 26.06.73.

20 и при малых Т может стать значительно меньше Т, которое зависит только от

0„ 0„

fl

Е1=UН т =нсв

E-U

1 П2

При очень коротких перерывах напряжения питания (фиг. 6), когда Е<Е . сброс пм и не может быть надежно осуществлен. На фиг. 3, 5, 7 1 — изменение напряжения на конденсаторе в схеме известного устройства," 2 — изменение напряжения на конденсаторе в предлагаемом устройстве. З5

Предлагаемое устройство значительно повышает эффективность системы аварийной зашиты агрегатов от разрушений, так как позволяет исключить ложное срабатывание выходных устройств при произвольной установке логических схем и счет39 6 чиков импульсов вследствие перерывов напряжений питания. фор мула изобретения

739739

11рц илФ min иф

Заказ 30S6/10 Тираж 995 Подписное

ЦНИИПИ Гйударственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д. 4/5 филиал ППП Патент, r. Ужгород, ул. Проектная, 4

Составитель В. Бугров

Редактор Н, Кравцова Техред М. Кузьма Корректор Г. Назарова