Аналого-цифровой преобразователь

Иллюстрации

Показать все

Реферат

 

Союз Соаетскин

Социалистическии

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

744971

« (6! ) Допол ительное к авт. свид-ву— (22)Заявлено 03.04.78 (21)2611468/18-21 ! (5l)M. Кл.

Н 03 К 13/175 с присоединением заявки РЙ

Гееудлретеенньй квинтет

СССР йа аелам нзееретеннй н етнрытнй (23) Приоритет

Опубликовано 30 06.80. Бюллетень № 24

Дата опубликования описания 03.07,80 (53) УДК681.325 (088.8 ) (72) Авторы изобретения

А. В. Лукьянов и С, О. Александров

Всесоюзный научно-исследовательский институт нефтепромысловой геофизики (7l ) Заявитель (54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в измерительной технике и телемеханике.

Известен преобразователь напряжения в

5 код, содержащий источник эталонных напряжений, блок схем сравнения, дешифратор, распределитель сигналов, регистрирующее устройство и ступени уравновешивания, в каждой из которых первый вход аналогового запоминакщего устройства соединен с выходом распределителя сигналов, а выход подключен к первому входу вычитателя, второй вход которого соединен с выходом преобразователя код-напряжение, вход последнего подключен к выходу pepHctpGy пе рвый BxolL KQTo popo co& gHHB H c выходом распределителя сигналов, а выход вычитателя соединен с входом мастптабиру ющей схемы. при этом второй вход впало-20 гового запоминающего устройства подключен к первой ступени уравновешивания, а в поспедуюшнх ступенях - к выходу мас штЖируюшей схемы предыдущей ступени уравновешивания, переключатель, один вход которого соединен с входной клеммой преобразовагеля, а другие входы подключены к выходам масштабируюших схем ступеней уравновешивания, вход управления переключателя соединен с выходом распределителя сигналов, а выход подключен к второму входу блока схем сравнения, выход дешифратора соединен со вторыми входами регистров всех ступеней уравновешивания Щ .

Недостатком устройства является жест кая последовательность определения групп разрядов независимо от величины входного напряжения, что приводит к снижению быстродействия.

Известен также аналого-пифровой преобразователь, содержащий блок сравнения, шифратор, делитель напряжения, управляемый делитель, регистр кода и преобразс ватель код-напряжение, дополнительные делители напряжения, шифратор, управляемый делитель и нульорганы, одни входы которых подключены к входу преобразователя, другие входы через дополнительные

3 7449 делитель напряжения и управляемый делитель — к выходу регистра IIoaa,. а выходы дополнигельньк нуль-органов через дополнительный 1цифратор полкшочены к входу управляемого делителя (2)

Недостатком устройства является его сложность из-за наличия дополнительных нул1органов, Целью изобретения является упрошени устройства при сохранении его достоинств.

l0

Поставленная цель достигается тем, что в аналого-цифровом преобразователе, оодержешем .элемент сравнения, выход которого через шифратор подключен к регил

РУ КОЛЯ, ВЫХОД KOTOPOÃO СОЕДИНЕН. С ВХО дами управляемого делителя напряжения

15 устройства управления и преобразователя код-напряжение, подключенного выходом к делителю напряжения, вход которого соединен с выходом управляемого делителя, а

20 выход — с одним входом элемента сравнения, второй вход которого подкчочен к одному входу нуль-органа и к источнику входного напряжения, вход управляемого делителя соединен с шифратором устройст25 ва управления, одинвход которого подкло чен к выходу нуль-органа, второй в=.оо, которого соединен с выходом делителя напряжения устройства управления, вход которого подключен к выходу управляемсго де 0 лителя устройства управления, выход. шифрВТора соединен с вторым входом и:ифратора устройства управления.

Структурная электрическая схема преобразователя поясняется чертежом.

Преобразователь содержит элемент 1 сравнения„шифратор 2, делитель 3 напряжения, управляемый делитель 4, регистр кода 5, преобразователь код-напряжение

6, устройс-..во управления 7, состояшее из нуль-органа 8, делителя 9 напряжения, 40 шифратора 10 устройства управления и управляемого делителя 11, ВхОднОй сигнал ПОсгу пает HB элемент

1 сравнения и на нуль-орган 8.

Элемент 1 сравнения через шифратор 2

41 соединен с регистром 5 кода и с шифратором 10 устройства управления. Регистр

5 кода подключен к преобразователю коднапряжение 6 и к управляемому делителю

11, который через делитель 9 напряжения 50 обеспечивает подключение к входам нульоргапа 8 эталонных напряжений.

С делителя напряжения 3 на элемент 1 сравнения выдаются эталонные напряжения.

К делителю 3 напряжения подключен вы-55 ход преобразователя код-напряжение 6 и через управляемый делитель 4 шифратор

10 устройстве управления.

71 ф

Максимальное число тактов преобразования равно трем, В первом такте определяется код старших разрядов, во втором такте определяется код средних разрядов, а в третьем - код младших разрядов. Однако в зависимости от величины преобразуемого напряжения, преобразование может начаться не с первого, е со второго или третьего такта.

Входной сигнал поступает на элемент 1 сравнения и на вход нуль-органе 8, на другие входы которых с помощью делителей 4 и 9 напряжения подиотся следуюшие начальные эталонные напряжени5н на элемент

1 сравнения - напряжение, соответствующее младшей ступени эталонного напряжения старших разрядов, а пуль-орган 8 — нап-. ряжение, cooTBcтствуюшее младшей ступени средних разрядов.

Ес1п" входной сигнал больше младшей сту пени эталонного напряиения стерших разрядов, сработшот элемент 1 сравнения и нуль-орган 8, и преобразование HBHIIHaется с первого такте, По сигналу с шифратора 2 и с пуль-органа 8, шифратор 10 устройства блока управления устанавливает управляемый делитель 4 в состояние, неОбходихIoe для определения кода старших разрядов, которые определяются при срабатывании элемента сравнения и с шифратора 2 записываются в регистр 5 кола (Осле ОПРеделениЯ коде cTBP!UHx PB3P5If10B управляемый делитель 11 увеличивает начальное эталонное напряжение не входе нуль-органа 8 на величину, соответсгвую1и "по ко ду ст ерш их р аз ря дов. Нул ьО рг ан

В03В оаш яется B исхОдное сОст0 5 ние, ВО втором такте управляемый делитель 4 с помошыо шифратора 10 устройстве управления устанавливается в состояние, необходп .!00 для определения кода средних разрядов, который записывается в регистр 5. кода, а зетам с помошью управляемого делителя 11 эталонное напряжение па входе нуль-органа 8 увеличивается не величину, . Ix oòaåòoòBóþøóþ коду средних разрядов. В третьем такте управляемый делитель 4 с помошью шифратора 10 ус танавлив ается в состояние, необходимое для определения кода младших разрядов, который с шифратора 2 записывается в соответствуюшие разряды регистра 5 кода.

Если входной сигнал меньше младшей ступени эталонного напряжения старших разрядов, сигнал с шифратора 2 в начале процесса преобразования поступает в устройство 7 управления и разрешает начало преобразования с второго такта.

5 74497

В то м спуч ае, е сли входной сигнал меньше младшей ступени эталонного напряжения средних разрядов (в начале процесса преобразования отсутствует сигнал с нуль-органа 8}, преобразование начинается с третьего такта.

Во всех трех случаях связь управляемого делителя 4 с элементом 1 сравнения осуществляется через делитель 3 напряжения, управляемый преобразователем код-10 напряжение 6, на который поступает код с регистра 5 кода.

Таким образом происходит упрощение устройства преобразователя за счет возложения функции определения границ старших разрядов на элемент сравнения, в результате чего coKpalIlaIoTcst два нуль-орга» на. фо рмул а изо6 ретения

Аналого-цифровой преобразователь, содержащий элемент сравнения, выход кото- 2 рого через шифратор подключен к регистру кода, выход которого соединен с вхс

1 6 дами управляемого делителя напряжения устройства управления и преобразователя код- напряжение, подключенного выходом к делителю напряжения, вход которого соединен с выходом управляемого делителя, а выход — с одним входом элемента сравнения, второй вход которого подключен к одному входу нуль-органа и к источнику входного напряжения, вход управляемого делителя соединен с шифратором устройства управления, один вход которого подключен к выходу нуль-органа, второй вход которого соединен с выходом делителя напряжения устройства управления, вход которого подключен к выходу управляемого делителя устройства управления, о т— личающийсятем, что, сцелью упрощения устройства, выход шифратора соединен с вторым входом шифратора уст ройств а управления, Источники информации, принятье во внимание при экспертизе

1 ° Авторское свидетельство СССР

Л . 503362, кл. Н 03 13/17, 25.06.74.

2. Авторское свидетельство СССР

М 356 778, кл. Н 03 К 1 3/175, 15,11,71 (прототип), UHHHHH Заказ 3682/15 Тираж 995 Подписное

Филиал ППП Патент", г.м Ужгород, ул. Проектная,4