Устройство для ввода информации
Иллюстрации
Показать всеРеферат
- с <.) м, „+ „ тантнотетннч с б
SNAB
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистическим
--Республик о1>746485
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 1804.78 (21) 2606467j18-24 (51)м. Ил.2
G 06 F 3/02 с присоединением заявки М
Государственный комитет
СССР но делам изобретений и открытий (23) Приоритет
Опубликовано р 7p78p, Бюллетень HP 25:
Дата опубликования описания 070780; (53) ХЩ(68 . 327. l l (088. 82 (72) Авторы изобретения
А, В. Воскресенский и В. Г. Крылов (71) Заявитель.(54) Устройство для ввода HHeopMMNH
1 . изрбретение относится и автоматике и вычислительной технике и предназйа- . чено для ввода информации.
Известно устройство для ввода информации, содержащее матрицу переклю- чателей, генератор импульсов, элементы И, ИЛИ, элементы памяти fh °
Недостатком этого устройства явля- ется н нэка я надежность.
Наиболее близким техническим решением к предлагаемоь изобретению является устройство для ввода информации, содержащее матрицу коммутационных элементов, входы которых подключены к соответствующим выходам рас- . пределителя имйульсов, а выходы - к входу первого элемента и, гейератор ййт1ульсов, группу:элементов И, первый шифратор, элементы памяти (2).
Недостатками указанного устройот- О ва rrrrneaxcrr сЛежность и низкая надеж ность.
Кель изобретения — повъыение надежности устройства.
Поставленная цель достигается тем, что устройство содержит формирователь импульсов, второй элемент И и второй шифратор, входы которого подключены к выходам коммутационных элементов матрицы, а выходы - к первым входам элементов памяти первой груп« пы, вторые входы которых соединены с первымн входами. элементов памяти второй группы, первым входом распределителя импульсов, первым входом второго элемента И и выходом формирователя импульсов, вход которого подключен к выходу первого элемента
И и первым входом элементов И группы, вторые входы которых соединены с соответствующими выходами первого шифратора, а выходи . †.с вторыми входами элементов памяти второй групйы, выход генератора импульссв подключен к второму входу второго элемента И, выход которого соединен с вторым вхо" дом распределителя импульсов, выходы которого подключены к входам первого шифратора.
На чертеже представлена блОк-схема устройства. устройство "îäåðæèò матрицу l коммутационных элементов, второй ;фратор 2, первый элемент И 3, первый шифратор 4, распределитель 5 импульсов, группу 6 элементов И, формирователь
7 импульсов, первую группу 8 элементов памяти, вторую группу 9 элеменЕЙВМФЮВЖй)УМА?»» ф М
746485
Формула изобретения тон памяти, второй элемент И 10, ге-, нератор 11 импульсов. устройство работает следую*щи»м образом.
В исходном состоянии, когда все коммутационные элементы матрицы 1 выключены, на всех входах второго йифоа- тора 2 и первого элемента И 3 присутствуют сигналы высокого логического
Кровйя (лог".ческая 1 ), при этом на--их"выходах присутствуют также сигналы 1, поступающие соответствЕНно на входы установки 1 элементов памяти первой группы 8, разрешая управление данными элементами по входу установки 0, и на вход формирователя 7 импульсов. При сигнале 1
" на"входе Форйирова» теля "7" импульсов на ,его выходе формируется сигнал низкоус. логического уровня (логический 4 ) который поступает на первый вход второго элемента И 10, запрещая прохожде 2Î ние через него импульсов от генера..тора ll импульсов к распределителю 5 импульсов. Одновременно сигнал 0 с выхода Формирователя 7 импульсов поступает на входы установки 0 д элементов памяти первой 8 и второй 9 групп, устанавлйвая на их выходах нулевые значения кода во всех разрядах, и на вход установки 0 распрЕделйтеля 5 импульсов. На выходах последнего, соединенных со столбцами матриц 1 коммутационных элементов, уста- навливаются сигналы 0, которые поступают на входы первого шифратора
4, на выходах которого при этом Формируются сигналы 0, поступающие на входы элементов И группы 6. При сигнале 0 на одном иэ входов" элементов И группы 6 на их выходах Формируются сигналы 1, поступающие на входы установки l элементов 40 памяти второй группы 9, разрешая управление данными элементами по входу установки 0 .
При включении какого-либо комм»утационного элемента матрицы l сигнал
?1
0 с выхода распределителя 5 импульсов, подсоединенного к столбцу матрицы 1, через включенный коммутационный элемент поступает на выход — соответствующей строки матрицы 1 соот- ветственно, на входы второго шифратоЗО * ра 2 и первого элемента И 3. При этоМ на выходах второго шифратора 2 формируются значенйя к разрядов кода, соответствующего включенному коммутационному элементу, в виде сигналов 0, поступающих на вход1установки 1 соответствующих элементов памяти первой группы 8.
Так как на одном из входов йервого элемента И 3 появляется сигнал 0 Я то на его выходе возникает. также сигнал 0, поступающий,на входы, зле" ментов И группы 6 и на вход формирователя 7 импульсов. На выходе элементов
И группы 6 поддерживается сигнал 1
?? на выходе формирователя 7 импульсов возникает сигнал 1, который поступает на входы установки 0 элементов памяти первой группы 8 и второй группы 9, распределителя 5 импульсов и на один из входов второго элемента
И 10 и разрешает, соответственно, запись кода в элементы памяти первой 8 и второй 9 групп, по входам установ- ки 1, работу распределителя 5 импульсов по тактовому входу и прохождение импульсов через второй элемент И
1Ь от генератора 11 импульсов к тактовому входу распределителя 5 импульсов. Код, сформированный на выходах второго шифратора 2, записывается в соответствующие элементы памяти.
При поступлении тактовых импульсов на вход распределителя 5 на его выходах и, следовательно, на столб 1ах матрицы 1 последовательно во времени возникают импульсы 1, которые производят опрос столбцов матрицы и под воздействием которых на вы- ходах первого шифратора 4 формируются значения кодов в виде сигналов
I! !!
1, соответствующих коммутационным
"элементам, входящим в данные столбцы матрицы 1.
Одновременно сигнал 1 с соответствующего выхода распределителя 5 импульсов через включенный коммутаци-.
/ онный элемент появляется на выходе
Соо»твет»ствующей строки матрицы l, и, следовательно, на одном из входов второго шифратора 2 и первого элемента И 3. На всех входах первого элемента И 3 присутствуют сигналы 1
Ф и на его выходе формируется также сигнал 1, который поступает на входы элементов И группы 6 и разрешает прохождение через них значений кодов столбцов, сформированных на выхо° дах первого шифратора 4.
На выходах соответствующих элементов И группы 6 прн этом, в соответствии со значениями сформированного кода, возникают сигналы 0 кото- .
I рые поступают ко входам установки I1 I?
1 соответствующих элементов памяти второй группы 9 и производят за-, пись значений разрядов кода, соответствующего включенному коммутационному элементу s данном столбце матрицы 1.
Появление импульсного с@гнала 1 на входе второго шифратора 2 приводит к возникновению на его выходах сигнаII II лов 1 . Однако перезаписи значейий кода в элементах памяти первой группы
8 не-происходит, так как запись в них
Производится по сигналу 0 на входах установки 1 . устройство для ввода информации, одержащее матрицу коммутационных эле. 746485
Составитель И.Меделян ТехреЕ М. Петко Корректор Г.Решетник
Редактор Л.Алексеенко
Заказ 4103/17 1 краж 751
ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Подписное
Филиал ППП Патент, r. Ужгород, ул. Проектная, 4 ментов, входы которых подключены к соответствующим выходаМ распределителя импульсов, а выходы — к входу первого элемента И, генератор импульсов, группу элементов И, первый шифратор, элементы памяти, о т л и ч а ю щ е - 5 е с я тем, что, с целью повышения надежности устройства, оно содержит формирователь импульсов, второй элемент И и второй шифратор, входы которого подключены к выходам коммутационных элементов матрицы, а выходык первым входам элементов памяти пер=-:- вой группы, вторые входы которых соединены с первыми входами элементов памяти. второй группы, первым входом распределителя импульсов, первым вхо- дом второго элемента И и выходом формирователя импульсов, вход которого подключен к выходу первого элемента
И и первым входам элементов И группы, вторые, входы которых соединены с соответствующими выходами первбго шифратора, а выходы - с вторыми -входами элементов памяти второй группы, выход генератора импульсов подключен к;второму входу вторОго элемента И, выход которого соединен с вторым входом распределителя импульсов, входы которого подключены и входам первого шифратора.
Источники информации, принятые во внимание при экспертизе
1. Патент CMA Р 3978453, кл. 340-172.5, G 06 F 3/02, 1976.
2. Патент ФРГ Р 2409170, кл. G 06 F 3/02, 1975 (прототип) .