Устройство выборки адресов для блоков постоянной памяти

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е,щ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 15. 05. 78 (21) 2615507/18-24 (51)М. КЛ.3 с присоединением заявки М (23) Приоритет

G 11 С 8/00

Государственный комитет

СССР по делам изобретений и открытий

Опубликовано 150780. Бюллетень Йо 26

Дата опубликования описания 17.0780 (53) УДК 681. 327 (088. 8) Б. Е. Гласко, А. К. Култыгин, А. Н. Степанов. Г. Г. Тарасов и A. В. Киселев (12) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО ВЫБОРКИ АДРЕСОВ ДЛЯ БЛОКОВ

ПОСТОЯННОЙ ПАМЯТИ I

Изобретение относится к области запоминающих устройств.

Известны устройства выборки адpecos для блоков постоянной памяти.

Одно из известных устройств выбор- 5 ки адресов содержит два дешифратора, подключенных к входам блока памяти соответственно по двум координатам 111 . Один из дешифраторов формирует положительные импульсы,а 10 другой — отрицательные, что и создает условия для протекания токов через запоминающие элементы по выбранному адресу.

Недостаток этого устройства выборки адресов состоит в низкой надежности, так как отказ любого элемента приводит к выходу из строя всего устройства. 20

Из известных устройств наиболее близким техническим решением к данному изобретению является устройство выборки адресов для блоков постоянной памяти, содержащее формировате- 25 ли и матричный дешифратор комбинатор ного типа, выполненный на резистивных элементах связи в соответствии с матрицей Адамара и содержащий первую группу входных шин, подключенных 39 к выходам одних из формирователей, rpy...raa wmozHmc urHH P)

Недостаток этого устройства состоКт в том, что оно не может быть использовано для выборки адресов из диодного блока постоянной памяти, так как этот блок памяти имеет одинарные входные шины, а устройство выборки адресов — парные выходные.

Целью изобретения является упрощение устройства и расширение области его применения за счет обеспечения возможности использования устройства в диодных блоках постоянной памяти.

Поставленная цель достигается тем, что устройство содержит вторую группу входных шин, соединенных с выходами других формирователей, причем входные шины каждой группы соединены резистивными элементами связи с выходными шинами одноименной группы.

На фиг. 1 изображена схема устройства; на фиг. 2 и фиг. 3 показаны матрицы Адамара.

Устройство содержит матричный дешифратор комбинаторного типа с резистивными элементами 1-32 (см. фиг. 1), первую группу входных шин 33-1, 33-2, 34-1, 34-2, 35-1, 35-2, 36-1, 36-2, биполярные формирователи 37-40, 74850Ь вторую группу входных шин 41-1„

41-2, 42-1, 42-2, 43-1, 43-2, 44-1, 44-2,униполярные формирователи 45-48, цве группы выходных шин 49-1 49-2»

50-1, 50-2, 51-1, 51-2, 52-1, 52-2.

Выходные шины первой группы 49-1, 50-1, 51-1 и 52-1 соединены со входами блока постоянной памяти 53 по одной координате, например Х, а выходные шинй второй группы 49-2, 50-2, 51-2 и 52-2 — co входами блока 53 по другой координате, например у.

Входные шины первой группы 33-1, 33-2, 34-2, 35-1, 35-2, 36-1 и 36-2 соединены непосредственно с выходами. формирователей 37-40 и с выходными шинами первой группы 49-1, 50-1, 15

51-1 и 52-1 через резистивные элементы связи 1-16, в соответствии со знакийи"того или иного столбца матрицы Адамара (см. Фиг 2).

Входные шины второй группы 41-1, 42-2, 42-1, 42-2 43-1,.43-2, 44-1, и 44-2 соединены непосредственно с выходами формирователей 45-48 и с выходными шинами второй группы 49-2, 50-2, 51-2, 52-2 через резистивные 25 элементы связи 17-32, в соответствии со знаками того или иного столбца матрицы Адамара (см. фиг. 3).

Дтя первой группы входных шин знак

"+" матрицы Адамара (см..фиг, 2) 30 означает наличие резистивного эле-, мента связи между выходной шиной первой группы и первой входной шиной каждой пары входных шин, а знак "-" — на,личие резистивного элемента связи З5 между выходной шиной первой группы и второй входной шиной каждой пары входных шин.

Для второй группы входных.шин знака "+" матрицы Адамара (см. Фиг. 3) означает наличие резистивного элемен- 4О та связи между выходной шиной второй- . группы и второй входной шиной каждой пары входных шин, а знак "-" — наличие .резистивного элемента связи между выходной шиной второй группы и 45 первой входной шиной каждой пары входйых шин.

Рассмотрим работу устройства выборки адресов (см. фиг. 1) при наличии диодного блока памяти 53, содер- Я) жащего 4 координаты. Х и 4 координаты у, что соответствует наличию 16 . адресов в блоке памяти 53.

Пусть на входы формирователей 37-40 и одновременно на входы формировате- у лей 45-.48 подан код, соответствующий одной из строк матрицы Адамара, например, код 1111.

Так как формирователи 37-40 би Йолярные, что означает наличие на одном выходе такого формирователя по- ® тенциала +Е, а на другом - потенциала -E„ то на входных шинах 33-1, "

34-1, 35-1, 36-1 будет потенциал +Е, а на входных шинах 33-2, 34-2, 35-2, 36-2 — потенциал -E. Формирователи 65

45-58 униполярные, что соответствует наличию йа одном -выходе такого формирователя потенциала +2Е, а на друном — потенциала корпуса (нулевого), тогда при подаче кода 1111 на входы этих формирователей на входных шинах

41-1, 42-1, 43-1, 44-1 будет потенциал +2E, а на шинах 41-2, 42-2, 43-2, 44-2 — нулевой потенциал

При этом через резистивные элементы связи 1, 5, 9,.13 потенциал

+E от формирователей 37, 38, 39, 40 поступает на выходную шину 49-1, а выходная шина 49-2 через резистив(йые элемейты свози 17,23,27,31, входные шины второй группы и формирователи 45-48 подключена к корпусу.

На всех остальных выходных шинах, связанных с входными шинами первой группы, будет Йулевой потенциал. На остальных выходных шинах, связанных с входными шинами второй группы, будет потенциал +Е.

На входы формирователей 37-40 могут быть поданы другие кодовйе комби-. нации, соответствующие коду другой строки матрицы Адамара (см. Фиг. 2);

При этом на входы формирователей

45-48 могут быть поданы те же кодо вые комбинации, что и на входы формирователей 37-40, либо отличные от них, соответствующие коду иной строки матрицы Адамара. (см. Фиг. 2).

В этом случае по аналогии с рассмотренным выше примером, потенциал

+Е поступит" на другую выходную шину первой группы, а соответствии с кодоМ выбранной. строки матрицы Адамара, а нулевой потенциал - на другую выходную шину второй группы, также в соответствии с кодом выбранной строки матрицы Адамара. На всех остальных выходных шинах, связанных с выходными шинами первой группы, будет нулевой потенциал, а связанных с входными шинами второй группы— потенциал +Е. Это приводит к выборке одного из диодов, расположенных в диодном блоке памяти 53 на пересечении двух выбранных коордйнат. Все остальные диоды будут заперты либо обратным напряжением +Е, либо равными потенциалами на анодах и катодах.

Опйсанное устройство выборки адресов выгодно отличается от прототипа тем, что позволяет расширить область применения устройства за счет использования его для выборки аДресов из диодного блока постоянной памяти, имеющего одинарные входные шины. Кроме того, описанное устройство позволяет значительно упростить устройство выборки адресов за счет использованйя одного матричного дешифратора . комбинаторного типа для выборки адресов по двум координатам и тем самым повысить надежность выборки адресов.

5 . 748506

Формула изобретения

0.2

31 Э-1

10

Я-2

10

ff-2

0-2

Я-1 Л 2 34-1 И 5-! 3-2 Я-1 Л-2 Ф1-1 И 42-1 II2-2 4Н 4И И-1 И-2

Р Я У 40 М И 47 И

Фиг. I

+ +

Фиг.2

Составитель В. Рудаков

Редактор Н. Каменская Техред М. Кузьма

Корректор Е. Папп

Заказ 4247/40 Тираж 662

ЦНИИПИ Государственного комитетта СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб, д. 4/5

Подписное

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Устройство выборки адресов для бло ков постоянной памяти, содержащее формирователи и матричный дешифратор комбинаторного типа, выполненный на резистивных элементах связи в соответствии с матрицей. Адамара и содержащий первую группу входных шин, подключенных к выходам одних из формирователей и группы выходных шин, о т л и ч а ю.щ е е с я тем, что, с целью упрощения устройства, оно содержит вторую группу входных шин, соединенных с выходами других формирователей, причем входные шины каждой группы соединены резистивными элементами связи с выходными шинами одноименной,группы.

Источники информации, принятые во внимание при экспертизе

1. Е. A. Брик. Техника постоянных запоминающих устройств, "Сов. Радио", N. 1973, с. 34.

2. Авторское свидетельство CCCP по заявке Р 2444172/21, кл. G 11 С 7/00, 1977 °