Оперативное запоминающее устройство
Иллюстрации
Показать всеРеферат
О П И С Л Н И Е» У5246
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 24.10.78 (21) 2696462/18-24
t с присоединением заявки ¹ (23) Приоритет (43) Опубликовано 30.07.80. Бюллетень № 28 (45) Дата опубликования описания 30.07.80 (51) М Кч з
G 11С 11/00
Государственный комитет (53) УДК 681.327 (088.8) по делам изобретений и открытий (72) Авторы изобретения
А. Г. Скорик, С. Е. Токовенко и М. Г. Чаусский
- . ТБ (71) Заявитель (54) ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
Изобретение относится к запоминающим устройствам.
Известны оперативные запоминающие устройства .(1, 2).
Одно из известных устройств содержит 5 числовые линейки, счетчики, управляющие и выходные шины (1).
Недостатком этого устройства являются большие аппаратурные затраты.
Из известных устройств наиболее близ- 10 ким техническим решением к изобретению является оперативное запоминающее устройство, содержащее накопитель, дешифратор адреса и регистр адреса, причем входы дешифратора адреса подключены к вы- 15 ходам регистра адреса, а выходы — к одним из входов накопителя (2).
Однако это устройство может работать только с основанием счисления К = 10 и требует использования в качестве запоми- 20 нающих элементов накопителя пересчетных схем, требующих наличия тактового питания и исключающих возможность применения серийных матриц памяти, выполненных на БИС (больших интегральных схемах).
Указанные обстоятельства приводят к большим аппаратурным затратам и снижают надежность устройства.
Цель изобретения — упрощение устройства и повышение его надежности. 30
Поставленная цель достигается тем, что устройство содержит генератор импульсов, сумматоры по модулю два и элемент И, причем одни из входов сумматоров по модулю два подключены к выходам накопителя, выходы генератора импульсов соединены с другими входами накопителя и другими входами сумматоров по модулю два, выходы которых подключены к входам элемента И, выход которого является выходом устройства.
На фиг. 1 изображена функциональная схема оперативного запоминающего устройства (ОЗУ); на фиг. 2,а — к — временные диаграммы, поясняющие его работу.
Устройство содержит (см. фиг. 1) накопитель 1, состоящий пз двоичных запоминающих элементов 2, дешифратор 3 адреса, регистр 4 адреса, генератор 5 импульсов, сумматоры 6 по модулю два и элемент И 7.
Выходы дешифратора 3 адреса подключены к одним входам накопителя 1. Один пз входов сумматоров 6 по модулю два подключены к выходам накопителя 1. Выходы генератора 5 импульсов соединены с +,ругими входами накопителя 1 и другими входами сумматоров 6 по модулю два, выходы которых подключены к входам элемент И
7, выход которого является выходом 8 ттст752469 ройства. Вход 9 синхронизации записи служит входом устройства.
Работа ОЗУ заключается в следующем.
Генератор 5 импульсов выдает циклически комбинации потенциалов, например, на четырех выходах в двоично-десятичном коде (см. фиг. 2,а — г). Смена кодовой комбинации производится с частотой в десять раз большей, чем частота следования сигналов входного фазоимпульсного кода с десятичным кодированием, подаваемых на вход 9.
При записи информации в накопитель 1 с регистра 4 адреса поступает сигнал и дешифратор 3 подключает входы определенной группы двоичных запоминающих элементов 2 к входу 9. Сигнал входного фазоимпульсного кода (см. фиг. 2,д) по входу 9 обеспечивает запись в двоичные запоминающие элементы 2 накопителя 1 той комбинации (см. фиг. 2,е — и), которая в данный момент образовалась на выходах генератора 5 импульсов.
При считывании информации по адресу выбирается группа двоичных запоминающих элементов 2 и их выходы подключаются к выходам накопителя 1. При совпадении кодовой комбинации (см. фиг. 2, а — г и фиг. 2, д — з) на входах сумматоровбпомодулю два на выходе элемента И 7 появляется сигнал в фазоимпульсном коде (см. фиг. 2, к). На приведенных диаграммах изображен случай, когда записано и считано число «5» в десятичной системе счисления в фазоимпульсном коде.
ОЗУ может работать с разным основанием системы счисления, которая определяется системой счисления фазоимпульсного кода, цикличностью повторения кодовых комбинаций на выходах генератора и не зависит от вида кода («1» — «2» — «4» — «8» или «1» — «2» — «4» — «2» и т. д.).
Устройство может быть реализовано на основе интегральных схем (ИС) серий 155, 133, 505, 176, 527 и т. д. В качестве генератора импульсов может быть использована декада К155ИЕ2, в качестве накопителя—
К155РУ2, а в качестве сумматоров—
К155ЛРЗ.
Описанное устройство позволяет существенно уменьшить число ИС и увеличить на10 дежность оперативного запоминающего устройства с фазоимпульсным представлением информации.
15 Формула изобретения
Оперативное запоминающее устройство, содержащее накопитель, дешифратор адреса и регистр адреса, причем входы дешиф20 ратора адреса подключены к выходам регистра адреса, а выходы — к одним из входов накопителя, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства и повышения его надежности, оно содержит
25 генератор импульсов, сумматоры по модулю два и элемент И, причем одни из входов сумматоров по модулю два подключены к выходам накопителя, выходы генератора импульсов соединены с другими вхоЗ0 дами накопителя и другими входами сумматоров по модулю два, выходы которых подключены к входам элемента И, выход которого является выходом устройства.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
Ко 313222, кл. G 11С 11/00, 1969.
2. Авторское свидетельство по заявке
40 2457817/18-24, кл. G 11С 11/00, 1977 (прототип), 752469
Рие,1
„9"„0 f„2„3 Ц." ."6 7 „8„9",,0 ие.8
Составитель В. Рудаков
Редактор И. Грузова
Техред А. Камышникова
Корректоры: Л. Слепая и Н. Федорова
Заказ 1454/6 Изд. № 393 Тираж 673 Подписное
НПО «Поиск» Государственного комитета СССР по делам изобретений и открытий
113035, Москва, 5К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2