Аналоговое запоминающее устройство
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистических
Респу6лии
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (i i >763972 (6l ) Дополнительное к авт. свил-ву (22) Заявлено,13.09.78 (21) «665 0(у182 с присоединением заявки № (23) Приоритет (5I )M. Кл.
G 11 С 27/00
Государственный комитет
Опубликовано 15.09.80. Бюллетень №с14 оо делам изобретений и открытий (53) "ДК 68 1.З27..66 (088.8) Дата опубликования описания 18.09.80 (72) А вторы изобретения
С. М. Атояи и Н. И. Кулиш (71) Заявитель (54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
Изобретение относится к области систем автоматического регулирования и вычислительной техники, в частности к измерительной и импульсной технике.
Изобретение может быть использовано для запоминания и воспроизведения периода (частоты следования) импульсного периодического сигнала.
Известно частотно-импульсное запоминающее устройство, которое содержит
О генератор, широтно-импульсный преобразователь,. усилитель, источник импульсного тока, ключ, элемент памяти, элемент сброса, элемент задержки, делитель частоты j1) .
Известно также устройство, которое содержит преобразователь напряжениечастота, генератор временных интервалов, интегрирующий конденсатор и повторитель 2 (.
Наиболее близким из известных по технической сущности является аналоговое запоминающее устройство (3), состоящее из генератора импульсов, эле2 ментов И и ИЛИ, элемента задержки, входной и управляющей шины, регистра, триггеров и реверсивного счетчика, разрядные входы которого подключены к одним входам элементов И первой груп5 пы, другие входы которых соединены с выходом генератора импульсов и входом первого триггера, а выходы - со входами регистра, выходы первого тригге10 ра подключены к управляющим входам счетчика, разрядные входы которого соединены с выходамн элементов И второй группы, входы которых подключены соответ ственно к выходам регистра н выходу счетчи.;
15 ка,вход которого через элемент И подключен к одной управляющей шине и выходу второго триггера, вход которого через эле мент ИЛИ и элементы И третьей группы соединен с другой управляющей шиной, входной шиной устройства и элементом задержки. . Недостатками известных устройств . являются низкая надежность, громоздкость и недостаточное быстродействие.
3 76
Оелью изобретения является увеличение быстродействия устройства и его упрощение.
Поставленная цель достигается тем, что в аналоговое запоминающее уст ройство, содержащее первый элемент
И, один из входов которого соединен с первым входом устройства, другой вход первого элемента И подключен к шине запуска, а третий вход - к выходу первого триггера, второи, третйй, четвертый .и пятый элементы И, второй и третий триггеры, элемент ИЛИ, первый реверсивный счетчик и шину опроса, введен второй реверсивный счетчик, один из входов которого соединен с выходом второго элемента И, другой вход второго реверсивного счетчика соединен с одним из входов первого реверсивного счетчика и выходом третьего элемента И, другой вход первого реверсивного счетчика соединен с выходом четвертого элемента
И и одним из входов второго элемента И, другой вход которого подключен к выходу пятого элемента И, один из входов, пятого элемента И соединен с выходом второго триггера и входом первого триггера, другой вход пятого элемента И соединен с первым входом четвертого элемента И, первым входом третьего элемента И и вторым входом устройства, выходы реверсивных счетчиков соединены соответственно со входами элемента ИЛИ и входами третьего триггера, выходы которого подключены соответственно ко вторым входам третьего и четвертого элементов И,третьи входы которых соединены с шиной опроса, выход элемента ИЛИ соединен.с выходом устройства. .На чертеже представлена функциональная схема предложенного устройства.
Оно содержит элементы И 1-5, триг геры 6-8, реверсивные счетчики 9 и 10, элемент ИЛИ 11, шину запуска 12, шину опроса 13.
Устройство работает следующим образом.
Перед началом работы триггеры 6 и
7, а также реверсивные счетчики.9 и
10 устанавлива1отся в исходное состояние, в частности триггер 6 в единичное состояние, а триггер 7 и реверсивные счетчики 9 и 10 в нулевое состояние.
При наличии потенциала запуска первый импульс входного сигнала проходит через элемент И 1 и устанавливает триггер 7 в единичное состояние, при этом импульсы считывания через элемен39 72 4
5
30 ты И 5 и > начинают заполнять реверсив- ный счетчик 10.
С приходом второго импульса входного сигнала триггеры 7 и 6 устанавливаются в нулевое состояние, и доступ импульсов счетной частоты на вход ре» версивного счетчика 10 прекращается.
Таким образом, в реверсивном счетчике
10 будет записан в двоичном коде период частоты входного сигнала.
Далее поступает потенциал опроса, и реверсивный счетчик 10 начинает работать на вычитание, а реверсивный счетчик
9 на суммирование. Когда число, записанное в реверсивном счетчике 10, будет списано, появится потенциал переноса, который опрокинет триггер 8 и через элемент
ИЛИ 11 поступит на выход устройства.
Далее реверсивный счетчик 9 будет работать на вычитание, а реверсивный счетчик 10 на суммирование. По окончании списывания числа со счетчика 9 появится второй потенциал переноса, который поступит на другой установочный вход триггера 8 и еще раз опрокинет его и через элемент ИЛИ 11 опять поступит на выход устройства. Процесс будет длиться до тех пор, пока действует потенциал опроса.
Использование изобретения позволяет упростить, удешевить схему и увеличить быстродействие, повысив при этом надеж ность.
Формула изобретения
Аналоговое запоминающее устройство, содержащее первый элемент И, первыйвход которого соединен с первым входом уст« ройства, второй вход первого элемента И подключен к шине запуска, а третий вход- к выходу первого триггера, второй, третин, четвертый и пятый элементы И, второй и третий триггеры, элемент ИЛИ, первый реверсивный счетчик и шину опро-. са, о т л и ч а ю щ е е с я тем, что, с целью увеличения быстродействия и уп« ращения устройства, в него введен второй реверсивный счетчик, один из входов которого соединен с выходом второго элемента И, другой вход второго реверсивно1 1 го счетчика соединен с одним из входов первого реверсивного счетчика и выходом третьего.элемента И, другой вход первого реверсивного счетчика соединен с выходом чет-. вертого элемента И иодним из входов вто рого элемента И, другой вход которого подключен к выходу пятого элемента И, один из входов пятого элемента И соедиS. 763972 6 нен с выходом второго триггера и Вхо» выход элемента ИЛИ соединен с выходом первого триггера, другой вход пито-. дом устройства. го элемента И соединен с первым вхо» источники информации, дом четвертого элемента И, первым вхо- принятые во внимание при экспертизе дом третьего элемента И и вторым вхо- g 1. у вторское свидетельство СССР дом устройства, выходы реверсивных счет- % 467406, кл. g 1j С 27/00 1973 чиков соединены соответственно со вхо2. Авторское свидетельство, . д в етельство СССР дами элемента ИЛИ и входами третьего триггера, выходы которого подключены соответственно со вторыми входами о 3. Авторское свидетельство СССР третьего и четвертого элементов И, третьи Мю 503298 an. Cj 11 С 27/00, 1974 входы которых соединены с шиной опроса, (прототип).
IZ Составитель А. Воронин
Редактор Н, Каменская Техред М. Кузьма Корректор М. Шароши, Заказ 6292 45 Тираж 662 Подписное
ВЙИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж35, Раушская наб., д. 4/5
Филиал ППП Патент, г. Ужгород, ул. Проектная, 4