Аналоговое запоминающее устройство

Иллюстрации

Показать все

Реферат

 

Г о л о нФ-

ИЗОБРЕТЕНИЯ рщ 769635

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 18.09.78 (21) 2676389/18-24 с присоединением заявки №вЂ” (23) Приоритет (43) Опубликовано 07.10.80. Бюллетень № 37 (45) Дата опубликования описания 07.10.80 (51) М.К . б 11С 27/00

Государственный комитет (53) УДК 681.327.66 (088.8) по делам нзооретеннй и открытий (72) Авторы изобретения (71) Заявители

Л. Д. Шевченко и В. А. Тарасевич

Физико-механический институт АН Украинской ССР и Специально-конструкторско-технологическое бюро

Физико-механического института АН Украинской ССР (54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области цифровой измерительной и вычислительной техники и может быть использовано при построении устройств запоминания дискретных значений функции. 5

Известно многоустойчивое ЗУ (1), содержащее элемент памяти, две схемы И и источник импульсного питания. Известно также устройство (2), содержащее элемент памяти, два ключа и источник импульсного 10 питания.

Однако точность работы этих устройств недостаточна из-за малого количества устойчивых состояний, число которых в основном ограничено гистерезисом компара- 15 тора.

Наиболее близким по технической сущности к изобретению является многоустойчивое ЗУ (3), содержащее элемент памяти, компаратор, ключ, схему ввода, источник импульсного питания. Выход схемы ввода соединен с элементом памяти, а управляющий вход ключа соединен с выходом тактовой частоты источника импульсного питания. 25

В компараторе устройства происходит сравнение входного сигнала с пилообразным напряжением частоты f, а затем формируется пачка последовательности импульсов частоты nf, количество которых в пачке Зр пропорционально уровню входного сигнала.

По цепи обратной связи эти импульсы подаются на элемент памяти. Данное устройство позволяет запоминать дискретные значения аналогового сигнала и представляет их на статическом выходе в виде дискретных амплитуд напряжения постоянного тока и на динамическом выходе в виде последовательности пачек импульсов с частотой

f и количеством импульсов частоты nf в пачке, пропорционально величине запоминающего напряжения. Однако точность работы такого устройства зависит от стабильности работы компаратора, а количество устойчивых состояний при выбранной амплитуде пилообразного напряжения определяется чувствительностью компаратора.

Целью изобретения является повышение точности работы и расширение области применения за счет увеличения динамического диапазона работы устройства.

Поставленная цель достигается тем, что в аналоговое ЗУ, содержащее элемент памяти, соединенный с выходом элемента записи, первый ключ, один из входов которого соединен с первым выходом блока импульсного питания, вход элемента записи подключен ко входу устройства, введены два триггера, два элемента И и второй ключ, один из входов которого соединен с выхо769635 дом элемента записи. Другой вход второго ключа соединен со вторым выходом блока импульсного питания, с одним из входов первого элемента И и с одним из входов первого триггера, выход которого подключен к элементу памяти и выходу устройства. Выход второго ключа соединен с другим входом первого элемента И, с одним из входов второго элемента И и с другим входом первого ключа, выход которого подсоединен к другому входу второго элемента И.

Выходы элементов И соединены со входами второго триггера, выход которого соединен с другим входом первого триггера.

На чертеже дана функциональная схема предложенного устройства.

Оно содержит элемент записи 1, элемент памяти 2, ключи 3 и 4, блок импульсного питания 5, элементы И 6 и 7 и триггеры 8 и 9.

Входное напряжение через элемент записи 1 подается на элемент памяти 2 и вход ключа 3. На управляющий вход ключа 3 подаются прямоугольные импульсы с тактовой частотой nf, поступающие со второго выхода блока импульсного питания 5.

Линейно изменяющееся напряжение треугольной формы с опорной частотой / с первого выхода блока импульсного питания 5 подводится к одному из входов ключа 4, другой вход которого соединен со вторым выходом блока импульсного питания 5.

Прямоугольные импульсные напряжения второго и третьего выходов блока импульсного питания 5 сдвинуты между собой по фазе на 180, Выходной сигнал ключей 4 и 3, выходы которых объединены, представляет собой поочередную коммутацию входного напряжения U„x и опорного сигнала треугольной формы, Этот сигнал поступает на входы элементов 7 и 6. Связь между входами элементов 6 и 7 и выходами ключей 3, 4 является емкостной, поэтому входной импульсный сигнал этих элементов симметричен относительно нулевого уровня. Эти импульсы находятся в противофазе.

Устройство работает следующим образом.

Подключение элементов И к блоку импульсного питания 5 позволяет получать на выходе элемента И 7 пачку последовательности импульсов тактовой частоты, длительность которой определена промежутком времени /< — t> а на выходе элемента И

6 — пачку импульсов, длительность которой определена промежутком времени 4 — 4.

Выходные сигналы элементов 6, 7 подаются на входы триггера 9.

С выхода триггера 9 импульсная последовательность с опорной частотой и длительностью импульсов, пропорциональной напряжению U„„, подается на один из входов триггера 8, который управляется этими

Зо

60 импульсами, а по другому входу он управляется импульсами со второго выхода блока 5. Выход триггера 8 соединен с элементом памяти 2. После окончания записи элемент 1 отключает источник входного сигнала У„от элемента памяти 2.

С выхода триггера 8 снимается последовательность импульсов, вольт-секундная площадь которых соответствует вольт-секундной площади разряда элемента памяти, причем для каждого устойчивого состояния это соответствие достигается в результате подачи импульсов с выхода триггера 8 на вход ЗУ по цепи обратной связи, и на элементе памяти 2 поддерживается неизменным уровень напряжения при отключенном источнике входного сигнала. Использование дополнительных элементов (ключа, двух элементов И и двух триггеров) позволяет производить сравнение входного и линейно изменяющегося сигналов без аналогового компаратора При этом уменьшается погрешность и расширяется динамический диапазон работы устройства.

Формула изобретения

Аналоговое запоминающее устройство, содержащее элемент памяти, соединенный с выходом элемента записи, первый ключ, один из входов которого соединен с первым выходом блока импульсного питания, вход элемента записи подключен ко входу устройства, отлич ающеес я тем, что, с целью повышения точности и расширения области применения за счет увеличения динамического диапазона работы устройства, в него введены два триггера, два элемента И и второй ключ, один из входов которого соединен с выходом элемента записи, другой вход второго ключа соединен со вторым выходом блока импульсного питания, с одним из входов первого элемента

И и с одним из входов первого триггера, выход которого подключен к элементу памяти и выходу устройства, выход второго ключа соединен с другим входом первого элемента И, с одним из входов второго элемента И и с другим входом первого ключа, выход которого подсоединен к другому входу второго элемента И, выходы элементов

И соединены со входами второго триггера, выход которого соединен с другим входом первого триггера.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

_#_<> 351245, кл. G 11С 27/00, 24.04.70.

2, Авторское свидетельство СССР

Ко 354421, кл. G 11С 27/00, 24.07.70.

3. «Отбор и передача информации». Киев, «Наукова думка», выпуск 25, 1970. «Схемы время-импульсных многоустойчивых элементов» (прототип).

769635

Составитель А. Воронин

Техред А. Камышникова

Корректор 3. Тарасова

Редактор Л. Утехина

Типография, пр. Сапунова, 2

Заказ 1998/15 Изд. М 496 Тираж 673 Подписное

НПО «Поиск» Государственного комитета СССР по делам изобретений и открытий

113035, Москва, 7К-35, Раушская наб., д. 4/5