Ассоциативное запоминающее устройство

Иллюстрации

Показать все

Реферат

 

-т К1 "-

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

771 71 9 (63) Дополнительное к авт. саид-ву (51)М К 3

G 11 С 15/00 (22) Заявлено 120978 (2 () 2665808/18-24 с присоедииеиием заявки Ì9 (23) Приоритет

Государственный комитет

СССР но делам изобретений и открытий

Опубликовано 15.10.80. Бюллетень ) (- 38

Дата опубликования описания 181080 (5З) M)(681. 327 (088. 8) (72) Автор. изобретения

В. Ф. Кирпичев (7! ) Заявитель (54 ) АССОЦИАТИВНОЕ ЗА11ОМИНАОЩЕЕ УСТРОЙСТВО

Изобретение относится к области запоминающих устройств и может быть использовано для записи, хранения и извлечения информации по ее признакам.

Известно ассоциативное запоминающее устройство, содержащее основные и дополнительные элементы памяти, соответствующие индикаторы совпадения, регистр опроса, первую, вто.Рую и третью группы элементов ИЛИ, элементы НЕ, первую и вторую группы элементов И, выходной регистр (1).

Недостатком этого устройства является .невозможность многоступенчатого доступа к извлекаемой из памяти информации.

Наиболее близким техническим решением к данному изобретению является ассоциативное запоминающее устройство, содержащее первый и второй накопители, индикаторы совпадения, первую, вторую, третью и четвертую группы элементов ИЛИ, первУю и втору.зс группы элементов НЕ, первую и вторую группы элементов И, регистр опроса, выходной регистр, причем первые входы индикаторов совпадения подключены первым выходам основных и выходам дополнительных элементов памяти накопителя, а вторые входы одних из индикаторов совпадения — к шинам опроса, одни -из которых соединены с выходами регистра опроса, а другие с управляющими входами элементов И первой группы, выходы индикаторов совпадения подключены соответственно ко входам элементов ИЛИ первой, второй и третьей групп, выходы элементов ИЛИ третьей группы соединены со входами элементов НЕ первой н второй групп, информационные входы элементов И первой и второй групп подключены к вторым выходам основных элементов памяти соответственно первого и второго накопителей. а выходы — ко входам элементов ИЛИ четвеотой группы, выходы которых соединены со входами выходного регистра (21.

Недостатком этого устройства является то, что хранимая в нем признаковая информация не может быть изменена при затжси в: него новой прнзнаковой информации, что существенно снижает область применения устройства.

Целью изобретения является расширение области применения устройства

771719 за счет обеспечения возможности выбора свободных разрядов и ячеек памяти при записи новой признаковой информации.

Поставленная цель достигается тем, что устройство содержит первые и вторые индикаторы несовпадения, третью, четвертую, пятую и шестую группы элементов И, пятую, шестую и седьмую группы элементов ИЛИ, третью группу элементов НБ, коммутаторы, блоки.местного управления, первую и вторую группы триггеров, элементы

НБ, причем вторые входы основных элементов памяти второго накопителя подключены к одним входам индикаторов несовпадения, другие входы кото- l5 рых соединены с шинами опроса, входы основных элементов памяти второго накопителя подключены к выходам одних из коммутаторов„ информационные входы которых соединены с шинами 2О ойроса, а управляющие входы — с выходами элементов ИЛИ седьмой группы, входы дополнительных элементов памяти второго накопителя подключены к к выходам других коммутаторов., первые входы которых соединены с выходами элементов И четвертой группы, а вторые входы — с выХодами одних из индикаторов несовпадения,и входами элементов ИЛИ пятой группы, выходы других индикаторов несовпадения подключены ко входам элементов ИЛИ шестой группы, выходы элементов ИЛИ пятой и шестой групп соединены со входами элементов И третьей группы, выходы которых подключены ко входам элементов НЕ третьей группы, и первыми входами элементов И четвертой группы, вторые входы которых соединены с перными выходами элементов ИЛИ второй группы, а третьи входы — с выходами gQ элементов НЕ второй группы,.выходы элементов ИЛИ первой и второй групп подключены к единичным входам первых триггеров первой группы и входам одних из блоков местного управления, первые выходы которых соединены с первыми входами элементов И пятой группы, а вторые выходы — с нулевы;— ми входами первых и единичньпаи входами вторых триггеров первой группы, нулевые входы которых подключены к выходам одних из элементов НБ, входы которых соединены соответственно с выходами элементов НЕ первой и второй групп, единичные выходы триггеров первой группы подключены соответст- 55 венно ко вторым и третьим входам элементов И пятой группы, выходы одних из элементов И пятой группы сое-. динены с управляющими входами элементов И первой группы, а выход каждо- о го другого элемента И пятой группы соединен с единичным входом каждого .первого триггера второй группы и входом другого блока местного управле-. ния, первый выход которого подключен к нулевому входу каждого первого и единичному входу каждого второго триггера второй группы, выходы элементов

HE третьей группы соединены со входами других элементов НЕ, выход каждого из которых подключен к нулевому . входу каждого второго триггера второй группы, единичные выходы триггеров второй группы и второй выход каждого из других блоков местного управления соединены соответственно с первым, вторым и третьим входами элемента И шестой группы, выход которого подключен к управляющему входу элемента И второй группы,.вторым входам других индикаторов совпадения первого накопителя и первым входам элементов

ИЛИ седьмой группы, вторые входы которых соединены с шинами опроса, подключенными к управляющим входам элементов И первой группы.

На чертеже изображена блок-схема предложенного устройства.

Устройство содержит первый накопитель 1, второй накопитель 2, основные элементы памяти 3, дополнительные элементы памяти 4, индикаторы совпадения 5, первую б, вторую 7 и третью 8 группы элементов ИЛИ, первую 9 группу элементов HE„ первую

10 группу элементов И, четвертую 11 группу элементов ИЛИ, вторую 12, третью 13, четвертую 14, пятую 15 и шестую 16 группы элементов И, пятую

17, 18 и седьмую 19 группы элементов ИЛИ, вторую 20 и третью

21 группы элементов НЕ, регистр опроса 2", выходной регистр 2, индикаторы несовпадения 24-1 и 24-2, коммутаторы 25-1 и 25-2, блоки местного управления 26, первую группу триггеров 27 и 28, элементы HE 29, вторую группу триггеров 30-1 и 30-2.

При этом индикаторы несовпадения

24-1 содержат последовательно соединенные элементы НЕ 31 и элементы

И 32, а индикаторы несовпадения 24-2 содержат послЕдовательно соединенные элементы HE 33 и элементы И 34. На чертеже обозначены также шины опроса

35.

Первые входы индикаторов совпаде-. ния 5 подключены к первым выходам основных 3 и выходам-дополнительных

4 элементов памяти накопителей 1 и 2, а вторые входы одних иэ индикаторов совпадения 5 подключены к шинам опроса 35, одни из которых соединены с выходами регистра опроса 22,,а другие - а управляющими входами элеReHToB И первой группы 10. Выходы индикаторов совпадения 5 подключены соответственно ко входам элементов

ИЛИ первой 6, второй 7 и третьей 8 групп. Выходы элементов ИЛИ третьей группы 8 соединены со входами элементов НЕ первой 9 и второй 20 групп.

Информационные входы элементов И пер771719 вой 10 и второй 12 групп подключены к вторым выходам основных элементов памяти 3 соответственно накопителей

1 и 2, а выходы — ко входам элементов ИЛИ четвертой группы 11, выходы которых соединены со входами выходного регистра 23. Вторые выходы основных элементов памяти 3 накопителя 2 подключены к одним входам индикаторов несовпадения 24-1 и 24-2

1 другие входы которых соединены с шинами опроса 35. Входы основных элементов памяти 3 накопителя 2 подключены к выходам коммутаторов 25-1, информационньй входы которых соединены с шинами опроса 35, а управляющие входы — с выходом элемента 35

ИЛИ седьмой группы 19. Входы дополнительных элементов памяти 4 накопителя 2 подключены к выходам коммутаторов 25-2, первые входы которых соеди— иены с выходами элементов И четвертой >Q группы 14, а вторые входы — с выходами индикаторов несовпадения 24-1 и входами элементов ИЛИ пятой группы

17. Выходы других индикаторов несов— падения 24-2 подключены ко входам 2 элементов ИЛИ шестой группы 18. Выходы элементов ИЛИ пятой 17 и шестой 18 групп соединены со входами элементов И третьей группы 13, выходы которых подключены ко входам элементов HE третьей группы 21 и первым входам элементов И четвертой. группы 14, вторые входы которых сое динены с первыми выходами элементов

ИЛИ второй группы 7, а третьи входы — с выходами элементов НЕ второй группы 20..Выходы элементов ИЛИ первой 6 и второй 7 групп подключены к единичным входам первых триггеров 27 первой группы и входам одних из блоков местного управления 40

26, первые входы которых соединены с первыми входами элементов И пятой группы 15, а.вторые выходы — с нулевыми входами первых 27 и единичными входами вторых 28 триггеров первой группы, нулевые входы которых подключены к выходам одних из элементов НЕ 29, входы которых соЕдинены соответственно с выходами элементов

НЕ первой 9 и второй 20 гРУпп. Единичные выходы триггеров 27 и 28 первой группы подключены соответственно к вторым и третьим входам элементов

И пятой группы 15. Выходы одних из элементов И пятой группы 15 соединены с управляющими входами элементов

И первой группы 10. Выход каждого из других элементов И пятой группы

15 соединен с единичным входом каждого первого триггера 30 1 второй группы и входом другого блока мест- Я) ного управления 26, первый выход которого подключен к нулевому входу каждого первого 30-1 и единичному входу каждого второго 30-2 триггера второй группы. Выходы элементов НЕ третьей группы 21 соединены со входами других элементов НЕ 29, выход каждого из которых подключен к нулевому входу каждого второго триггера 30-2 второй группы. Единичные выходы триггеров 30-1 и 30-2 второй группы и выход каждого из других блоков местного управления 26 соединены соответственно с первым вторым и третьим входами элемента И шестой группы 16, выход которого подключен

g управляющему входу элемента И второй группы 12, вторым входом других индикаторов совпадения 5 накопителя

1 и первым входам элементов ИЛИ седьмой группы 19, вторые входы которых подключены к шинам опроса 35, соединенным с управляющими входами элементов И первой группы 10.

Устройство работает следующим образом.

В предлагаемом устройстве соединены с единичными входами триггеров

30 выходы только тех элементов ИЛИ пятой группы 15, которые соответствуют первым восемнадцати ячейкам накопителя 2, соответственно выходы. элементов И шестой группы 16 подключены к первым входам только тех элементов ИЛИ седьмой группы 19, выходы которых соединен со входами коммутаторов 25-1 тех же первых восемнадцати ячеек второго накопителя 2.

Выходы элементов И пятой группы

15, соответствующих остальньм ячейкам второго накопителя 2, подключены к первым входам соответствующих элементов ИЛИ седьмой группы 19.

Во время работы устройства в первых восемнадцати ячейках накопителя

2 хранится признаковая информация, а информация, записанная в ячейки с девятнадцатой по тридцать девятую управляет записью признаковой информации. Если в каком-либо основном элементе памяти 3 записана "1", -o в дополнительном элементе памяти 4 в одноименном разряде по тому же адресу должен быть записан "0" и, наоборот, если в каком-либо дополнитель-. ном элементе памяти 4 записана "1", то в основном элементе памяти 3 в том же разряде по тому же адресу должен быть записан "О".

Признаковая.информация перед началом работы может быть нулевой на пример в первых десяти ячейках накопителя 1. В ячейках с одиннадцатой по тридцать девятую накопителя 2. записана информация, при которой выхоц двадцатой ячейки связан со входом ячеек с двадцать первой по двадцать девятую, выход каждой ячейки с тридцатой по.тридцать девятую связан со входом одной из ячеек соответственно с первой по десятую. При этом в двадцатой ячейке накопителя 2 записана "1" в основном элементе памяти 3 пятидесятого разряда и в до771719 полнительные элементы памяти 4 с тридцать пятого по сорок четвертый разряды, а в каждой из ячеек с трид-цатой по тридцать девятую содержится "1" в основном элементе памяти 3 одного определенного разряда и в дополнительном элементе памяти 4 следующего по порядку разряда.

Цикл записи начинается.с формирования на выходе регистра опроса 22 кода признаковой информации, например, при появлении на выходе регистра опроса 22 в 18-ом — 34-ом разрядах кода 11010010101010101(в коде крайней слева -18-ый разряд, а крайний справа -34-ый разряд, т. е. номера разрядов возрастают слева направо) выборка ни одной из ячеек с первой по восемнадцатую не разрешается, так как в 1-ой — 10-ой ; ячейках полностью отсутствует признаковая информация, а в 11- ой — 18-ой ячейках записанная QQ информация из-за отсутствия выборки первых десяти ячеек. не выбирается.

Но по наличию единицы на выходе регистра опроса 22 хотя бы в одном из, разрядов срабатывает элемент и 15 девятнадцатой ячейки и соответственно элементы И 15 двадцатой и тридцатой ячеек накопителя 2. При этом по сигналу с выхода элемента И 15 двадцатой ячейки, который; пройдя через элемент ИЛИ 19 двадцать первой,ячейки, поступает на управляющий вход ее коммутатора 25-1, в 51-ый разряд указанной двадцать первой ячейки в основной элемент памяти 3 записывается единица, выполняющая функцию выборки этой ячейки при записи новой информации во время следующих опросов, а по сигналу с выхода элемента И 15 тридцатой ячейки в основной элемент памяти 3 r:åðâoé ячейки 40 записывается указанный выше код, формируемый на выходе регистра опроса, так как срабатывает элемент

ИЛИ 19, относящийся к этой ячейке.

При формировании на выходе регист- 4» ра опроса в следующем цикле опроса (или записи при выявлении ее необходимости ) в 17-ом 34-ом разрядах кода 101010100101010000 на выходе первой ячейки срабатывают не только индикаторы совпадения 5 основных элементов памяти 3 в соответствующих разрядах но и индикаторы несовпадения 24 в 17-ом, в 23-ем, в 19-ом и в

24-ом разрядах. В результате этого на выходе элемента ИЕ 21 и соответст55 венно на входе триггера 30-1,относящегося к первой ."чейке, формир.ется сигнал, запрещающий срабатывание элемента И 16. Поэтому вновь ни одна из первых десяти яче- 40 ек не выбирается, что приводит к тому, что вновь срабатывают элементы

И 15 на выходах девятнадцатой и двадцатой ячеек, свидетельствуя о6 отсутствии выборки указанных десяти у ячеек при наличии, в то же время признаковой информации на выходе регистра опроса. Только в этом случае записанная ранее в 51-ый разряд двадцать первой ячейки единица о6еспечивает срабатывание элемента И 15 тридцать первой ячейки, запрещая при этом срабатывание обеспечивающего ранее запись признаков в основные элементы памяти 3 первой ячейки элемента И 15 тридцатой ячейки. B результате этого производится запись указанного выше кода в основные элементы памяти 3 второй ячейки. При этом по сигналу с выхода элемента

15 двадцатой ячейки производится запись единицы в 52-ой разряд двадцать второй ячейки, обеспечивая тем самым в дальнейшем запись в третью ячейку той признаковой информации, которая будет отличаться от информации первых двух ячеек. B то же время, по сигналу "1" с выхода элемента И 13 первой ячейки, запретившего, .как указано выше, через элемент HE 21 срабатывание элемента И 16 этой ячейки,а также по сигналам "1" с выхода элементов ИЛИ 7 первой ячейки означающим частичное совпадение признаков в коде, записанном в эту ячейку, и в коде признаковой информации с регистра опроса 22 и

НЕ 20 первой ячейки (означающим отсутствие в коце регистра опроса 22 запрещающих выборку данной ячейки признаков)срабатывает элемент и 14, отно— сящийся к первой ячейке по сигналу r которого разрешается срабатывание коммутаторов 25-2- на входе дополнительных элементов памяти 4 первой ячейки накопителя 2. В результате в зти элементы памяти 4 будут записаны поступающие с регистра опроса

22 единицы только в те разряды, в которых в основном элементе памяти 3 отсутствует "единица", например в

23-й разряд первой ячейки. При формировании на выходе регистра опроса в следующем цикле в 17-ом — 34-ом разрядах кода 101010100101010101 срабатывает элемент И 16 только на выходе второй ячейки. По сигналу с которого, прошедшему через элемент ИЛИ второй ячейки, в эту ячейку в основные элементы памяти 32-го и 34-ro разрядов будут за.писаны дополнительные и записанные в предыдущем цикле опроса единицы.

При следующих циклах записи срабатывание элементов И 15 на выходах ячеек с 22-ой по 29-ю и 32-ой по

39-ю обеспечивает управление записью признакозой информации, формируемой на выходе регистра опроса 22, в ячейки с 3-ей по 10-ю "àêîïèòåëåé 1 и 2.

Во вемя дальнейшей работы устройство работает в режиме распознавания (различения) в поступающем с регистра

771719

22 параллельном коде признаков опроса границ между различными признаками.

При этом в каждой по порядку паре разрядов в разрядах кода с 19-го по

34-ый единица н нечетном разряде соответствует одному уровню, например освещенности в определеннои точке (координате) одномерного пространства, а единица в четном разряде — другому в этой точке пространства. При появлении на выходе регистра опроса 22 в 19-ом-34-ом разрядах, например кода признаков опроса

1010010101010101, ни один из элементов И 15 накоПителя 2 не возбуждается, а из элементов И 15 накопителя 1 возбуждается только единственный, 15 тот который относится к первой ячейке.

По сигналу с этого элемента содержимое первой ячейки, н том числе и единица 18-го разряда, через элементы И 10 считывается в выходной регистр 23. Появление в 18-ом разряде выходного регистра единицы означает. что в сформированном на выходе регистра опроса вышеуказанном коде имеется только одна граница между различными признаками, которая находится между второй и третьей парои разрядов кода. В то же время, весь укаэанный выше код может быть считан в выходной регистр при появлении единицы в 18-ом разряде на 30 выходе регистра опроса 22. При поянлении далее на выходе регистра 22 в указанных выше разрядах последовательности кодов 1010100101010101, 1010101001010101, 1010101010010101, М

1010101010100101 поочередно срабатывают соответственно вторая, третья, четвертая и пятая ячейки (возбуждаются соответствующие элементы И 15 накопителя 1) и считываются единицы 40 н 17-ый,16-ый. 15-ый и 14-ый разряды выходного регистра, фиксирующие для каждого очередного кода опроса смещение границы на одну координату вправо. При этом при каждом опросе срабатывает элемент И 15 только у одной ячейки накопителя, так как

Элементы И 15 других ячеек заблокированы соответствующими, записанными ранее в дополнительные э BMeHTBI 4 этих ячеек, признаками. При появлении же на выходе регистра 22, например, кода 0101010101011010, считанная из шестой ячейки в 13-ый. разряд Регистра 23 единица фиксирует границу между признаками противоположного 55 знака, находящуюся между шестой и седьмой парой разрядов кода. При выборке любой из первых пяти ячеек одновременно выбирается и одиннадцатая ячейка со считыванием единицы в восьмой разряд регистра 23, фиксирующей границу одного знака, а при выборе любой из вторых пяти ячеек единицей, считанной из двенадцатой ячейки в седьмой разряд Регистра 23, фиксируется граница другого знака.

При формировании на выходе регистра

22 кода 1010010110101010 в четвертый разряд регистра 23 из 15-ой ячейки считывается единица, фиксирующая присутствие двух границ противоположного знака, а в третий разряд — единица, фиксирующая местоположение этих границ.

Согласование по времени работы всех элементон устройства, участвующих в считывании информации и в записи признаконой информации, осуществляется блоками местного управления

26. При поступлении на единичный вход какого-либо из триггеров ?7(или триггеров 30-1) разрешающего импульса, этот триггер устананливается в единичное состояние и при этом запускается один из блоков местного управления 26. Если не поступает импульс запрета с одного из элементов

ИЛИ 8, ИЛИ 17, ИЛИ 18 нулевой вход соответствующего триггера 28 <ли триггера 30-2),то через определенный промежуток времени на одном выходе блока местного управления 26 формируется импульс, разрешающий срабатывание элемента И 15 (или со ответственно И 16). После срабатывания этого элемента И 15 (или И 16) на другом выходе блока местного управления ?6 формируется импульс, устанавливающий триггеры 27 и 28 (или триггеры 30-1 и 30-2) в исходное состояние.

Технико-экономические преимущества описываемого устройства заключаются в том, что оно обеспечивает широкие возможности самоорганизации, а именно ныбора свободных разрядон и ячеек накопителей при записи новой, отличающейся от ранее записанной, признаковой информации, сортировки поступающей с регистра опроса признаковой информации путем разделения отличающихся друг от друга признаков и записи их в разные ячейки накопителей, а также перераспределения записанной информации по различным зонам накопителей, за счет чего существенно расширяется область применения ассоциативного запоминающего устройства.

Формула изобретения

Ассоциативное запоминающее устройство, содержащее первый и второй накопители и индикаторы совпадения, первую, вторую, третью и четвертую группы элементов ИЛИ, первую и вторую группы элементов НЕ, первую и вторую группы элементов И, регистр опроса, выходной регистр, причем первые входы индикаторов совпадения подключены к первым выходам основных и выходам дополнительных элементов памяти накопителей, а вторые входы

771719

12 одних из индикаторов совпадения — к шинам опроса, одни из которых соеди иены с выходами регистра опроса, а другие — с. управляющими входами элементов И первой группы, выходы индикаторов совпадения подключены соответственно ко вхьдам элементов ИЛИ первой, второй и третьей групп, выходы элементов ИЛИ третьей группы соединены со входами элементов НЕ первой и второй групп, информационные входы элементов И первой и второй групп подключены ко вторым выходам основных элементов памяти соответственно первого и второго накопителей, а выходы — ко входам элементов ИЛИ четвертой группы, виходы которых соеди-35 динены со входами выходного регистра, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства за счет обеспечения возможности выбора свободных разрядов. Щ и ячеек памяти при записи новой ризнаковой информации, устройство содержит индикаторы несовпадения, .третью четвертую, пятую и шестую группы элементов И, пятую, шестую и седьму10 группы элемен ов ИЛИ, третью группу элементов НЕ, коммутаторы, блоки местного управления, первую и вторую группы триггеров, элементы НЕ, причем вторые выходы основных элементов памяти второго накопителя подключены к одним входам индикаторов несовпадения, другие входы которых соединены с шинами опроса, входы основных элементов памяти второго накопителя подключены к выходам одних из коммутаторов, информационные входы которых соединены с шинами опроса, а управляющие входы— с выходами элементов ИЛИ седьмой группы, входы дополнительных эле- g{) ментов памяти второго накопителя подключены к выходам других коммутаторов, первые входы которых соединены с выходами элементов И четвертой группы,а вторые входы — .с выходами одних из индикаторов несовпадения и входами элементов ИЛИ пятой группы, выходы других индикаторов несовпадения подключены ко входам элементов ИЛИ

Шестой группы, выходы элементов ИЛИ пятой и шестой групп соединены со входами элементов И третьей группы, выходы которых подключены ко входам элементов HE третьей группы, и первыми входами элементов И четвертой группы, вторые входы которых аоеди- 55 нены с первыми выходами элементов

ИЛИ второй группы, а третьи входы с выходами элементов НЕ второй группы, выходы элементов ИЛИ первой и второй групп подключены к единичным входам первых триггеров первой группы и входам одних из блоков местного управления, первые выходы которых соединены с первыми входами элементов

И пятой группы, а вторые выходы — с нулевыми входами первых и единичными входами вторых триггеров первой группы, нулевые входы которых подключены к выходам одних из элементов

НЕ, входы которых соединены соответственно с выходами элементов HF. первой и второй групп, единичные выходы триггеров первой группы подключены соответственно к вторым и третьим входам элементов И пятой группы, выходы одних из элементов И пятой группы соединены с управляющими входами элементов И первой группы, а выход каждого другого элемента И пятой группы соединен с единичным входом каждого первого триггера второй группы и входом другого блока местного управления, первый выход которого подключен к нулевому входу каждого первого и единичному входу каждого второго триггера второй группы, выходы элементов НЕ третьей группы соединены со входами других элементов НЕ, выход каждого из которых подключен к нулевому входу каждого второго триггера второй группы, единичные выходы триггеров второй группы и второй выход каждого из других блоков местного управления соединены соответственно с первым, вторым и третьим входами элемента И шестой группы, выход которого подключен к управляющему входу элемента

И второй группы, вторым входам других индикаторов первого накопителя и первььч входам элементов ИЛИ седьмой группы, вторые входы которых соединены с шинами опроса, подключенными к управляющим входам элементов И первой группы.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР по заявке М 2359707/18-24, кл. Я 11 С 15/00, 1977.

2.. Авторское .свидетельство СССР по заявке 2588347/18-24, кл. Я 11 С 15/00, 1978(прототип).

771719

Составитель B.Ãîääîíoâà

Редактор Н. Каменская Техред М.Петко Корректор Ю. Макаренко

Заказ 6706/64 Тираж 662 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, К-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная,4