Аналоговое запоминающее устройство

Иллюстрации

Показать все

Реферат

 

I . Сяивте

Сюоз Советских

Социалистических

Республик

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

<п771729 (61) Дополнительное к авт. свид-ву (22) Заявлено 16.1078 (21) 2674700/18-24 с присоединением заявки ¹ (23) Приоритет

Опубликовано 15.10.80. Бюллетень ¹38

Дата опубликования описания 25 . 10. 80 (51}м. кл.з

G 11 С 27/00

Государственный комитет

СССР по делам изобретений н открытий (53} УДК 681. 327..66(088.8) (72) Автор изобретения

В.И.Анисимов (71) Заявитель (54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение отно=ится к аналоговой технике и может быть использовано в системах управления движущихся объектов и устройствах для неограниченного во времени хранения 5 мгновенного значения напряжения непрерывного аналогового сигнала.

Известно устройство для запоминания мгновенного значения непрерывного сигнала (Ц, запоминающий . 10 элемент которого выполнен в виде генератора периодических колебаний на транзисторе, охваченного ho переменному току цепью отрицательной обратной связи через последователь-. 15 но соединенные резистор и диод, выход генератора через трансформатор соединен с входом усилителя, а вход по переменному току зашунтирован полупроводниковым диодом, через двух- ф позиционный переключатель связан с источником отрицательного вход-ного напряжения, а через цепь положительной обратной связи, состоящей иэ цепочки последовательно соединен - 25 ных резистора, диода и интегрирующего RC-звена — с выходом усилителя..

Основным недостатком этого устройства является то, что оно не может хранить мгновенное значение напря- QQ жения непрерывного аналогового сигнала неограниченное время из-эа отсутствия в устройстве базового элемента памяти мгновенного значения напряжения, параметры которого после переключения схемы в режим хранения, не зависели бы от процессов, происходящих в схеме, и были неизменными во времени.

Наиболее близким по технической сущности к данному изобретению является устройство для долговременного запоминания мгновенных значе ний аналоговых сигналов (2), относящееся к классу долговременных дискретных конденсаторных запоми- нающих устройств многократного действия с узлом переработки аналогоВой информации в код и узлом обратного преобразования кода в аналоговую величину. Элементарная ячейка памяти представляет собой сочетание следящей схемы и время-импульсного разового многоустойчивого элемента (МУЭ) с многогорбой амплитудной характеристикой.

Число равновесных состояниЯ МУЭ определяется соотношением опорной и тактовой частот, которое выбирает771729 ся разработчиком, исходя из требуемой точности устройства.

В состав МУЭ входит буферный каскад, компаратор, RS-триггер и усилитель тока. На один вход компаратора поступает напряжение треугольной формы с выхода внешнего генератора треугольного напряжения, а на другой вход — напряжение с запоминающего конденсатора через буферный каскад, выполненный на двух транзисторах. Выход компаратора соединяется с одним из входов RS-триггера, на другой вход которого поступают прямбугольные импульсы с выхода внешнего генератора прямоугольных импульсов. Импульсы с выхода RS-триггера через усилитель тока на одном транзисторе, поступают на подзаряд конденсатора.

Длительность этих импульсов обратно пропорциональна уровню напряжения на конденсаторе. При изменении входного напряжения от нуля до минимальной величины,.изменения длительности импульсов на выходе

RS-триггера имеют место и раз, где

n соотношение частот генератора прямоугольных импульсов и треугольного напряжения.

Следящая схема устройства памяти состоит из компаратора, инвертора на транзисторе и двух зарядноразрядных усилителей на двух транзисторах и разделительных полупроводниковых диодах.

На один вход компаратора поступает входной сигнал, на другой его вход — сигнал с запоминающего конденсатора через буферный каскад. По команде внешнего источника управляющий сигнал блокирует выход компаратора и напряжение на конденсаторе сохраняется за счет работы МУЭ.

Недостатком такого устройства является то, что точность его работы в режиме хранения аналогового сигнала ограничена заранее выбранным конечныч числом дискретных равновесных состояний в многогорбой амплитудной характеристике МУЭ.

Целью изобретения является повышение точности работы устройства.

Поставленная цель,цостигается тем, что в аналоговое запоминающее устройство, содержащее усилитель, вход которого соединен с накопительным элементом, например с одной из обкладок конденсатора, другая обкладка конденсатора соединена с шиной нулевого потенциала, компаратор, один из входов которого соединен с выходом устройства, другой вход компаратора подключен к первой шине управления, выход компаратора соединен с R-входом первого RS-триггера, первый и второй нелинейные элементы, например диоды, вторую и етью шины управления, введены

f0

ЗО

55 коммутатор, второй RS-триггер, третий нелинейный элемент, например диод, элемент задержки, два ключа, элемент И и двоичный счетчик, один из входов которого соединен с выходом первого ключа, другой вход двоичного счетчика соединен с выходом элемента задержки, выходы двоичного счетчика подсоединены ко входам элемента И, выход которого подключен к S-входу первого RS-триггера, выходы которого соединены соответственно со входом элемента задержки.и одним из входов первого ключа, другой вход первого ключа подсоединен ко второй шине управления, выход компаратора соединен с анодом первого диода, вход элемента задержки подключен к аноду второго диода, катоды первого и второго диодов соединены с R-входом второго

RS-триггера и катодом третьего диода, S-вход второго RS-триггера соединен с одним из входов первого ключа, анод третьего диода соединен с третьей шиной управления и одним из входов коммутатора, другой вход которого соединен со входом устройства, выход коммутатора подсоединен к одной из обкладок конденсатора и одним из входов второго ключа, другой вход которого соединен с выходом второго RS-триггера, выход второго ключа соединен с первой шиной управления.

На фиг. 1 представлена функциональная схема предложенного устройства; на фиг. 2 — временная диаграмма работы устройства.

Оно содержит коммутатор 1, усилитель 2, накопительный элемент, например конденсатор 3, ключи 4 и

5, компаратор б, RS-триггеры 7 и 8, элемент И 9, двоичный счетчик 10, элемент задержки 11, нелинейные элементы, например диоды 12-14, шины управления 15-17, шину нулевого потенциала 18.

Устройство работает в двух режимах: в режиме "слежения" — выходной сигнал устройства следует за изменениями входного сигнала; в режиме "памяти" — устройство сохраня- . ет мгновенное значение аналогового входного сигнала, которое имело место в момент поступления команды

"память".

Режим "слежения"

Командный сигнал "слежение" в виде напряжения постоянного тока, соответствующего логической "1", поступает с шины 17 на вход коммутатора 1 и через диод 14, включенный в прямом направлении, íà R-вход триггера 8, устанавливая íà его инвентирующем выходе постоянное напряжение, соответствующее логическому "0". Это напряжение поступает на вход ключа 5 и переводит его в

771729 разомкнутое состояние, тем самым размыкая цепь подзаряда конденсатора 3 напряжением с шины 15, кото. рое подается от внешнего генератора треугольного напряжения (ГТН), Одновременно коммутатор 1 замыкает цепь прохождения напряжения со входа устройства на заряд конденсатора 3 и далее через усилитель 2 передает этот сигнал на выход .Устройства.

Усилитель 1 представляет собой электрическую схему с выходным сопротивлением R -+О и входным со@их противлением R „ с коэффициентом передачи К=+1.

Постоянная времени заряда конденсатора 3 определяется произведением величины его емкости на выходное сопротивление источника входного сигнала в соответствии с формулой (1) 5

t0

ЗО

5.

65 с выем„., (f) где Т вЂ” постоянная времени цепи заряда конденсатора 3;

С вЂ” величина емкости конденсатора 3;

В, — выходное сопротивление источника входного сигнала (принимаем Р коммутатора вх

1 в замкнутом состоянии равным О).

При значении Т с< Те „(где Ти„„„минимально возможный период колебаHHA составляющей спектра аналогового входного сигнала) можно считать, что устройство безынерционно передаеТ напряжение входного сигнала на его выход.

Напряжение с выхода усилителя 2 поступает на один из входов компаратора б, на другой вход которого поступает напряжение с шины 15.

На выходе компаратора б формируются прямоугольные положительные импульсы в каждый момент превышения мгновенным значением положительного напряжения аналогового входного сигнала текущего значения треугольного напряжения ГТН, присутствующего на шине 15. Длительность этих импульсов прямо пропорциональна мгновенному значению напряжения аналого вого входного сигнала.

Эти импульсы поступают на Я-вход триггера 7 и устанавливают на его неинвертирующем выходе напряжение, соответствующее логической "1", а на инвертирующем выходе напряжение, соответствующее логическому "0".

Это управляющее напряжение, соответствующее логической "1", одновременно поступает на:, 5-вход триггера 8, íà R-входе которого присутствует в режиме "сле- жения" запрещающее напряжение, соответствующее логической "1". Эта Команда препятствует изменению логи35

40 ческого состояния напряжения на его выходе;

R-вход этого же триггера 8 через диод 13, включенный в прямом направлении. Эта команда дополнительно блокирует изменение логического состояния напряжения на его выходе, которое не должно произойти раньше, чем закончится импульс на выходе компаратора; на вход ключа 4, который замыкает цепь прохождения положительных прямоугольных импульсов с шины

15 на счетный вход двоичного счетчика 11.

Управляющее напряжение, соответствующее логическому "О", с инвертирующего выхода этого триггера 7 поступает на: вход двоичного счетчика через цепь задержки времени 11; на R-вход триггера 8 через диод

13, включенный в прямом направлении.

При наличии на входах счетчика

10 напряжения, соответствующего логической "1", на входе элемента

И 9 также появляется "1", которая поступает на 5-вход триггера 8.

В течение времени присутствия на

Я-входе триггера 8 запрещающего импульса положительной полярности, поступающего с выхода компаратора б, единичные импульсы положительной полярности с выхода элемента И 9 не вызывают изменения логических уровней напряжений на его выходах.

По окончании действия импульса на выходе компаратора б, длительность которого пропорциональна мгновенному значению выходного напряжения устройства, появление положительного импульса на выходе элемента И 9 вызывает изменение состояния триггера 8 на обратное.

Теперь на неинвертирующем выходе триггера 7 появится логический "О", который поступает на вход ключа 5, размыкающего цепь прохождения импульсов с шины 16 на вход счетчика

10, а на инвертирующем выходе появится логическая "1", которая через элемент задержки 11 вызывает обнуление выходов счетчика 10.

Одновременно с этим пропадает положительный импульс на выходе эле. мента И 9„ но выходные напряжения триггера 7 сохраняются до момента прихода следующего положительного импульса с выхода компаратора б на вход триггера 7.

Далее процессы в устройстве повторяются.

Режим "памяти"

Команда "память" поступает с шины 17 в виде напряжения постоянного тока,соответствунщегологическому "0", По этой команде комйутатором 1 размыкается цепь прохождения напряжв771729 ния входного сигнала на заряд конденсатора 3 и снимается через диод 14, включенный н прямом направлении, запрещающее напряжение на входе триггера 8, выход которого управляет ключом 5, через который осуществляется подзаряд конденсатора 3 от напряжения с шины 15. Момент поступления команды "память" может иметь на оси времени два значения относительно временного положения импульсного напряжения на выходе компаратора 6 (фиг.2): при наличии положительного импульса на выходе компаратора б (точка А на эпюре 31); при отсутствии положительного 15 импульса на его выходе (точка Е на эпюре 19) .

В первом случае благодаря присутствию на входе триггера 8 положительного импульса с выхода триггера 7, Щ напряжение на его выходе изменит свое логическое состояние с ""О" на

"1" после окончания импульса.на выходе компаратора б, и ключ 4 начнет пропускать на подзаряд конденсатора

3 с шины 15 импульс, амплитуда которого будет определяться точкой В (эпюра 31) напряжения с шины 16, т.е. с окончанием импульса на выходе компаратора б и появлением на выходе элемента И 9 очередного импульса (эпюра 26) положительной полярности, произойдет запирание ключа 4 и отсечка импульса с шины 15 укаэанной амплитуды (точка С эпюры

31). После чего конденсатор 3 начнет разряжаться до точки D (эпюра 31) с последующим подзарядом конденсатора 3 очередным импульсом с шины

15 амплитудой, определяемой точкой

С (эпюра 31), 40

Этот процесс будет повторяться неограниченное время.

Во втором случае (точка Е эпюры

31) отличие в работе устройства состоит только в том, что подзаряд конденсатора 3 будет происходить импульсом с шины 15 от точки О до точки

С (эпюра 31).

Частота повторения импульсов с ши. ны 15 выбирается из условия, чтобы за один такт повторения, снижение исходного напряжения на конденсаторе 3 за счет разряда — ь0 не пренысило неличины зоны — а1

Значение 0 определяется по формуле (2I 55

U 37Å ХР

С С

МОКС где ь0 - уменьшение напряжения на б конденсаторе за один пери- @ од (T ) колебаний напрятр. жения на шине 15;

3 — суммарный ток разряда конР денсатора 3, определяемый шунтирующим действием сопротивления утечки конденсатора 3, внутренним сопротивлением коммутатора и ключей 4 и 5 в разомкнутом состоянии и входным сопротивлением усилителя 2;

С вЂ” величина емкости конденсатора 3; а1, „- MaKCHMaJIbHQI допустимое уменьшение напряжения на конденсаторе 3 за один период колебаний напряжения на шине 15.

Значение ы с, определяется по

МОКС формуле (3)

МОКС МОКС 45 тр где 0макс — максимальное значение астр плитуды импульса на шине 15.

Значение Оиакс выбирается несколько большим максимального заданного значения выходного напряжения устройства (Омас > Оаы» );

Т вЂ” длительность периода следо

16 вания импульсов на шине 16. ВыбиT5((Тт m — количество ймпульсов с шины

16, соответствующих единичному состоянию выходных напряжений двоичного счетчика.

Повышение точности в предложенном устройстве, по сравнению с прототипом, достигается наличием в нем коммутатора, RS òðèããåðà, двоичного счетчика, элемента И, элемента задержки и двух ключей, которые размыкают связь между цепью заряда конденсатора и выходом схемы коррекции постоянно н режиме "слежения" и замыкают только на время прохождения зарядного импульса с первой шины управления в режиме "памяти".

Формула изобретения

Аналоговое запоминающее устройство, содержащее усилитель, вход которого соединен с накопительным элементом, например с одной из обкладок конденсатора, другая обкладка конденсатора соединена с шиной нулевого потенциала, компаратор, один из входов которого соединен с выходом усилителя и выходом устройства, другой вход компаратора подключен к первой шине управления, выход компаратора соединен с R-входом первого RS-триггера, первый и второй нелинейные элементы, например диоды, и вторую и третью шины управления, о т л и ч а ю щ е е с я тем, что, с целью повышения точности устройства, в него введены компаратор, второй RS-триггер, третий нелинейный элемент, например диод, элемент задержки, два ключа, элемент И и двоичный счетчик, один из входов которого соединен с выходом перного ключа, другой вход двоичного счетчика соединен с выходом элемента задерМки, выходы двоичного счетчика подсо771729

10 единены ко входам элемента И, выход которого подключен к S-входу первого RS-триггера, выходы которого соединены соответственно со входом элемента задержки и одним из входов первого ключа, другой вход первого ключа подсоединен ко второй шине управления, выход компаратора соединен с анодом первого диода, вход элемента задержки подключен к аноду второго диода, катоды первого и второго диодов соединены с R-входом второго RS-триггера и катодом третьего диода, S-вход второго RS-триггера соединен с одним из входов первого ключа, анод третьего диода соединен с третьей шиной управления и одним из входов коммутатора, другой вход которого .соединен со входом устройства, выход коммутатора подсоединен к одной из обкладок конденсатора и одним из входов второго ключа, другой вход которого соединен с выходом второго RS-триггера, выход второго ключа соединен с первой шиной управления.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

9 257156, кл. G 11 С 27/00, 1968. 2. "Автометрия", Р 3, 1972, с. 122-125 (прототип).