Устройство синхронизации фаз сигналов двух генераторов
Иллюстрации
Показать всеРеферат
ь.яеаюю «\ьеев аю
О %X. ."А.Я И Е
ИЗОБРЕТЕНИЯ
Союз Советскик
Социалистическик
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 150578 (21) 2629420/18-09 с присоединением заявки ¹â€” (23) Приоритет—
Опубликовано 15,1084 Бюллетень № 38
Дата опубликования описания 2(11080 (51)М. Кл.з
Н 03(. 7/00
Государственный комитет
СССР по делам изобретений и открыти и (53) УДК621. 396. .662(088.8) (72) Авторы, изобретения
Г. Д. Новиков, А. Г. Козодаев, И. М. Болотов, В. С. Лагутенков н Е. Н. Красненок (71) Заявитель (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ ФАЗ СИГНАЛОВ ДВУХ
ГЕНЕРАТОРОВ
Изобретение относится к радиоизмерительной технике и может использоваться для синхронизации одного генератора по фазе другого.
Известно устройство синхронизации 5 фаз сигналов двух генераторов, содержащее последовательно соединенные местный генератор, управляемую линию задержки и преобразователь частоты, последовательно соединенные опорный ге- 10 нератор и фазовый дискриминатор, последовательно соединенные реверсивный счетчик и дешифратор, элемент И и три ключа, при этом управляющий вход первого ключа соединен с выходом эле-15 мента И (1J .
Однако известное устройство имеет невысокую точность синхронизации фазы выходного сигнала.
Цель изобретения — повьвнение точ- 20 ности синхронизации фаз.
Для этого в устройстве синхронизации фаэ сигналов двух генераторов, содержащем последовательно соединенные местный генератор, управляемую 25 линию задержки и преобразователь частоты, последовательно соединенные опорный генератор и фазовый дискриминатор, последовательно соединенные ,реверсивный счетчик и дешифратор, 3Q элемент И и три ключа, при этом управляющий вход первого ключа соединен с выходом элемента И, согласно изобретению между выходом реверсивного счетчика, вход которого подключен к выходу преобразователя частоты, и входом элемента И включены последовательно преобразователь код-напряжение и амплитудный компаратор, между выходом опорного генератора и другим входом элемента И включен блок анализа, между выходом фазового дискриминатора и входом второго ключа включена коммутируемая зарядно-разрядная цепь, между выходом дешифратора и уп- . равляющим входом управляемой линии задержки включены последовательно коммутируемые источники постоянного напряжения и коммутируемые запоминающие элементы, управляющий вход которых через третий ключ подсоединен к другому выходу дешифратора, при этом выход второго ключа подсоединен к управляющему входу управляемой линии задержки и к другому входу амплитудного компаратора, управляющие входы второго и третьего ключей подсоединены к выходу блока анализа, вход первого ключа подсоединен к выходу преобразователя код-напряжение, а вы771886 ход — к управляющему входу управляемой линии задержки, вход запуска реверсивного счетчика подключен к выходу амплитудного компаратора, а другой вход фазового дискриминатора подключен к выходу управляемой линии
Задержки, являющейся выходом устройства.
На фиг. 1 изображена структурная электрическая схема предложенного устройства синхронизации фаэ сигналов двух генераторов; на фиг. 2 (а-д)эпюры, пояснянхцие работу устройства.
Устройство синхронизации фаз сигналов двух генераторов содержит местный генератор 1, управляемую линию задержки 2, преобразователь частоты 15
3, опорный генератор 4, фазовый дискриминатор 5, реверсивный счетчик 6, дешифратор 7, элемент И 8, ключи: первый 9, второй 10, третий 11, преобразователь 12 код-напряжение (ПКН), амплитудный компаратор 13, блок анализа 14, коммутируемую зарядно-разрядную цепь 15, блок 16 коммутируемых источников постоянного напряжения и блок 17 коммутируемых запоминающих элементов.
Блок 16 коммутируемых источников постоянного напряжения включает в себя источники 18, 19 и коммутатор 20.
Блок коммутируемых запоминающих элементов 17 содержит конденсаторы 21 и
22, кнопку 23 и коммутатор 24. Коммутируемая зарядно-разрядная цепь 15 состоит иэ резисторов 25 и 2 б, источника 27 постоянного напряжения и коммутатора 28. 35
Устройство может работать в двух режимах: режиме слежения эа фазой выходного сигнала относительно фазы опорного сигнала и в режиме "памяти" фазы опорного сигнала. 40
С выхода местного генератора 1 сигнал подается на вход управляемой линии задержки 2, выполненной, например, на варикапах. Задержка и, следо. вательно, фаза выходного сигнала за- 45 висят от приложенного к ее управляющему входу постоянного напряжения, источником которого служит один из конденсаторов 21 или 22. Пусть в исходном состоянии конденсатор 22 подключен при помощи коммутаторов 24 и 20 к источнику 18 с напряжением Е, которое выие напряжения источника 19, равного Е1, а конденсатор 21 — к управляющему входу линии задержки 2, второму входу амплитудного компаратора 13 и выходам ключей 9 и 10.
Таким образом, конденсатор 21 на данный момент времени является рабочим, а конденсатор 22 — вспомогательным. Рабочий конденсатор всегда под- ф9 ключен к управляющему входу линии задержки 2, а вспомогательный конденсатор, в зависимости от уровня напряжения на рабочем конденсаторе — к одному иэ источников 18 и 19. 45
Работа устройства в режиме слежения начинается по команде "Пуск" нажатием кнопки 23. При этом конденсатор 21 подключается параллельно конденсатору 22 и на них устанавливается напряжение
U U Е U с 2 1 с щах
Величина напряжения Е выбирается такой, чтобы при воздействии его на управляющий вход линии задержки 2 задержка фазы входного сигнала равнялась
Ь Р (n + 1)21 + о, где и — целое число;
Р— произвольный фазовый сдвиг, Значение и рассчитывается для каждого конкретного случая реализации линии задержки на варикапах.
На амплитудном компараторе 13 в данный момент сравниваются напряжение U = Ос„1с,1,и напряжение U <, сни; маемое с выхода преобразователя 12 код-напряжение, величина которого зависит от состояния реверсивного счетчика б.
Пусть в исходном состоянии выполняется неравенство:
U — 0 пкн
0 где 0 — напряжение на выходе ПКН 12, соответствующее единице младшего разряда, при этом амплитудный компаратор
13, управляющий работой реверсивного счетчика 6, обеспечивает его работу в режиме сложения импульсов с выхода преобразователя частоты 3. Работа счетчика б на сложение продолжается до тех пор, пока напряжение на выходе
ПКН 12 с точностью до 0„/2 не станет равным напряжению на конденсаторе 21.
После этого сложение импульсов прекращается, а на реверсивном счетчике б фиксируется кодовая комбинация, соответствующая напряжению на конденсаторе в данный момент..
На фиг. 2а изображен график изменения разности фаз входного и опорного сигналов во времени. В зависимости от соотношения фаз выходного и опорного сигналов на выходе фазового дискриминатора 5 будет сигнал положительной или отрицательной полярности.
После того, как на конденсаторе 21 установилось напряжение Осщ„ Е (после нажатия кнопки 23), соотношение фаэ стало таков, что фаза сигнала местного генератора 1 отстает на величину Ь4Ф„ от фазы опорного сигнала (см. фиг. 2а). Тогда отрицательное напряжение на выходе фазового дискриминатора 5, действующее в интервале (О, с,).. (фиг. 2б), воздействуя на коммутатор 28, подключает через нормально замкнутый второй ключ 10 к конденсатору 21 разрядный резистор
25, и конденсатор 21 начинает раэряж ся (кривая 1 фиг. Зв).
771886
В соответствии с этим изменяется и величина задержки, компенсируя начальное рассогласование фаз выходного и опорного сигналов.
Разряд конденсатора 21 продолжается до тех пор, пока на выходе фазового дискриминатора 5 не появится напряжение Офд противоположной полярности, которое отключает резистор 25 и подключает зарядную цепь, состоящую из резистора 26 и источника 27 постоянного напряжения величиной Е> на промежуток времени pt,, сЯ(фиг. 2б) до следующего изменения йолярности напряжения на выходе фазового дискриминатора 5.
Таким образом, разность фаз выходного .и опорного сигналов поддерживается близкой к нулю, а напряжение на рабочем конденсаторе изменяется, пуль сируя с определенной частотой относительно истинного закона изменения напряжения (кривая 2,фиг. 2в). Точность слежения и амплитуда пульсируюшего напряжения (фиг. 2в) определяются величиной постоянных разряда и заряда, чувствительностью фазового дискриминатора 5, коммутатора 28 и управляемой линии задержки 2.
Одновременно появляющаяся с изменением U, разность:
t Uc, — "пкн 7 будет отрабатываться при помощи до-. полнительной следящей системы, которую образуют амплитудный компаратор
13, реверсивный счетчик 6., ПКН 12.
Непрерывная работа фаэовращателя, роль которого выполняет управляемая лйния задержки 2, обеспечивается за счет переключения конденсаторов 21 и 22 с помощью коммутатора 24, управление которым осуществляется по командам с дешифратора 7. Начиная с момента времени t> (фиг. 2в), напряжение на конденсаторе 21 растет.
При достижении в момент времени Ь напряжением на конденсаторе 21 некоторого уровня пкн
<пор
UCmIg
При достижении напряжением на рабо чем конденсатора 21 уровня, равного
О „ (см. фиг. 2в), разность фаз между входным и выходным сигналами линии задержки 2 составит величину:
)Р (и + 1)2Й + Ро
I с дешифратора 7 на коммутатор 20 выдается перепад напряжения отрицательной полярности в интервале времени (t<, t4) (фиг. 2г), с появлением которого происходит переключение вспомогательного конденсатора 22 от источника 18 к источнику 19, величина напряжения на котором выбирается равной
При этом рабочий конденсатор 21 отключается от управляющего входа линии задержки 2 и íà его место подключается вспомогательный конденсатор 22, который с момента времени становится рабочим и напряжение на котором в момент переключения равно
U ;, а разность фаз между входным и опЪрным сигналами при этом стано.— вится равной
10 + ро, Переключение конденсаторов осуществляется сигналом с выхода дешифратора 7 {момент времени t4 на фиг. 2д) коммутатором 24 при замкнутом третьем ключе 11 После коммутации имеет место неравенство
U1 ОС ОПк t> g
Поэтому дополнительная следящая система (6, 12, 13) отработает поя2О вившееся рассогласование до выполнения неравенства:
Ч1
cg "пкн <
Кроме того, учитывая, что напряжение на конденсаторе 22 Uq> К "спор интервале времени (с4, t> кондейсатор 21, ставший вспомогательным, в момент времени t подключается к ис4 точнику 19.
Характер изменения напряжения на конденсаторе 22 в интервале (t4 » t ) (фиг. 2в) аналогичен изменению напряжения на конденсаторе 21 в интервале (с1 t4)
Таким образом, всякий раз при достижении на рабочем конденсаторе напряжения Uc,„ èëè Uc1II> к управляющему входу линии задержки 2 подключа ":я вспомогательный конденсатор, напряжение на котором равно Ос,„
40 или U ; = E, соответственно, а рабОчий кондейсатор становится вспомогательным и подключается к соответствующему источнику постоянного напряжения с напряжением Е, или Е .
4 Следовательно в данном устройстве синхронизации фаз в режиме слежения одновременно работают две следящие системы.
Первая основная система слежения эа фазой выходного сигнала, состоящая из линии задержки 2, фазового дискриминатора 5, коммутатора 28, резисторов 25 и 26 с источником 27 постоянного напряжения, нормально замкнутого второго ключа 10, коммутатора 24 с конденсаторами 21 и 22;
Вторая дополнительная система слежения эа напряжением на .рабочем конденсаторе, состоящая из амплитудного компаратора 13, реверсивного счетчика ф0 6, ПКН 12, дешифратора 7, нормально замкнутого третьего. ключа 11, коммутатора 20, источников постоянных напряжений 18 и 19 и коммутатора 24 °
Дополнительная следящая система в режиме слежения обеспечивает непрерив771886 ную работу основной следящей системы при превышении разностью фаз между сигналами опорного и местного генераторов величины 2Ж (диапазона перестройки управляемой линии задержки), Кроме того, дополнительная следящая система обеспечивает длительное хранение фазы опорного генератора с высокой точностью.
При аварии опорного. генератора блоком анализа 14 выдается команда "Память", в результате чего с помощью второго ключа 10 размыкается основная система слежения за фазой, второй выход дешифратора 7 отключается от управляющего входа коммутатора 24 с помощью третьего ключа 11 и при наличии на выходе амплитудного компаратора
13 напряжения, равного нулю, выход
ПКН 12 через первый ключ 9 подключается к управляющему входу линии задержки 2 и рабочему конденсатору, так как при одновременном воздействии нулевого напряжения и напряжения команды "Память" на вход элемента .И 8 первый ключ 9 замыкается и напряжение, действующее на выходе ПКН 12,, будет являться источником постоянного напряжения на рабочем конденсаторе. В случае сбоя реверсивного счетчика 6 в режиме "Память" нарушается выполнение неравенства
10 — О„,„ Ñ e"2 (1)
В результате напряжение с выхода компаратора 13 будет отлично от нуля, элемент И 8 разомкнет первый ключ 9 и рабочий конденсатор отключится от выхода ПКН 12; в то же время в зависимости от знака разности напряжений на выходе компаратора 13 реверсивный счетчик 6 изменит свое состояние таким образом, чтобы исключить появившееся рассогласование (неравенство 1) и восстановить равенство входных напряжений ПКН 12. При этом фиксируется состояние реверсивного счетчика 6 и заьыкается первый ключ 9. Учитывая, что время пересчета счетчика 6, определяемое по формуле
1 „=2 у где m — число разрядов счетчика 6;
fg — частота на выходе преобразователя частоты 3, мало по сравнению с постоянной времени разряда рабочего конденсатора, практически напряжение на рабочем конденсаторе за интервал времени восстановления показаний счетчика 6 после сбоя счетчика при разомкнутом первом ключе 9 не изменится.
Таким образом, при наличии команды "Память" и равенстве напряжений на рабочем конденсаторе и выходе ПКН
12 на выходе линии задержки 2 будет фиксироваться последнее значение фазы выходного сигнала, равное фазе опорного генератора 4, т. е. устройство будет постоянно "помнить" фазу опорного генератора, вышедшего из строя.
Данное устройство, по сравнению с известным, обеспечивает более высокую точность синхронизации местного генератора относительно фазы опорного генератора и хранения фазы опорного генератора.
Формула изобретения
Устройство синхронизации фаз сиг15 налов двух генераторов, содержащее последовательно соединенные местный генератор, управляемую линию задержки и преобразователь частоты, последовательно соединенные опорный генератор
Щ и фазовый дискриминатор, последовательно соединенные реверсивный счетчик и дешифратор, элемент И и три ключа, при этом управляющий вход первого ключа соединен с выходом элемента И, о т л и ч а ю щ е е с я тем, что, с целью повышения точности синхронизации фаз, между выходом реверсивного счетчика, вход которого подключен к выходу преобразователя частоты, и входом элемента И включены последовательно преобразователь коднапряжение и амплитудный компаратор, между выходом опорного генератора и другим входом элемента И включен блок анализа, между выходом фазового дискриминатора и входом второго ключа включена коммутируемая зарядно-разрядная цепь, между выходом дешифратора и управляющим входом управляемой линии задержки включены последователь40 но коммутируемые источники постоянно- . го напряжения и коммутируемые запоминающие элементы, управляющий вход которых через третий ключ подсоединен к другому выходу дешифратора, при этом
45 выход второго ключа подсоединен к управляющему входу управляемой линии задержки и к другому входу амплитудного компаратора, управляющие входы второго и третьего ключей подсоединены к выходу блока анализа, вход первого ключа подсоединен к выходу преобразователя код-напряжение, а выход— к управляющему входу управляемой линии задержки, вход запуска реверсивного счетчика подключен к выходу ам55 плитудного компаратора, а другой вход фазового дискриминатора подключен к выходу управляемой линии задержки, являющемуся выходом устройства.
Источники информации, 4 ) принятые во внимание при экспертизе
1. Патент ФРГ 9 2301315, кл. H 03 K 1/17, опублик. 1975 (прототип).
771886 Е, Ф lip
Составитель Й. Пантелеева
Редактор И. Шибаева Техред М. Кузьма Корректор И,Муска
Подписное
Заказ 6719/72
Тираж 995 Сивл
IÔ f1 8
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4