Цифро-аналоговый преобразователь

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

< ц 782145

К АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) 3аявлено 04.01.79 (21) 2706933/26-21 (51)М. Кл.

Н 03 К 13/02 с присоединением заявки №вЂ”

Государственный комитет

СССР ио делам изобретений н открытий (23) Приоритет

Опубликовано23,1180, Бюллетень ¹ 43

I (53) УДК 681.325 (088 ° 8) Дата опубликования описания 27 ° 11. 80 (72) Авторы изобретения

Л. М. Лемберг и О. П. Мамучашви)ти

Тбилисское нау тно-производственное объединение электронно-вычислительной техники "Элва" (71) Заявитель (54) ЦИФРОАНАЛОГОВЫЙ ПРЕОБРАЗОВАТЕЛЬ.Изобретение относится к измерительно . технике и автоматике.

Известны цифроаналоговые преобразователи, содержащие задатчик кодов, генератор, преобразователь кодов и 5 выходную шину Г11 .

Наиболее бЛизким техническим решением к данному является цифроаналоговый преобразователь, содержащий задатчик кодов, один выход которого со- 10 единен с одним из входов блока вычитания и через генератор с первой выходной шиной и преобразователь кодов, вход которого соединен со входной шиной, а выход подключен к другому вхо- 15 ду блока вычитания, выход которого соединен со второй выходной шиной (2J

Недостатком известных устройств является низкая точность функционирования. 20

Цель изобретения -повышение точности функционирования цифроаналогового преобразователя. указанная цель достигается эа счет того, что в цифроаналоговый преобра- 25 эователь, содержащий задатчик кодов, один выход которого соединен с одним из входов блока вычитания и через генератор с первой выходной шиной,преобразователь кодов, вход которого 30

I 2

J соединен со входной шиной, а выход подключен к другому входу блока вычитания, выход которого соединен со второй выходной шиной, введены сумматор, блок. деления, блок сравнения и блок, коррекции, причем выход пре; обраэователя кодов через последовательно соединенные сумматор и блок деления подключен к одному из входов блока сравнения, другой вход которого соединен со вторым выходом задатчика кодов,а выходы подключены ко входам блока коррекции, выход которого соединен со входом задатчика кодов.

На чертеже представлена блок-схе.ма цифроаналогового преобра.=ователя. Цифроаналоговый преобразователь содержит задатчик 1 кодов, один выход которого соединен с одним из входов блока 2 вычитания и через генератор

3 с первой выходной шиной 4, преобразователь 5 кодов, вход которого соединен со входной шиной б, а выход подключен к другому входу блока 2 вычитания, выход которого соединен со второй выходкой шиной 7, выход преобразователя 5 кодов через последовательно соединенные сумматор 8 и блок 9 деления подключен к одному из входов блока 10 сравнения, другой

Формула изобретения

ВНИИПИ Заказ 8166/72 Тираж 995

Подписное

Филиал ППП Патент", г. Ужгород, ул. П>оектная, 4 °

3. -;, ;Ф"-: (: вход которого соедйнен. ходом задатчика 1 кодов подключены ко входам бл ции, выход которого соед дом задатчика 1 кодов.

Функционирование цифроаналогового преобразователя осуществляется следующим образом.

Задатчик 1 кодов задает исходный код, который через первый выход поступает на вход генератора 3 и один из входов блока 2 вычитания. Генератор 3 вырабатывает аналоговый сигнал, поступающий в первую выходную шину 4.

По выходной шине 6 в цифроаналоговый преобразователь в дискретном виде поступают результаты измерений аналогового сигнала. Преобразуясь в преобразователе 5 кодов в вид, удобный для дальнейшей обработки, эти сигналы по.даются на второй вход блока 2 вычитания, суммируются в сумматоре 8 и делятся на число измерений в блоке 9 деления. Полученный результат поступает на первый вход блока 10 сравнения, на другой вход которого через второй выход эадатчика 1 кодов подается исходный код. В случае неравенства входных сигналов блока 10 сравнения блок 11 коррекции формирует сигнал рассогласования, который через первый выход задатчика 1 кодов воздействует на генератор 3. На вто- 30 ром выходе задатчика 1 кодов исходный код остается неизменным. Цикл коррекции продолжается до тех пор, пока выходной сигнал блока 9 деления не станет равен исходному коду. При 35 этом разности между входными сигнами блока 2 вычитания подаются во орую выходную шину 7 цифроаналогого преобразователя.

Цифроаналоговый преобразователь, содержащий задатчик кодов, один выход которого соединен с одним из входов блока вычитания и через генератор с первой выхбдной шиной, преобразователь кодов, вход которого соединен со входной шиной, а выход подключен к другому входу блока вычитания, выход которого соединен со второй выходной шиной, о т л и ч а ю щ и йс я тем, что, с целью повышения точности, в него введены сумматор, блок деления р блок сравнения и блок коррекции, причем выход преобразователя кодов через последовательно соединенные сумматор и блок деления подключен к одному иэ входов блоКа сравнения, другой вход которого соединен со вторым выходом задатчика кодов, а выходы подключены ко входам блока коррекции, выход которого соединен со входом эадатчика кодов.

Источники информации, принятые во внимание при экспертизе

1. Зайцев l0. Н. и др. Установка для испытания преобразователей информационно-измерительных систем."Измерительная техника". Изд-во стандартов, 1975, 9 3, с. 88, рис.1.

2. Авторское свидетельство СССР

Р 399059, кл. Н 03 К 13/02, 27.07.71 (прототип).