Дешифратор числового кода

Иллюстрации

Показать все

Реферат

 

Союз Советских

Социалистических

Республик

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт, саид-ву (22) Заявлено 28. 02. 79 (2! ) 2729693/27-11 () М

/@/ с присоединением заявки ¹ (23) Приоритет

В 61 1, 25/06

В 61 1 23/16

Государственный комитет

СССР яо делам изобретений и открытий

Опубликовано 15.1290. Бюллетень М9 46 (53) УДН 656. 256, . 3: 681. 325. 53 (088. 8) Дата опубликования описания 15. 12. 00 (72) Авторы изобретения

В. И. Соколов и Ш. К. Валиев (71} Заявитель (54) ДЕШИФРАТОР ЧИСЛОВОГО КОДА казаний нагольного светофора из-за случайного сбоя регистра.

Цель изобретения †. повышение надежности.

5 Поставленная цель достигается тем, что каждый блок сигнализации снабжен инвертором, подключенными между инвертором и ключевым элементом последовательно соединенными одним кон10 денсатором и одним резистором, общая точка соединения которых через диод подключена к информационному выходу регистра другого блока сигнализации, и подключенными между управляющим выходом регистра и инвертором каждого блока сигнализации последовательно соединенными другим конденсатором и другим резистором, общая точка соединения ко-орых подключена к общей

10 шине питания.

На чертеже представлена функциональная схема дешифратора числового., кода.

Дешифратор .одержит двухтактный ре25 гистр, состоящий из ячеек 1-4, к выходам сброса а которых-подключен формирователь 5 импульсов, а к управляющим выходам b - блоки 6,7 сигнализации. Каждый блок 6 7 сигнализации включает в себя последовательно соеИзобретение относится к железнодорожной, автоматике и предназначено для использования в числовой кодовой автоблокировке и автоматической локомотивной сигнализации.

Известен дешифратор числового кода, содержащий триггеры задержки, один иэ которых соединен через раз— мыкающий контакт импульсного путевого реле с общей шиной питания и через один инвертор — с входной шиной, а другой соединен с общей шиной питания через другой инвертор и замыкающий контакт импульсного путевого реле, причем один триггер задержки соединен с шиной записи двухтактного регистра, управляющие выходы которого связаны с ключевыми элементами одного и другого блоков сигнализации, каждый из которых содержит подключенные к выходу ключевого элемента и соединенные последовательно конденсаторный накопитель, блокинг-генератор, триггер, к которому через усилитель подключено сигнальное реле PJ.

Недостаток известного дешифратора заключается в том, что оН допускает появление более разрешающих поУральский электромеханический институт инженеров железнодорожного транспорта

787238 навливается нулевой потенциал, конденсатор 8 через резистор 9 отрицательным зарядом воздействует на ключ 13, закрывая его на короткое время, благодаря чему происходит заряд конденсатора в накопителе 14. Открытие ключа 13 приводит к тому, что блокинr-генератор 15, получая инверсное питание от конденсатора накопителя

14, осуществляет генерацию коротких импульсов с высокой скважностыс, © Импульсы иэ блокинг-генератора 15 поступают на счетный вход триггера 16, благодаря чему последний вырабатывает колебания прямоугольной формы. Эти колебания усиливаются и выпрямляются

t5 усилителем 17, чем и обеспечивается непрерывная работа сигнального реле

18.

В случае ложной записи 1 в ячейку 3 регистра на его информационном выходе с возникает единичный потенциал, вследствие чего конденсатор 8 не заряжается, на его обкладке, подключенной к резистору 9, не возникает отрицательный потенциал и не происходит кратковременного закрытия ключа 13. Это приводит к тому, что конденсатор накопителя 14 не за— ряжается и блокинг-генератор ) 5, не получая питания, прекращает генерацию импульсов, в результате чего сигнальное реле 18 выключается.

После окончания первого кодового импульса триггер 27 приходит в исходное состояние (записывается 1 ), вследствие чего происходит запись 1 в ячейке 2 регистра.

При поступлении длинного интервала формирователь 5, имеющий импульсный вход, вырабатывает импульс сброса, приводящий ячейки 1-4 регистра в исходное состояние.

В исходном состоянии во всех ячейках регистра 1-4 записаны нули, в 30 триггерах 27 и 28 — единицы, на шине

21 присутствует единичный потенциал, на шине 22 — нулевой, конденсатор

11 заряжен, причем обкладка подключена к управляющему выходу b регистра положительным потенциалом, а к резистору 12 — потенциалом общей шины питания, конденсатор 8 разряжен.

В виду наличия резистора 12 нулевой потенциал не приводит к появлению 1 на выходе инвертора 10.

При поступлении первого кодового импульса потенциалы шин 21- и 22 меняют свои значения, и на выходе инвертора 23, а, следовательно, и на выходе синхронизации е триггера 27 ! ! возникает перепад напряжения с 0 на 1 . Если до этого размыкающий контакт 26 был замкнут, то триггер

27 приходит в нулевое состояние, так как к его управляющему входу d при- я ложен нулевой потенциал. Изменение потенциалов на выходах i u h триггера 27 приводит к записи 1 в ячейке 1 регистра. При изменении потенциала на управляющем выходе Ь регистра о 1!! на 0 конденсатор

11 через резистор 12 разряжается на вход инвертора 10, в результате чего на его выходе кратковременно появляется единичный потенциал. Этим потенциалом заряжается конденсатор 8 через 40 диод 20 при условии, что в ячейке 3 регистра не записана 1 и на ее информационном выходе е присутствует нулевой потенциал. После того, как на выходе инвертора 10 вновь уста- 65

Описанный дешифратор имеет преимущество по сравнению с известным в том, что исключает появление более разрешающих показаний напольного свеф5 тофора из-за случайных сбоев работы регистра, заключающихся в преждевременной записи 1 в ячейках регистра.

Формула изобретения диненные один конденсатор 8, один резистор 9, инвертор 10, другой конденсатор 11, другой резистор 12, ключ 13, конденсаторный накопитель

14,блокинг-генератор -15, триггер 16 усилитель 17 и сигнальное реле 18, точки соединения конденсатора 11 и резистора 12 через диод 19 подключе,ны к общей шине питания, а точки соединения конденсатора 8 и резистора 9 через диод 20 подключены к информационному выходу с ячейки 3 регистра, к управляющему выходу b которой подключен следующий блок 7 сигнализации °

Кроме того, дешифратор содержит входные шины 21 и 22, два. инвертора

23 и 24, замыкающий 25 и размыкающий 26 контакты трансмиттерного реле, два триггера 27,28 задержки, регистр ,содержит шину 29 записи.

Один из триггеров 27 задержки имеет управляющий вход d, вход синхронизации е, вход установки нуля f, вход установки единицы q, выходы и 1. Другой триггер 28 задержки имеет управляющий вход k, вход синхронизации ., вход установки единицы m и выход и.

Дешифратор работает следующим образом.

Дешифратор числового кода, содержащий триггеры задержки, один иэ которых соединен через размыкающий контакт импульсного путевого реле с общей шиной питания и через один инвертор — с входной шиной, а другой соединен с общей шиной питания через другой инвертор и замыкающий контакт импульсного путевого реле, причем один триггер задержки соединен с шиной записи двухтактного регистра, управляющие выходы которого связаны с ключевыми элементами одного и другого блоков сигнализации, каждый из ко787238

Составитель Э. Кондратенко

Редактор И. Касарда Техред A.Áàáèíåö Корректор B. Синицкая

Заказ 8248/14 Тираж 567 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, r Ужгород, ул. Проектная, 4 торых содержит подключенные к выходу ключевого элемента и соединенные последовательно конденсаторный накопитель, блокинг-генератор, триггер, к которому через усилитель подключено сигнальное реле, о т л и ч а юшийся тем, что, с целью повышения надежности, каждый блок сигнализации снабжен инвертором, подключенными между инвертором и ключевым элементом последовательно соециненными одним конденсатором и одним резистором, общая точка соединения которых через диод подключена к информационному выходу регистра другого блока сигнализации, и подключенными между управляющим выходом регистра и инвертором каждого блока сигнализации последовательно соединенными другим конденсатором и другим резистором, общая точка соединения которых подключена к общей шине питания.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Р 652012, кл. В 61 Q 23/14,1977.