Шифратор
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советскнх
Соцнапнстнческнк
Рес ублнк
«i>797067 (61) Дополнительное к авт. сеид-ву (22) Заявлено 100378 (21) 2589992/18-21 с присоединением заявки ¹ (23) Приоритет
Опубликовано 150181. Бкзллетемь ¹ 2 (51)М. Кл 3
Н 03 К 13/24
Государственный комитет
СССР по делам изобретений н открытий (53) УДК 621. 657 (038.8) Дата опубликования описания 180 181 (72) Авторы изобретения
В. H. Дударов, В. А. Максименко и В. И. Филимонов (71) Заявитель (54) ШИФРАТОР
Изобретение относится к автоматике и вычислительной технике.
Известны шифраторы, содержащие элемент И-НЕ контроля и в каждом раз— ряде три элемента И-НЕ (1)
Недостаток этого устройства — низкая достоверность контроля.
Наиболее близким к предлагаемому является шифратор, содержащий элемент 10
И-НЕ контроля, выход которого соединен с выходной шиной контроля, а также в каждом разряде три элемента ИНЕ, входы первого и второго из которых подключены к соответствующим группам входных шин, а выходы соединены со входами третьего элемента
И-НЕ, выход которого подключен к соответствующему входу элемента И-НЕ контроля, при этом выход первого элемента И-НЕ соединен с соответствующей информационной выходной шиной (2)
Недостатком этого устройства также является низкая достоверность контроля.
Цель изобретения — повышение достоверности контроля шифратора.
Указанная цель достигается тем, что в шифраторе, содержащем элемент
И-НЕ контроля, выход которого соединен с выходной анной контроля, а также в каждом разряде три элемента
И-.НЕ, входы первого и второго из которых подключены к соответствующим группам входных шин, а выходы соединены со входами третьего элемента И-НЕ, выход которого подключен к соответствукщему входу элемента
li НЕ контроля,при этом выход первого элемента И-НЕ соединен с соответствующей информационной выходной шиной, в каждый разряд введены два инвертора и дополнительный элемент И-НЕ,входы которого через инверторы соединены с выходами первого и второго элемен-. тов И-НЕ, а выход подключен к соответствующему входу элемента И-НЕ контроля
На чертеже представлена функциональная схема шифратора.
Схема содержит элемент И-НЕ 1 контроля, выход которого соединен с выходной шиной 2 контроля, в какдом канале три элемента И-НЕ 3,4,5, входы первого и второго из которых подключены к соответствующим группам входных шин 6, а выходы соединены со входами элемента И-НЕ 5, выход которого подключен к соответствующему входу элемента,И-НЕ 1 контроля, в каждом разряде элемент И-НЕ 3 выход
797067
Формула изобретения
ВНИИПИ Заказ. 9801/78 Тираж 999 Подписное
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4 которого соединен с соответствующей информационной выходной шиной 7, в каждом разряде дополнительный элемент И-НЕ 8, входы которого через инверторы 9 и 10 соединены с выходами элементов И-НЕ 3 и 4, а выход подключен к соответствующему входу элемента И-НЕ 1 контроля.
Шифратор работает следующим образом.
При подаче нулевого логического уровня на одной из входных шин 6 на информационных выходных шинах 7 возникает соответствующий двоичный код. При этом в каждом разряде на выходе одного из элементов И-HE 3 или
К-НЕ 4 образуется нулевой логичес- 15 кий уровень, а на выходе другого— единичный логический уровень. В результате на выходах элементов И-НЕ 5 и 8 имеем единичные логические уровни, а на выходе элемента И-НЕ 1 20 контроля — нулевой логический уровень. При подаче нулевого логического уровня на две или более входные шины 6 хотя бы в одном разряде на выходах элементов И-HE 3 и 4 имеются единичные логические уровни. Вследствие этого на выходе соответствующего элемента И-НЕ 5 возникает нулевой логический уровень, а на выходе элемента И-НЕ 1 контроля сигнал ошибки — единичныи логический уровень.
В случае, когда на всех входных шинах 6 подаются единичные логические уровни, например из-за обрыва этих шин, хотя бы в оДном. разряде на выходах элементов И-НЕ 3 и 4 имеются нулевые логические уровни, и на выходе соответствующего элемента И-НЕ
8 — также нулевой логический уровень
В результате на выходе элемента И-НЕ
1 контроля образуется единичный логический уровень.
Шифратор, содержащий элемент И-HE контроля, выход которого соединен с выходной шиной контроля, а также в каждом разряде три элемента И-НЕ, входы первого и второго из которых подключены к соответствующим группам входных шин, а выходы соединены со входами третьего элемента И-НЕ, выход которого подключен к соответствующему входу элемента И-НЕ контроля> при этом выход первого элемента И-HE соединен с соответствующей информационной выходной шиной, о т л ич а ю шийся тем, что, с целью повышения достоверности контроля, в каждый разряд введены два инвертора и дополнительный элемент И-НЕ, входы. которого через инверторы соединены с выходами, первого и второго элементов
И-НЕ, а выход подключен к соответствующему входу элемента И-НЕ контроля.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
9 305472, кл. G 06 Р 5/02, 160370.
2. Авторское свидетельство СССР
Р 498736, кл. Н 03 К 13/24, 101273 (прототип).