Устройство оценки сигнала

Иллюстрации

Показать все

Реферат

 

О П И С""A" Н И Е

ИЗОБРЕТЕНИЯ

Саеэ Советских

Сециаектнчесмих

Республик

oi>798659

К АВТОРСКОМУ СВ ЕТЕДЬСТВУ (63) Дополнительное к авт. саид-ву (22) Заявлено 06.04.79 (21) 2747239/18-09 с присоединением заявки Hо (23) Приоритет

Опубликовано 23.0181, ЬюллетеHi W 3 р )м. кл.з G 01 5 7/44 // Н 04 8 1/10

Государственный коиктет

СССР

50 аскви N306pttcNNR к открыткк (53) УДК 621. 396.

° 96(088.8) Дата опубликования описания 23.0131 (72) Лвтор изобретения

И.П. Озерский (71) Заявитель

Московский ордена Трудового Красного Знамени физико-технический институт (54) УСТРОЙСТВО ОЦЕНКИ СИГНАЛА

Изобретение относится к радиотех нике и может использоваться в импуль сных системах связи с временным разделением каналов.

Известно устройство оценки сигнала, содержащее N каналов иэ последовательно включенных блока обработки с накоплением и порогового блока,выходы пороговых блоков подключены к 10 решающему блоку, первые входы блоков обработки с накоплением объединены и являются первым входом устройства, а к вторым их входам подключены выходы генератора опорных сигналов f1J . 15

Однако в известном устройстве при малом. времени обработки, а, следовательно, и низких порогах устанавливаемых в пороговых блоках, весьма частыйи являются случаи одновремен- 20 ного движени . порога в нескольких каналах. Тогда при равновероятном принятии одного иэ них за сигнальный, вероятность ошибки оказывается высокой. Для исключения ошибочного решения необходимо устанавливать высокие пороги и выбирать большое время накопления.. Кроме того, время обработки приходится устанавливать максимальным в расчете на наихудшее вход- 30 ное отношение сигнал помеха, и так как оно фиксируется, то быстродействие устройства остается неизменным даже при полном отсутствии помех на входе устройства.

Цель изобретения — уменьшение среднего времени обработки входной смеси сигнала и помехи при заданной вероятности правильной оценки сигнала.

Поставленная цель достигается тем, что в устройство оценки сигнала,содержащее и каналов иэ последовательно включенных блока обработки с на коплением и порогового блока, выходы пороговых блоков подключены к решаюцему блоку, первые входы блоков обработки с накоплением объединены и являются первым входом устройства, а к вторым их входам подключены выходы генератора опорных сигналов, введены первый и второй счетчики импульсов, причем и вход в первого и второго счетчиков импульсов соединены с вторыми выходами блоков обработки с накоплением и с выходами пороговых блоков, вторые и тре ьи входы которых соединены соответственно с выходами первого и второго счетчиков импульсов, N + 1 входы которых

798659

50

55 соединены с входом генератора опорных сигналов и являются вторым входом устройства, выход второго счетчика импульсов подключен также к и + 1 входу решающего блока, а блоки обработки с накоплением выполнены в виде последовательно соединенных коррелятора, бинарного квантователя и счетчика-накопителя, причем первый и второй входы коррелятора являются соответственно первым и вторым входами блока обработки с накоп-. лением,а выход счетчика-накопителя и выход бинарного кнантователя, подклю енного к третьему входу коррелятора, являются соответственно первым и вторым выходами блока обработки с накоплением.

На чертеже представлена структурная электрическая схема предлагаемого устройства.

Устройстно оценки сигнала содержит генератор 1 опорных сигналов,решающий блок 2, N каналов из последовательно соединенных блока 3 обработки с накоплением и порогового блока

4, счетчики 5 и б импульсов. Каждый из блокон 3 обработки с накоплением содержит коррелятор 7, бинарный квантонатель 8 и счетчик-накопитель 9.

Устройство работает следующим образом.

Смесь полезного периодического З0 импульсного сигнала и помех поступает на первый вход устройства, т.е. на первые входы всех блоков 3 обработки с накоплением (перные входы корреляторон 7), На вторые входы этих блоков (нторые входы корреляторов 7) с генератора 1 опорных сигналон каждый период повторения сигнала подается образец сигнала, соответственно сдвинутый на время своей дли- g0 тельности. Предполагается, что сигнал может занимать на временном отрезке, равном периоду его повторения и независимых временных позиций.

После перемножения этих двух напряжений и интегрирования произведения 4$ н пределах длительности сигнала в корреляторе 7, полученное число, заданное выходным напряжением коррелятора, сравнивается в бинарном квантонателе 8 с некоторым амплитудным порогом и бинарно кнантуется,при превышении порога генерируется импульс нормированной длительности и единичной амплитуды — квантованный импульс, а при непревышении ничего не генерируется. После этого напряжение,образованное. в корреляторе 7, сбрасывается до следующего периода повторения сигнала. Количество квантованных импульсов на выходе каждого из бинарных квантователей 8 подсчитывается (накапливается) соответствующим счетчиком-накопителем 9. Накопленные числа сравниваются с равными порогами, установленными н пороговых блоках 4. При достижении порога в любом пороговом блоке 4 на его выходе образуется импульс превышения. Число этих гмпульсон в каждом периоде повторения сигнала подсчитывается счетчиком б импульсов. Если порог достигнут только в одном из пороговых блокон 4, то счетчик б импульсов позволяет решающему блоку 2 ныдать на выход устройства оценку сигнала, т.е. решение об обнаружении сигнала с указанием номера сигнального канала. Если порог будет достигнут в нескольких пороговых блоках 4, то счетчик б импульсов запретит решающему блоку 2 выносить решение и увеличит порог и каждом из пороговых блоков 4 на одну единицу и т.д. пока достижение порога не будет происходить только в одном из пороговых блоков 4.

Счетчик 5 импульсов каждый период повторения сигнала подсчитывает общее число квантованных импульсов на выходах всех бинарных квантователей

8. Если это число превышает некоторое пороговое значение, то на выходе счетчика 5 ничего не образуется. В противном случае счетчик 5 понижает порог в пороговых блоках 4 на с чну единицу. Если на пороговые блоки 4 поступают команды и с первого 5 и со второго б счетчиков импульсов,то приоритет отдается команде со счетчика б импульсов об увеличении порога на единицу. Синхронизация работы устройства по периодам повторения сигнала, например ежепериодный сброс на нуль первого 5 и второго б счетчиков импульсов осуществляется вспомогательными импульсами, .оторые следуют с периодом повторения сигнала и подаются на второй вход всего устройства.

Применение предлагаемого устройства оценки сигнала уменьшает среднее время обработки входной смеси сигнала и помехи гри вынесении правильной оценки сигнала с заданной вероятностью в несколько раз.

Формула изобретения

1. Устройство оценки сигнала,содержащее N каналов из последовательно включенных блоков обработки с накоплением и порогового блока,выходы пороговых блокон подключены к решающему блоку, перные входы блоков обработки с накоплением объединены и являются первым входом устройства, а к вторым их входам подключены выходы генератора опорных сигналов, о т л и ч а ю щ е е с я тем, что, с целью уменьшения среднего времени обработки входной смеси сигнала и помехи при заданной вероятности правильной оценки сигнала,введены первый и второй счетчики импульсов, причем N входов первого и вто798659

Составитель Е. Погиблов

Редактор д. Белоусова Техред М.Рей-ес Корректор! О. Ко::инскан

Заказ 10021/57 Тираж .743 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4 рого счетчиков импульсов соединены соответственно с вторыми выходами блока обработки с наКоплением и с выходами пороговых блоков, вторые и третьи входы которых соединены соответственно с выходами первого и

3 второго счетчиков импульсов, М + 1 входы которых соединены с входом генератора опорных сигналов и являЬтся вторым входом устройства, выход второго счетчика импульсов подключен также к N + 1 входу решающего блока.

2. Устройство по п. 1, о т л и ч а ю щ е е с я тем, что блоки обработки с накоплением выполнены в виде, последовательно соединенных коррелятора, бинарного квантователя и счетчика-накопителя, причем первый и второй входы коррелятора являются соответственно первым и вторым ьходами блока обработки с накоплением, а выход счетчика-накопителя и выход бинарного квантователя, подключенного к третьему входу коррелятора, являются соответственно первым и вторым выхоцами блока обработки с накоплением.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

9 482903, кл. Н 04 В 1/10, 1974 (прототип). !