Устройство для приема и передачиинформации
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВК ЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Ф ф (61) Дополнительное к авт. сеид-ву (22) Заявлено 02.04.79 (21) 2744820/18-24 (54)hh. КЛ. с присоединением заявки ¹
G 08 С 19/16 (23) Приоритет—
Государственный комитет
СССР по делам изобретений и открытий
Опубликовано 300181 Бюллетень N9 4 (53) УДК 621 ° 398 (088. 8) Дата опубликования описания 300181 (72) Авторы изобретения
Б. A. Герасимов и П. В. Яковлев ( (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПРИЕМА И ПЕРЕДАЧИ
ИНФОРМАЦИИ
Изобретение относится к вычислительной технике, в частности, к устройствам обмена цифровых вычислительных.машин и систем.
Известны устройства для передачи и приема информации, используемые в магистралях обмена информацией
IIBM и систем.
Устройство для передачи и приема информации содержит каналы связи с усилителями передачи и приема информации (11 .
Ввиду отсутствия устройства приема и передачи информации на выходе каналов связи, исключается возможность обмена информацией по одному каналу связи, что приводит к удорожанию системы в целом, к ухудшению весовых характеристик в связи с увеличением необходимого количества кана.20 лов связи в два раза.
Наиболее близким по технической сущности к предлагаемому является устройство для передачи и приема информации, содержащее первый элемент
И-НЕ, выход которого соединен с первым входом фазоинвертора, выходы фазоинвертора подключены к соответствующим входам двухтактного усилителя мощности, выход которого соединен с линией связи, к первому входу первого элемента И-НЕ подключен информационный вход устройства, вход стробирования передачи устройства соединен со вторым входом первого элемента И-НЕ, к первому входу второго элемента И-НЕ подключен вход стробирования передачи устройства, ко второму входу второго элемента
И-НЕ подключен вход управления устройства, выход второго элемента И-НЕ соединен со вторым входом фазоинвертора, выход двухтактного усилителя мощности устройства соединен с первым входом элемента И, выход которого подключен к выходу устройства, вход стробирования приема устройства соедйнен со вторым -входом элемента И, шину питания (2) .
Недостатком данного устройства является сложность рассматриваемой схемы, кроме того это устройство имеет недостаточно высокое быстродействие в режиме передачи информации.
Цель изобретения — упрощение устройства при повышении быстродействия устройства в целом в режиме передачи информации.
801028
Указанная цель достигается твм, что в устройство, содержащее пврвый элемент И-НЕ, первый вход которого подключен к информационному входу устройства, к его второму входу и первому входу второго элемента
И-НЕ подключен вход стробирования передачи устройства, ко второму входу элемента И-НЕ подключен управляющий вход устройства, транзистор и шину питания, в него введены элемент
И-НЕ шина автономного питания и развязывающий диод, анод которого подключен к вьв оду первого элемента
И-НЕ, к базе транзистора и через первый резистор к шине автономного. питания, катод — ко второму входу второго элемента И-НЕ,- третий вход которого соединен с информационным входом устройства, коллектор транзистора подключен через второй резистор к шине питания устройства, эмит- 20 тер и выход второго элемента И-HE соединены с выходом — входом устройства и с первым входом третьего элемента И-НЕ, второй вход которого подключен ко входу стробирования прие- g5 ма устройства, выход - к выходу устройства.
На чертеже изображена функциональная схема устройства.
Устройство содержит первый, второй З и третий элементы И-НЕ 1,2 и 3, транзистор 4, развязывающий диод 5, резисторы б и 7, шина 8 .питания устройства, шина 9 автономного питания, информационный вход 10 устройства, вход
11 стробирования передачи, вход 12 стробирования приема, управляющий вход 13 устройства, выход — вход 14 устройства, выход 15 устройства.
Транзистор образует верхнее плечо двухтактного усилителя мощности 40 и своим коллектором подключается к ограничительному резистору, второй вход которого соединяется с автономным источником питания. устройство Работает следующим 45 образом.
В режиме передачи инфбрмации на управляющий вход 13 устройства подается потенциал„ соответствующий логической "единице". Информация, сопровождаемая сигналом по входу 11, поступает одновременно на входной элемент И-НЕ 1 и элемента И-НЕ 2.
При этом, если информация.соответствует логической "единице", при совпадении ее с сигналом входа 11 стробирования передачи на выходе элемента И-НЕ 1, а значит и на базе транзистора 4 на выходе элемента И-НЕ 2, а значит и на эмиттвре транзистора
4 и на выходе — входе 14 устройства ф) устанавливаются сигналы, равные логическому "нулю". Уровень логичвс-. кой "единицы", передававмый чврез развязывающий диод 5 на базу транзистора 4, шунтируется логическим g5
"нулем" с выхода элемента И-HE 1, поэтому транзистор 4 заперт, ток по шине 9 автономного питания через него не течет, и потенциал выходавхода устройства соответствует потенциалу выхода элемента И-НЕ 2, т.е. логическому "нулю". Если передаваемая информация соответствует логическому "нулю", то при совпадении ее с сигналом по входу стробирования передачи на выходах элементов И-НЕ 1 и элемента И-НЕ 2 электронного управления режимами работы устанавливаются уровни логической "единицы".
Потенциал логической "единицы", передаваемый через развязывающий диод
5 к базе транзистора 4, при этом не шунтируется выходом элемента И-HE 1, поэтому транзистор 4 открывается, .ток.от источника по шине 9 автономного питания протекает через ограничительный резистор 7 транзистор .4 на вход-выход 14 устройства и далее в подключенную к нему линию связи.При этом на выходе-входе 14 устройства устанавливается уровень логической
"единицы", соответствующий потенциалу шины 9 за исключением падения напряжения на резисторе 7 и транзисторе 4 °
Из вышеописанного следует, что в режиме передачи информация на выходевходе устройства инвертируется.
В режиме приема информации на управляющий вход 13 устройства поступает потенциал логического "нуля", который через развязывающий диод
5 шунтирует базу транзистора 4, запирая его. На эмиттер транзистора 4 поступает сигнал логической "единицы", поэтому схема, описанная в режиме передачи, имеет по отношению к выходувходу 14 устройства высокий импеданс, что соответствует ее отключение от этой точки.
Информация в режиме приема поступает на выход-вход 14 устройства, соединенный с одним из входов элемента
И-НЕ, стробируется по второму входу этого элемента сигналом по входу 12 стробирования приема, инвертируется элементом И-НЕ и поступает на выход
15 устройства.
Таким образом, основные технические преимущества заявляемого объекта предполагаемого изобретения по сравнению с прототипом заключаются в уменьшении количества элементов в устройстве, упрощении его схемы и повышении быстродействия в целом. Это достигается тем, что двухтактный усилитель. мощности, образованный транзистором и вторым элементом И-HE электронного управления режимами работы, управляется через развязывающий диод, а отсутствие фазоинверсного каскада при передаче информации компенсируется третьим элелентом И-НЕ 3 при ее приеме.
801028
Формула изобретения
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
Р 414585, кл. G 06 F 3/04, 1971.
2. Авторское свидетельство СССР по заявке Р 2568618/18-24, кл. G 08 С 19/16; 1978 (прототип).
Составитель Н. Лысенко
Корректор Н. Григорук.
Редактор Е. Лушникова Техред,Ж. Кастелевич р
Подписное
Заказ 10434/67 Тираж 702
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/
4/5,Филиал ППП "Патент", r. Ужгород, ул. Проектная, 1
Устройство для приема н передачи информации,содер>кащее первый элемент
И-НЕ, первый вход которого подключен к информационному входу устройства, к его второму входу и первому входу второго элемента И-НЕ подключен вход стробирования передачи устройства, ко второму входу элемента И-НЕ подключен управляющий вход устройства,,транзистор.и шина питания, о т л ич а ю щ е е с я тем, что, с целью упрощения устройства и повышения его быстродействия в него введены элемент
И-НЕ шина автономного питания и развяэывающий диод, анод которого подключен к выходу первого элемента И-НЕ, к базе транзистора и через первый резистор к шине автономного. питания, катод- ко второму входу второго элемента И-НЕ, третий вход которого соединен с информационным входом устройства, коллектор транзистора подключен через второй резистор к шине питания устройства, эмиттер и выход второго элемента Й-НЕ соединены с выходом-входом устройства и с первым входом третьего элемента И-HE второй вход которого подключен ко входу стробирования приема устройства, выход - к выходу устройства.