-разрядный двоичный счетчик

Иллюстрации

Показать все

Реферат

 

Союз Соввтскик

Социалистических

Республик

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВ ЕТЕЛЬСТВУ

<>801259 о, C (61) Дополнительное к авт. свид-ву (22) Заявлено 250379 (2l) 2742925/18-21 с присоединением заявки йо (23) Приоритет

Опубликовано 3001.81. бюллетень HP 4

Дата опубликования описания 300181 (51)М. Кл.

Н 03 К 23/02 //

Н 03 К 21/34

Государственный комнтет

СССР

fIo делам нзобретеннй н открытий (53) УДК 621. 374. . 32 (088.8) (5 4 ) N-РАЗРЯДНЫВ ДВОИЧНЫЙ СЧЕТЧИК

Изобретение относится к импульс» ной технике и может найти применение при реализации технических средств в этой области.

Известны М -разрядные суммирующие двоичные счетчики $1j с естественньан порядком счета по модулю и, где сИ < 2H

Недостаток этих счетчиков — большое время коррекции запрещенных кодов, Известен пятиразрядный счетчик с естественным порядком счета по модулю двадцать, содержащий собственно пятиразрядный двоичный счетчик с естественным порядком счета по модулю н = 20 н входную шину, соединенную со счетным входом счетчика. При поступлении входных сигналов счетчик последовательно изменяет свое состояние в соответствии с двоичным кодом ООООО, 1ОООО, О1ООО, 11OOO и т.д. до тех пор, пока в нем не установится двоичный код, соответствующий числу 19. После этого счетчик переходит в исходное состояние

00000 f23.

Недостатком этого счетчика является большое время коррекции запрещенных кодов.

Цель изобретения — сокращение времени коррекции запрещенных кодов.

Поставленная цель достигается тем, что в и -разрядном двоичном счетчике с естественньан порядком счета.по модулю и, где 2 и 2, выходы каждой группы рядом стоящих старших разрядов, значения которых соответствуют единице в максимальном коде счетчика, через соответствующие элементы И связаны со входами установки и нулевое состояние всех предыдущих групп рядом стоящих младших разрядов, значение которых соответствует нулю в максимальном коде счетчика.

На фиг. 1 изображена блок-схема

l4-разрядного двоичного счетчика с естественным порядком счета по модулю и 2" + 2 + 2 + 2 + 2 + 2 + 1, на фиг. 2 представлен случай, когда максимальный код числа имеет одну группу нулей в максимальном коде счетчика, поэтому для коррекции кодов достаточно иметь один элемент И. устройство содержит и разрядов 1, входную шину 2, соединенную со входом счетчика, логические элементы

И Э н 4, входы которых соединены с выходами соответствующих групп разрядов, значения которых соответству801259

Формула изобретения

Ipue.1 (Риг. 2

Составитель A. Левченко

Редакто С. Шевченко Тех ед М.Голинка Кор ектор Н Стец

Заказ 10456/78 Тираж 999 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва Ж-35 Ра шская наб., д. 4 5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4 ют единице в максимальном коде числа, а выходы элементов И соединены со входами установки групп младших разрядов, значения которых соответствуют нулю в максимальном коде чис,ла.

Устройство работает следующим

Образом..

При поступлении входных сигналов счетчик переключается в соответствии с кодовой последовательностью 00...0, 10...0» 010...0, 110...0.. и т.д., вплоть до кода, соответствующего числу (п-1). После этого счетчик переходит в исходное состояние 00...0.

При возникновении в счетчике максимального кода числа (я-1) или кодов 15 больше (n-1) на входах обнуления разрядов, значения которых соответствуют нулю в максимальном коде числа, возникают сигналы с выходов дешифрирующих элементов И, корректирующие любое щ запрещенное состояние.

N -разрядный двоичный счетчик с естественныМ порядком счета по модулю

И, где 2 п с 2, отлич аю шийся тем, что, с целью сокращения времени коррекции запрещенных кодов, выходы каждой группы рядом стоящих старших разрядов, значения которых соответствуют единице в максимальном коде счетчика, через соответствующие элементы И связаны со входами установки в нулевое состояние всех предыдущих групп рядом стоящих младших разрядов, значения которых соответствуют нулю в максимальном коде счетчика.

Источники информации, принятые во внимание при экспертизе

1. Будинский Я. Логические цепи в цифровой технике. М., "Связь", 1977, с. 243-244, табл. 63.

2. Там же, с. 262, р. 6.106.