Цифровой адаптивный корректор меж-символьных искажений b сигналах дан-ных
Иллюстрации
Показать всеРеферат
Союз Советскмк
Соцнайкстических
Рес ублнк
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОВСКОМУ СВИ ЕТВЛЬСТВУ о и 801269 (61) Дополнительное к авт. свид-ву— (22) Заявлено 27. 02. 78 (21) 2583478/18-09 с присоединением заявки Нов (23) Приоритет—
Опубликовано 30,01.81, Бюллетень М 4
Дата опубликования описания 3001,81 „з
H 04 G 3/04
Государствеииый комитет
СССР яа дман изобретения и открытий (53) УДК 621.395.
° 664(088.8) P2) Авторы изобретения
С.В.Стукалов, Л.Г.Израильсон и A.Ã.Têà енко (7! ) Заявитель (54) ЦИФРОВОЙ АДАПТИВНЫЙ КОРРЕКТОР МЕЖСИМВОЛЬНЫХ
ИСКАЖЕНИЙ В СИГНАЛАХ ДАННЫХ
Изобретение относится к передаче сигналов и может использоваться для адаптивной коррекции межсимвольной интерференции в принимаемых сигналах данных, передаваемых в двух фазовых плоскостях многопоэиционными метода" ми модуляции.
Известен цифровой адаптивный корректор межсимвольных искажений в сиг- 1 калах данных, передаваемых в одной фазовой плоскости, содержащий аналого-цифровой преобразователь, состоящий из блока формирования и хранения выборок сигнала, выход которого подключен к первому входу компаратора, 15 другой вход которого соединен с выходом цифроаналогового преобразователя, вход блока формирования и хранения выборок сигнала соединен с первъм входом программного блока, пер- 20 вый выход которого подключен к первым входам блока корреляции, запоминающего блока коэффициентов передачи, запоминающего блока выборок сигнала и сумматора, другой вход которого соединен с выходом блока корреляции через последовательно соединенные блок умножения и запоминающий блок коэффициентов передачи, выход сумма- тора соединен со вторым входом блока 30 корреляции н с выходом устройства, выход блока запоминания выборок сигнала соединен со вторым входом блока умножения 1) .
Однако известный цифровой адаптивный корректор осуществляет коррекцию только синфазной составляющей межсимвольной интерференции при передаче сигналов данных в одной фазовой плоскости
Цель изобретения — обеспечение возможности коррекции межсимвольных искажений в сигналах данных, передаваемых в двух фазовых плоскостях.
Цель достигается тем, что в цифровой адаптивный корректор межсимвольных искажений в сигналах данных, передаваемых в одной фазовой плоскости, содержащий аналого-цифровой пре.образователь, состоящий из блока формирования и хранения выборок сигнала, выход которого подключен к первому входу компаратора, другой вход которого соединен с выходом цифроаналогового преобразователя, вход блока формирования и хранения выборок сигнала соединен с первым входом программного блока, первый выход которого подключен.к первым входам блока корреляции, запоминающего бло801269 ка коэффициентов передачи, запоминающего блока выборок сигнала, и сумматора, другой вход которого соединен с выходом блока корреляции через последовательно соединенные блок умножения и запоминающий блок коэффициентов передачи, выход сумматора соединен со вторым входом блока корреляции и с выходом устройства, выход блока запоминания выборок сигнала соединен со вторым нхо- 0 дом блока умножения, введены коммутатор и блок управления, дополнительный блок формирования н хранения выборок сигнала, компаратор и сумматор, при этом выход дополнительного блока формирования и хранения выборок сигнала подключен через дополнительный компаратор, другой вход которого соединен с другим входом компаратора, к одному из входов коммутатора, другой вход которого соединен с выходом компаратора, выход коммутатора под-. ключен через блок управления ко входу цифроаналогового преобразователя, второй и третий выходы блока упранлекия соединены соответственно со вторымн входами программного блока и блока запоминания выборок сигнала, а другой выход блока умножения и выход программного блока подключены ко входам дополнительного сумматора, выходы которого подключены K другому входу блока корреляции и к другому выходу устройства. на чертеже представлена структур" ная электрическая схема предложенного цифрового адаптивного корректора. цифровой адаптивный корректор межсимвольных искажений содержит аналого-цифровой преобразователь 1, состоящий нз блока 2 Формирования и хране- 40 ння выборок сигнала и кампаратора
3, коммутатор 4, циФроаналоговый преобразователь 5, дополнительный блок 6 Формирования и хранения выборок сигнала дополнительный компаратор 7, блок 8 управления, запоминающий блок 9 выборок сигнала, проградный блок 10, блок 11 корреляции запоминающий блок 12 коэффициентов передачи сумматор 13, дополнительный сумлатор 14 и блок 15 умножения.
Устройство работает следующим образом.
Входные сигналы, нредставляющие собой аналоговые сигналы, с выходов синфаэного и квадратуриога демодуляторов приемника поступают. на входы блоков 2 и 6 формирования и хранения выборок сигнала,.где осуществляется стробирование демодулированных аналоговых сигналов в отсчетные моменты времени, запоминание и хранение амплитуды полученного напряжения выборки. Напряжение выборки сигнала с выходов блоков 2 и 6 поступает на входы компараторов 3 и 7, выходы
65 которых подключены ко входам коммутатора 4.
Преобразование напряжения выборки в и-разрядное кодовое число осуществляется посредством блока 8 управления и цифроаналогового преобразователя 5, на выходе которого формируется напряжение, пропорциональное и-разрядному коду. Это напряжение поступает на вторые входы компараторов 3 н 7, на выходах которых вырабатывается сигнал, свидетельствующий о неравенстве амплитуд напряжений на его входах. Коммутатор
4 осуществляет подключение одного иэ компараторов 3 или 7 к блоку 8 управления. Сначала преобразуют сигнал выборки с синфазного демодулятора (к блоку 8 управления через коммута- тор 4 подключен компаратор 3), а затем — сигнал выборки с квадратурного демодулятора приемника (к блоку
8 управления через коммутатор 4 подключен компаратор 7). В такой же очередности осуществляется запись в запоминающий блок 9 выборок сигнала двух и-разрядных кодовых чисел выборок, полученных s результате преобразования.
Импульсные последовательности, необходимые для работы блоков 2 и 6
Формирования и хранения выборок си нала и блока 8 управления, поступают с выхода приемника. Точность преобразования выборок, z.е. число разрядон и выбирается, исходя из требуемой точности компенсации межсимвольной интерференции.
По окончании формирования двух и-разрядных кодоных чисел блок 8 управления вырабатывает команду
"Пуск" для программного блока 10.
Нрограылиый блок 10 вырабатывает сигналы, необходимые для работы блока 11 корреляции, запоминающих блоков 9 и 12 выборок сигнала и коэффициентов передачи соответственно и сумматоров 13 и 14. В блоке корреляции 11 на основании выбранного алгоритма работы по результатам анализа двоичных сигналов о полярности и отклонении циФровых сигналон на выходах сумматора 13 и 14 от их неискаженного значения вырабатываются управляющие сигналы, производится их интегрирование и формирование и-разрядного кодового числа, соответствующего коэффициенту передачи корректора. В каждом такте работы программного блока 10 .иэ запоминающих блоков 9 н 12 н блок 15 умножения поступают два и-разрядных кодовых числа, соответствующие модулям и полярностям кодов ныборки н коэффициента передачи. Причем сначала н блок умножения поступает код выборки с синфазног демодулятора, а затем код выборки с кнадратурного демодулятора приемника для умноже801269 ния на один и тот же код коэффициента передачи регулятора. Полученные произведения двух пар и-разрядйых кодовых чисел записываются по командам, поступающим из программного блока 10, в соответствующие сумматоры 13 и 14 (в дополнительный сумматор 14 записываются произведения синфазных выборок, а в сумматор 13 квадратурных).
B следующем такте работы программного блока 10 из запоминающих блоков 9 и 12 на входы блока 15 умножения подаются другие разрядные числа, соответствующие коэффициенту передачи корректора. Результаты умножения алгебраически суммируются в сумматорах 13 и 14 с кодовыми числами, хранящимися в них от предыдущего такта работы программного блока 10. Этот процесс продолжается до тех пор, пока в сумматорах 13 н 14 не будут записаны суммы, полученные в результате суммирования произведений кодов выборок и коэффициентов передачи корректора для заданного числа тактов работы. Кодовые числа с выходом сумматоров 13 и 14 поступают в решающее устройство приемника, где осуществляется их декодирование.
В процессе настройки цифрового адаптивного корректора в запоминающем блоке 12 коэффициентов передачи записываются такие кодовые числа коэффициентов передачи, при которых величина межсимвольной интерференции будет минимальна.
Емкость запоминающих блоков 9 и
12 выбирается в зависимости от необходимой точности корректирования и величины исходных искажений в канале связи.
В предложенном адаптивном корректоре обеспечена воэможность коррекции межсимвольных искажений в сигналах данных, передаваемых в двух фазовых плоскостях.
Формула изобретения
Цифровой адаптивный корректор межсимвольных искажений в сигналах
Манных, передаваемых в одной фаэовой плоскости, содержащий аналогоцифровой преобразователь, состоящий из блока формирования и хранения выборок сигнала, выход которого подключен к первому входу компаратора, другой вход которого соединен с выходом .цифроаналогового.преобразователя, вход блока формирования и хранения выборок сигнала соединен с первым входом программного. блока, первый выход которого подключен к первым входам блока корреляции, 1О запоминающего блока коэффициентов передачи, запоминающего блока выборок сигнала и сумматора, другой вход которого соединен с выходом блока корреляции через последовательно соединенные блок умножения и запоминающий блок коэффициентов передачи, выход сумматора соединен со вторым входом блока корреляции и с выходом устройства, выход блока запоминания выборок сигнала соединен со вторым
2О входом блока умножения, о т л ич а ю щ и и с я тем, что, с целью обеспечения возможности коррекции межсимвольных искажений в сигналах данных передаваемых в двух фазовых плоскостях, введены коммутатор и блок управления, дополнительный блок формирования и хранения выборок сигнала, компаратор и сумматор, при этом выход дополнительного блока формировния и хранения выборок сигнала подключен Через дополнительный компаратор, другой вход которого соединен с другим входом компаратора, к одному из входов коммутатора, другой вход которого соединен с выходом компаратора, выход коммутатора подключен через блок управления ко входу цифроаналогового преобразователя, второй и третий выходы блока управления соединены соответ40 ственно со вторыми входами программного блока И блока запоминания выборок сигнала, а другой выход блока умножения и выход программного блока подключены ко входам дополни"
4 тельного сумматора, выходы котоРого подключены к другому входу блока корреляции и к другому выходу устройства.
Источники информации, принятые во внимание при экспертизе
1.Патент США Р 3633105, кл. 325-42, опублик. 1974.
801269
Составитель Г.Челей
Редактор N ° Têà÷ Техред H.ððä0 Корректор В.Синицкая
Заказ 0 58 9 Тирам 709 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Иосква, Ж-35, Раушская наб., д.4/5
Филиал ППН"Патент, r.Óçrîðîä,óë.Ïðîåêòíàÿ,4