Анализатор состояния сети обменадискретными сообщениями

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

И АВТЬРСК©МУ СВМ ЕТЕЛЬСТВУ

Союз Советскик

Социалистических

Ресаублии (61) Дополнительное к ает. свид-ву в 562925 (22) Заявлено 02-04. 79 (23) 2749226/18-09 (5 ) М. KB

Н 04 В 3/04 с присоединением заявки Нов (23) Приоритет

Государственный комнтет

СССР но ямам нзобретеннй н открытнй

Опубликовано 3001.81. Бюллетень М 4 (5З) УДК 621. 394. 14 (088.8) Дата опубликования описания 30.0181 (72) Авторы изобретения

A.Ô.Êóëàêîâñêèé и A.È.Âîëêîâ (71) Заявитель (54) АНАЛИЗАТОР СОСТОЯНИЯ СЕТИ ОБМЕНА

ДИСКРЕТНЬ".4И СООБЩЕНИЯИИ

Изобретение относится к связи и может быть использовано при автоматическом обмене дискретными сообщениями в радносетях, где необходимо обнаружение факта занятия канала.

Известен анализатор состояния сети обмена дискретными сообщениями.

По основному авт.св. В 562925 содержащий первый триггер, прямой и инверсный выходы которого соединены с управляющими входами соответственно первого и второго ключей, причем выход первого. ключа подключен через третий ключ к суммирующему входу реверсивного счетчика и к входу "Установка 0" второго триггера, прямой и инверсный выходы которого подключены соответственно к управляющим входам третьего и второго ключей, а выход второго ключа подключен к вычитающему входу реверсивного счетчика, вы" ход которого объединен с его входом

"Установка исходного состояния", причем на другие входы первого и второго клочей подан сигнал в виде импульсов, соответствующих фронтам принимаемых посылок двоичной информации, на счетный вХод первого триггера подан сигнал удвоенной тактовой частоты, а на вход "Установка 1" второго триггера подан сигнал стробовой частоты (1).

Однако быстродействие н достовер5 ность анализа состояния сети обмена дискретными сообщениями в таком анализаторе недостаточны.

Цель изобретения — повьяяение достоверности и быстродействия.

fQ Указанная цель достигается тем, что в анализатор состояния сети обмена дискретными сообщениями, содержащий первый триггер, прямой и инверс" ный выходы которого соединены с управляющими входами соответственно первого и второго ключей, причем выход первого ключа подключен через третий ключ к суммирующему входу реверсивного счетчика и к входу

Эз Установка 0", второго триггера, прямой и инверсный выходы которого подключены соответственно к управляющим входам третьего и второго ключей, а выход второго ключа подg5 ключен к вычитающему входу реверсивного счетчика, выход которого объединен с его входом "Установка исходного состояния", гричем на другие входы первого и второго ключей подан ьО сигнал в виде импульсов, соответ801271 ствующих фронтам принимаемых посылок двоичной информации, на счетный вход первого триггера подан сигнал удвоенной тактовой частоты, а на вход

"Установка 1" второго триггера подан сигнал стробовой частоты, введены элемент ИЛИ и последовательно соединенные блок обнаружения сигнала и формирователь выходного сигнала, к второму и третьему входам которого подключены первый и второй выходы реверсивного счетчика, к установочному входу которого подключен первый выход формирователя выходного сигнала, при этом суммирующий вход реверсивного счетчика объединен с установочным входом блока обнаружения сигнала, счетный вход которого объединен со входом стробовых импульсов, а инверсные выходы триггеров подключены через элемент ИЛИ к управляющему входу второго ключа. При этом формирователь выходного сигнала выполнен в виде последовательно соединенных первого элемента ИЛИ, первого триггера и второго элемента ИЛИ, к второму входу которого подключен выход второго триггера, при этом первый н второй входы первого элемента ИЛИ объединены, соответственно, со входами "Установка 0" и "Установка 1" второго триггера и являются вторым и третьим входами формирователя вы— ходных сигналов, первым входом и пепвым выходом которого являются, соответственно, входы "Установка 1" и

"Установка 0" первого триггера.

На чертеже представлена структурная электрическая схема анализатора состояния сети обмена дискретными сообщениями.

Анализатор содержит первый и второй триггеры 1 и ?, первый и третий ключи 3 и 4, элемент 5 ИЛИ, второй ключ б, реверсивный счетчик 7, блок

8 обнаружения сигнала и формирователь 9 выходного сигнала, который состоит из последовательно соединенных первого элемента 10 ИЛИ первого триггера 11, второго элемента 12 ИЛИ и второго триггера 13.

Анализатор работает следующим образом.

На вход с приемника аппаратуры передачи данных (не показан) поступает информационный сигнал в виде импульсов„ соответствующих фронтам принимаемых посылок. С устройства автоматической подстройки тактовой частоты (не показано) поступают импульсы, управляющие работой ана" лизатора — стробовые импульсы, имеющие частоту передаваемой в канале информации н расположенные в центре каждой посылки тактовые импульсы ТИ1 и ТИ2, имеющие ту же частоту, но ТИ1 опережают, а ТИ2 запаздыьают относительно идеальных значащих моментов прииимаемого сигнала на величину

Т4, где à — длительность посылки, ТИ1 поступают на вход "Установка 1", а ТИ2 - на вход "Установка 0" первого триггера 1, стробовые импульсы поступают на вход "Установка 1" второго триггера 2.

Импульсы с первого триггера 1 поступают на первый и второй ключи

3 и 6 (на ключ б через элемент 5

ИЛИ)с такой фазой, что первый ключ 3 открывается на период, соответствующий краям тактового интервала, а второй ключ 6 - на период, соответствующий середине тактового интервала, ддительностью T/2 каждый. Ин1$ формационный сигнал через первый ключ 3 подается на третий ключ 4, управление которым производится с прямого выхода второго триггера 2, на вход "Установка 0" которого поЩ дается сигнал обратной связи с третьего ключа 4. В результате ключ 4, пропускает на свой выход только одну знаконеременную принятого сигнала за тактовый интервал если она имеется в сигнале. Остальные импульсы, присутствующие на краях тактового интервала, коммутируются на выход второго ключа 6, на управляющий вход которого разрешающий сигнал подается с инверсного выхода второго триггера 2 через элемент 5 ИЛИ.

Сигналы с выхода третьего ключа

4 поступают на суммирующий вход реверсивного счетчика 7 и вход

"Установка 0" блока 8 обнаружения сигнала а с выхода второго ключа б на вычитающий вход реверсивного счетчика 7. При наличии в канале связи полезной дискретной информации среднее количество импульсов ф) на выходе третьего ключа 4 превышает количество импульсов на выходе второго ключа 6 на определенное число, поэтому на выходе "Сеть занята" реверсивного счетчика 7 появляется импульс, устанавливающий триггер

13 э состояние "1", а триггер 11 через элемент 10 ИЛИ в состояние

"0". В этом случае на выходе элемента 12 ИЛИ формируется сигнал "1", что соответствует занятости канала связи.

В случае присутствия в канале .связи только шума среднее количество импульсов на выходе второго ключа 6 превышает количество

Я импульсов на выходе третьего ключа 4 иа определенное число, так как ключ 6 открыт большее время, чем ключ 4, поэтому на выходе "Сеть свободна" реверсив ного счетчика 7 появляется импульс, устанавливающий триггеры 11 и 13 в состояние "0". На выходе элемента

12 ИЛИ в этом. случае формируется сигнал "0", что соответствует состоянию "Канал свободен".

801271

Формула изобретения

Составитель B.Ëÿêèøåâ

Редактор М.Митровка Техред Н.Граб КорректорС.Щомак

Заказ 10 5 79 Тираж 70 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Филиал ППП Патент, r.Óæãîðîä,óë.Ïðoåêòíàÿ,4

Сигнал с выхода элемента 10 ИЛИ устанавливает в исходное состояйие реверсивный счетчик 7. Прн отсутствии в канале знакопеременного сигнала импульсы на выходе ключей 4 и 6 отсутствуют, блок 8 обнаружения сигнала не обнуляется и при накоплении определенного числа стробовых импульсов сигнал с его выхода устанавливает триггер 11 в состояние "1".

В этом случае, независимо от того, в каком состоянии находится триггер

13, на выходе элемента 12 ИЛИ формируется сигнал "1", что соответствует состоянию "Канал занят".

Объем реверсивного счетчика 7 и накопителя в блоке 8 обнаружения сигнала выбирается из условия получения необходимой достоверности анализатора.

1.Анализатор состояния сети обмена дискретными сообщениями по авт.св.9562925, о т л и ч а ю щ и й" с я тем, что, с целью повышения дос— товерности и быстродействия, в него введены элемент ИЛИ и последовательно соединенны блок обнаружения сигнала и формирователь выходного сигнала,. к второму и третьему входам! которого подключены первый и второй выходы реверсивного счетчика, к установочному входу которого подключен первый выход формирователя выходного сигнала, при этом суммирующий вход реверсивного счетчика объединен с ус.тановочным входом блока обнаружения сигнала, счетный вход которого объединен со входом стробовых импульсов, а инверсные выходы триггеров подключены через элемент ИЛИ к управляющему входу второго ключа.

2. Анализатор по п.i, о т л и.ч а ю шийся тем, что формирователь выходного сигнала выполнен в виде последовательно соединенных пер15 вого элемента ИЛИ, первого триггера и второго элемента ИЛИ, к второму входу которого подключен выход второго триггера, при этом первый и второй входы первого элемента ИЛИ объединены, Щ соответственно, со входами "Установ" ка 0" н "Установка 1" второго триггера и являются вторым и TpGTbHM Bxo дами формирователя выходных сигналов, первым входом и первым выходом которого являются, соответственно, входы

"Установка 1" и "Установка 0" первого триггера.

Источники информации, принятые во внимание при экспертизе

1.Авторское свидетельство СССР

30 Р 562925. кл. Н 04 В 3/04, 1975.