Формирователь импульсной последо-вательности

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

ИЗОВ ИТЕНИЯ

К АВТОРСКОМУ СВЙДЕТЕЛЬСТВУ

Союз Советскин

Социалнстнческик

Реслублнк (»)813743 (61) Дополнительное к авт. свид-ву— (22) Заявлено 26.03.79 (21) 2740919/18-21 с присоединением заявки №вЂ” (23) Приоритет— (51) М Клз

Н 03 К 5/!56

Государственный комитет

СССР (53) УДК 621.374..2 (088.8) Опубликовано 15.03.81. Бюллетень № 10

Дата опубликования описания 25.03.81 но делам изобретений и открытий (72) Авторы изобретения

Г. Н. Никулин, В. И. Костерев и Л. Н. Бормотова (71) Заявитель (54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСНОИ ПОСЛЕДОВАТЕЛЬНОСТИ

Изобретение относится к а вто мати ке и вычислительной технике и предназначено для использования в различного типа преобразователях и счетно-решающих устройствах.

Известен формирователь импульсной последовательности, содержащий первый и второй триггеры и инвертор (1).

Недостатком этого устройства является низкая достоверность функционирования.

Известен также формирователь импульс- 1О ной последовательности, содержащий первый и второй триггеры, первую и вторую дифференцирующую цепочки, и первый и второй элементы совпадения, единичный и нулевой выходы первого триггера соединены соответственно через первую и вторую дифференцируюшую цепочки с первыми входами соответственно первого и второго элемента совпадения, а единичный выход второго триггера соединен с вторыми входами первого и второго элементов совпаде- 20 ния, а входы первого и второго триггеров соединены соответственно с первым и вторым входами формирователя импульсной последовательности (2) .

Недостатком данного устройства является относительно низкая помехоза щи шенность.

Цель изобретения — повышение помехоза щишенности.

Поставленная цель достигается тем, что в формирователь импульсной последовательности, содержащий первый и второй триггеры, первую и вторую дифференцируюшую цепочки и первый и второй элементы совпадения, единичный и нулевой выходы первого триггера соединены через соответственно первую и вторую дифференцирующую цепочки с первыми входами соответственно первого и второго элемента совпадения, а единичный выход второго триггера соединен с .вторыми входами первого и второго элементов совпадения, а входы первого и второго триггеров соединены соответственно с первым и вторым входами формирователя импульсной последовательности, введены третий триггер, третий и четвертый элементы совпадения и первый и второй элементы задержки, выход первого элемента совпадения соединен с первым входом третьего элемента .совпадения и через первый элемент задержки с первым установочным входом

813743

5 !

Формула изобретения ¹ 2143013, третьего триггера, единичный выход которого соединен с вторым входом третьего элемента совпадения, выход которого соединен с- первым выходом формирователя импульсной последовательности, второй выход которого соединен с выходом четвертого элемента совпадения, первый и второй входы которого соединены соответствен но с выходом второго элемента совпадения и нулевым выходом третьего триггера, второй установочный вход которого соединен через второй элемент задержки с выходом второго элемента совпадения.

На чертеже представлена структурная схема формирователя импульсной последовательности.

Схема содержит первый 1, второй 2 и третий 3 триггеры, первую 4 и вторую 5 дифференцирующую цепочки и первый 6, второй 7, третий 8 и четвертый 9 элементы совпадения, первый 10 и второй 11 элементы задержки, единичный и нулевой выходы первого триггера 1 соединены соответственно через первую 4 и вторую 5 дифференцирукнщие цепочки с первыми входами соответственно первого 6 и второго 7 элементов совпадения, а единичный зыход второго триггера 2 соединен с вторыми входами псрвого 6 и второго 7 элементов совпадения, а входы первого 1 и второго 2 триггеров соединены соответственно с первым 12 и вторым.!3 входами формирователя импульсной последовательности, выход первого элемента 6 совпадения соединен с первым входом третьего элемента 8 совпадения и через первый элемент 10 задержки первым установочным входом третьего триггера 3, единичный выход которого соединен с вторым входом третьег0 элемента 8 совпадения, выход которого соединен с первым выходом 14 формирователя импульсной последовательности, второй выход 15 которого соединен с выходом четвертого элемента 9 совпадения, первый и второй входы которого соединены соответственно с выходом второго элемента 7 совпадения и нулевым выходом третьего триггера 3, второй установочный вход которого соединен через второй элемент 11 задержки с выходом второго элемента 7 совпадения.

Устройство работает слсдуюгцим образом.

На входы триггеров 1 и 2 поступают последовательности прямоугольных сигналов, сдвинутые на угол + 90 градусов. Триггеры

1 и 2 меняют свои состояния в соответствии с сигналами. С выходов триггера 1 продифференцированные цепочками 4 и 5 сигналы попадают на схемы 6 и 7 совпадения, для которых разрешающим потенциалом являются сигналы верхнего уровня с триггера 2.

При соответствующих совпадениях сигна го

25 зо

45 лов с второго триггера 2 с разрешающим сигналом они проходят на элементы 10 и ll задержки и через них на установочные входы триггера 3. Незадержанные сигналы подаются непосредственно на элементы 8 и 9 совпадения. При наличии разрешений на элементах 8 и 9 совпадения, подаваемых с триггера 3, сигналы проходят на выходы

14 и 15 устройства. При этом ложные импульсы, имеющиеся на выходе элементов

6 и 7 совпадения, на выход устройства не проходят. На выход проходят только сигналы, соответствующие периодам основной последовательности.

Формирователь импульсной последовательности, содержащий первый и второй триггеры, первую и вторую дифференцируюгцую цепочки и первый и второй элементы совпадения, единичный и нулевой выходы первого триггера соединены через соответственно первую и вторую дифференцирующую цепочки с первыми входами соответственно первого и второго элемента совпадения, а единичный выход второго триггера соединен с вторыми входами первого и второго элементов совпадения, а входы первого и второго триггеров соединены соответственно с первым и вторым входами формирователя импульсной последовательности, отличающийся тем, что, с целью повышения помехозащищенности, в него введены третий триггер, третий и четвертый элементы совпадения и первый и второй элементы задержки, выход первого элемента совпадения соединен с первым входом третьего элемента совпадения и через первый элемент задержки с первым установочным входом третьего триггера, единичный выход которого соединен с вторым входом третьего элемента совпадения, выход которого соединен с первым выходом формирователя импульсной последовательности, второй выход которого соединен с выходом четвертого элемента совпадения, первый и второй входы которого соединены соответственно с выходом второго элемента совпадения и нулевым выходом третьего триггера, второй установочный вход которого соединен через второй элемент задержки с выходом второго элемента совпадения.

Источники информации, принятые во внимание при экспертизе

1, Заявка ФРГ кл. Н 03 К 5/156, 1975.

2. Гитис Э. И. Преобразователи информации для цифровых вычислительных устройств. М-Л.,Госэнергоиздат, 1961, с. 212—

214 (прототип).

813743

Редактор Л. Повхан

Заказ 422/78

Составитель О. Скворцов

Техред А. Бойкас Корректор Л. Иван

Тираж 988 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий! I 3035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4