Устройство для управления переклю-чением скользящего резерва

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИ ВТИЛЬСТВУ

Союз Советских

С оциалистичвсних

- Республик (u)824215 (63) Дополнительное к авт. свид -ау (22) Заявлено 190279 (23) 2725476/18-24 (51)М. Кл.з с присоединением заявки ¹

G 06 F 11/2?

Н 05 К 10/00

Государственный комитет

СССР ио делам изобретений и открытий (23) Приоритет

Опубликовано 2 3.04.81. Бюллетень Но

Дата опубликования описания 230481 (53) УДК 681.142 ° .672 (088.8) (72) Автор изобретения

Л. В. Друз ь 71) Заявитель (5 4 ) УстРОЙстВО Дл Я уп РАВлени Я пеРеключением

СКОЛЬЗЯЩЕГО РЕЗЕРВА

\

Изобретение относится к автоматике н может быть использовано для ав-, томатического скользящего резервирования узлов радиоэлектронной аппаратуры.

Известно устройство скользящего резервирования замещением, осуществляющее отключение отказавшего основного блока и включенйе в работу резервного блока, содержащее элементы контроля основных и резервных блоков, инверторы, элементы И-НЕ, коммутатор 1)..

Однако в известном устройстве скользящее резервирование отказав- т5 ших блоков производится путем последовательного опроса элементов контроля всех блоков, независимо от их исправного или неисправного состояния, и выборки резервных блоков as 20 числа исправных блоков. В этом случае увеличивается время выборки скользящего резерва и снижается быстродействие устройства.

Наиболее близким техническим реве- 25 кием к предлагаемому изобретению asляется устройсщ.о, содержащее элементы контроля основных и резервных, блоков, блоки приоритета, коммутаторы, элементы И, ИЛИ 2). 30

Однако в известном устройстве осуществляется приоритетное управление выборкой скользящего резерва, что повышает его быстродействие, однако в известном устройстве в качестве основных и резервных блоков используют только однотипные блоки. Это ограничивает возможности использования известного устройства в комплексах, содержащих различные по своему функциональному исполнению блоки. При скользящем резервировании аппаратуры сзтожных комплексов в состав резерва .комплекса входят различные блоки, каждый нэ которых соответствует одному или группе однотипных основных блоков и подключается вместо соответствующего ему отказавшего основного блокаИоэтому резервирование комплексов с помощью известных устройств возможно только путем применения нес- кольких таких устройств по числу типов основных блоков, каждое as которых обеспечивает резервирование своей группы однотипных основных блоков ° Однако это ведет к резкому осложнению комплекса в целом, его удорожанию н снижению надежности, Цель изобретения — расширение функциональных воэможностей устройства

824215 для управления переключением скользящего резерва. указанная цель достигается тем, что в устройство, содержащее элеменяй контроля основных и резервных блоков, два блока приоритета, три ком.мутатора, элементы И, ИЛИ, введены два регистра, два блока задержки, формирователь импульсов, шифратор и блоки сравнения, причем элементы контроля основных блоков подключены к единичным входам первого регистра, выходы которого через последовательно включенные первый блок приоритета, первый блок задержки и первый коммутатор соединены с его нулевыми входами и через..форммирсватель импуль- 5 сов — с шифратором, коцовые выходы которого соединены с первыми входами блоков сравнения, а управляющие выходы - с соответствующими входами второго и третьего коммутаторов, эле- 2О менты контроля резервных блоков соединены выходами со вторьMH входами . блоков сравнения, выходы которых подключены к первым входам элементов И, выход каждого из которых через цоследовательно включенные второй блок приоритета, второй коммутатор, второй регистр, третий коммутатор и второй блок задержки соединен соответственно со своим вторым входом» выходы второго блока приоритета через элемент ИЛИ подключены к управляю- < щему входу первоге коммутатора, а выходы второго регистра . — к выходам устройства.

На чертеже представлена схема устройства для управления переключением скользящего резерва, Элементы контроля основных. блоков

1 соединены с единичными входами первого регистра 2, выходы которого че- 40 рез последовательно включенные первый блок 3 приоритета, первый блок

4 задержки и первый коммутатор 5 подключены к соответствующим .нулевым входам регистра 2. Кроме того, выходы 4 первого блока 4 задержки через формирователь 6 импульсов соединены с .входами шифратора 7. Кодовые выходы шифратора 7 подключены к первым входам всех блоков 8 сравнения, вторые входы которых соединены с элементами контроля резервных блоков 9. Выходы блоков 8 сравнения подключены к первым входам элементов И 10, выходы которых через второй блок 11 приоритета связаны с виодамм ятЩбго коммутатора 12. Одна группа выходов вто-. рого коммутатора 12 подключена к единичным входам второго регистра 13, а другая группа его выходов - к нулевым входам этого регистра. Едииич- @ иые и нулевые выходы регистра 13 под" ключены соответственно к первой и второй группе входов третьего коммутатора 14, выходы которого через вто рой блок 15 задержки связаны .со вто- у5 рымн входами соответствующих элементов И 10. Выходы второго блока 11 приоритета через элемент ИЛИ 16 под- . ключены к управляющему. входу первого коммутатора 5. Два управляющих выхода шифратора 7 подключены к управляющим входам второго и третьего коммутаторов 12 и 14, а единичные выходы второго регистра 13 — к выходам устройства 17.

Блоки 3 и 11 приоритета представляют собой логические статические устройства, содержащие элементы ИЛИ и

ЗАПРЕТА и обеспечивающие на своих выходах приоритетное распределение входных сигналов.. При этом, например, каждый входной, сигнал на преды- дущем входе имеет приоритет прохождения на выход по отношению к сигналам на всех последующих входах. Таким образом, блок приоритета формирует выходной сигнал только на одном выходе, соответствующем входу с большим приоритетом. Элементы контроля основных блоков 1 Формируют для каждого основного блока импульсные сигналы отказа и восстановления, которые подаются на единичные входы соответствующих групп раз ядов регистра 2. Выходы регистра 2 подключены к входам блока 3 приоритета таким образом, что последний обеспечивает следующее приоритетное распределение сигналов с разрядов групп этого регистра» группа разрядов отказа имеет приоритет над группой разрядов восстановления, а в каждой из ука,занных групп предыдущий разряд имеет приоритет по отношению ко всем последующим. Блоки 4 и 15 задержки обеспечивают синхронность работы всех элементов устройства.

Устройство работает следующим образом.

Элементы контроля ос::овных блоков

1 формируют сигналы отказов и последующего восстановления основных блокоЭ» которые в виде импульсов поступают иа единичные входы соответствующих разрядов регистра 2 и устанавливают их в единичные состояния.

Таким образом в регистре 2 фиксируется текущее состояние основных блоков. С выходов взведенных разрядов регистра 2 потенциальные сиг-;налы отказов и восстановления поступают на блок 3. При этом на выход блока 3 проходит только один сигнал, поступающий на его вход с высшим приоритетом по отношению к другим его входам, например сигнал отказа основного блока. Укаэанный-.сигнал через блок 4 подается на вход коммутатора 5 и на формирователь 6.

Последний формирует импульс и возбуждает соответствующий вход шифратора 7, каждый вход которого соответствует определенному типу основ цого бйока и его текущему состоянию

824215 (отказ или восстановление). При-

:.этом на кодовых выходах шифратора 7 формируется параллельный импульсный код признака отказавшего блока и возбуждается один из управляющих выходов шифратора, соответствующий теку- 5 щему состоянию основного блока, т.е.

его отказу. Сигнал с этого управляющего выхода шифратора 7 подается на соответствующие входы коммутаторов

12, 14 и устанавливает нх в следующие состояния: коммутатор 12 подклю10 чает выходы блока 11 к единичным входам регистра 13, а коммутатор 14 подключает входы блока 15 к нулевым выходам регистра 13. При этом в исход.ном состоянии регистра 13 с его ну 15 левых выходов подаются высокие по« тенциалы через коммутатор 14 и блок

15 на вторые входы элементов И 10.

Одновременно код типа отказавшего основного блока поступает на пер- 20 вые, входы всех блоков 8 сравнения, на вторые входы которых поступают коды типов резервных блоков с выходов элементов 9. С помощью блоков

8 выявляются все резервные блоки 25 требуемого типа из всей совокупности резервных бл®ков. При совпадении кодов на обоих входах блоков 8 происходит их срабатывание. Импульсные сигналы совпадения с выходов сработавших блоков сравнения поступают на первые входы соответствующих элементов И 10, на вторые входы которых подают высокий потенциал, и последние открываются. С выходов открытых элементов И 10 сигналы подаются на входы блока 11 приоритета, который формирует си1 нал на одном выходе, со, ответствующем входу большого приоритета. Этот сигнал поступает через элемент ИЛИ 16 на управляющий вход 40 коммутатора 5, н через коммутатор

12 — на единичный вход соответствующего разряда регистра 13. Указанный разряд регистра 13 устанавливается в единичное.состояние, при этом снимается высокий потенциал cего нулевого выхода и, следовательно, со второго входа соответствующего элемента И 10. Последний блокирует соответствующий блок сравнения для дальнейшего его использования в процессе включения резервных блоков.

Кроме того, с единичного выхода сра- . ботанного разряда регистра 13 выдается сигнал через выход 17 на исполнительный элемент соответствующего, резервного блока, который включается вместо отказавшего основного блока. Одновременно управляющий сигнал на входе коммутатора 5 разрешает прохождение сигнала с выхода блока 4 эа- g3 держки на нулевой вход соответствующего разряда регистра 2, которнй устанавливает этсв разряд в нулевое положение. При этом приоритет на выход в блоке 3 получает сигнал с, 55 выхода следующего разряда группы отказов регистра 2 и происходит выбор и включение следующего резервного блока, соответствующего отказавшему очередному основному блоку. После сбрасывания всех сработанных разрядов группы отказов регистра 2, приоритет на выход последовательно получает разряды группы восстановления этого регистра. С выходов. блока 3 приоритета сигналы последовательно подаются на коммутатор 5 и через формирователь б на входы шифратора 7, соответствующие типу восстановленного блока и его текущему состоянию (восстановления).

При этом на кодзвых выходах шифратора

7 формируется код типа восстанбвленного основного блока и возбуждается другой управляющий выход шифратора, соответствующий восстановленному состоянию основнбго блока. Сигнал с этого управляющего выхода шифратора 7 .подается на входы коммутаторов 12, 14 . и устанавливает их в следующие состояния: коммутатор 12 подключает выходы блока 1.1 к нулевым входам регистра

13, а коммутатор 14 подключает входы блока 15.к единичным выходам регистра 13. При этом высокие потенциалы с единичных выходов регистра 13, соответствующих включенным резервным блокам, подаются через коммутатор

14 и блок 15 на вторые входы соответствующих элементов И 10. С помощью блоков 8 выявляются все резервнне блоки, однотипные с восстановленным резервным блоком, а с помощью элементов И 10 — включенные резервные блоки данного типа. Сигналы с выходов сработанных блоков 8 сравнеиия через элементы И 10 подаются на блок 11, который формирует сигнал на соответствующем выходе. Этот сигнал через коммутатор 12 подается на нулевой вход соответствующего разряда регистра 13 и устанавливает его в нулевое положение. При этом происходит снятие, сигнала с выхода 17 и г отключение соответствующего резервного блока, а также снятие разрешающего потенциала со второго входа соответствующего элемента И 10, который закрывается и блокирует соответствующий блок 8 для дальнейшего использования:в режиме восстановления. Одновременио сигнал с выхода блока 11 через элемент ИЛИ 16 и коммутатор 5 обнуляет соответствующий сброс регистра 2, что обеспечивает последовательным разряд всех разрядов группы носсъановлеиия этого регистра, ноаледовательное отключение соответствующих реэервник блоков и возврат уатройс.ива в исходное состоя- . ние.

8 случае отказа резервных блоков с выходов соответствующих элементов

9 не выдаются кодовые сигналы на входи блоков 8, и следовательно, от824215

Формула изобретения каэавшие резервные блоки,не задействуются.

Предлагаемое устройство позволяет резервировать комплексы аппаратуры, сОстоящие из различного типа основ-. ных и резервных блоков. Это придает устройству свойства универсальности, позволяет использовать его в разнообразных аппаратурнык комплексах без их усложнения и ухудшения эксплуатационных характеристик. Ожидаемый экономический эффект определяется удешевлением,аппаратурных комплексов при исп6льэовании их для управления резервированием предлагаемого устройства.

Устройство для управления переключением скользящего резерва, содержащее элементы контроля основных и резервных блоков, два блока приоритета, три коммутатора, элементы И, ИЛИ, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройства, он6 25 содержит два регистра, два блока задержки, формирователь импульсов, шифратор и блоки сравнения, причем элементы контроля основных блоков подключены к единичным входам перво- 30

ro регистра, выходы которого через последовательно соединенные первый блок приоритета, первый блок задержки и первый коммутатор соединены с его нулевыми входами и через формирователь импульсов - с шифратором, кодовые выходы которого соединены с первыми входами блоков сравнения, а управляющие выходы - с соответствующими входами второго.и третьего коммутаторов, элементы контроля резервных блоков соединены выходами со вторыми входами блоков сравнения, выходы которых подключены к первым входам элемейтов И, выход каждого из которых через последовательно ". включенные второй блок приоритета, второй коммутатор,.второй регистр, третий коммутатор и второй блок задержки соединены соответственно со своим вторым входом, выходы второго блока приоритета через элемент ИЛИ подключены к управляющему входу первого коммутатора, а выходы второго регистра - к выходам устройства.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

9 545985, кл. G 06 Р 1 +00 1976.

2. Авторское свидетельстню СССР по заявке 9 2587522/18-24, кл. G 06 F 11/00, 1978.

ВИИИЙИ Заказ 2126/72 9 745 Подписное

Филиал ППП "Патент", г.ужгород, ул.Проектная,4