Усилитель

Иллюстрации

Показать все

Реферат

 

ОП ЫСАНИЕ

ИЗЬбРЕТЕН ИЯ

К АВТОВСКОМУ СВИД,ЕТЕЛЬСТВУ

С ото з Севетсмае

Социал истмческмк

Рос пубттми «824404 (61) Дополнительное к авт. свид-ву— (22) Заявлено 19.03.79 (21) 2737881/18-09 с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл з

Н 03 F3/45

Геиударстивииый кюмитет

СССР ив делам изейретеиий и иткрытий (53) УДК 621.375...024 (088.8) Опубликовано 23.04.81. Бюллетень №15

Дата опубликования описания 28.04.81 (72) Автор изобретения

В. М. Любченко (71) Заявитель (54) УСИЛИТЕЛЬ

Изобретение относится к информационноизмерительной технике, в частности к усилителям постоянного тока, и может использоваться для предварительного усиления малых сигналов (порядка десятков микровольт).

Известен усилитель, содержащий первый, второй, третий и четвертый транзисторы одного типа проводимости, пятый, шестой, седьмой и восьмой транзисторы другого типа проводимости, первый и второй источники тока, причем выход первого источника тока через последовательно соединенные эмиттер-базовые переходы второго и первого транзисторов подключен к второму входу усилителя, а через последовательно соединенные эмиттер-базовые переходы третьего 15 и четвертого транзисторов — к третьему входу усилителя, выход второго источника тока через последовательно соединенные эмиттер-базовые переходы шестого и пятого транзисторов подключен к второму входу усилителя, а через последовательно соединенные эмнттер-базовые переходы седьмого, и восьмого транзисторов — к первому входу усилителя f 1) .

Однако известный усилитель имеет недостаточную стабильность параметров при обработке входного синфазного сигнала.

Цель изобретения — повышение стабильности коэффициента передачи дифференциального сигнала при воздействии синфазной помехи.

Поставленная цель достигается тем,. что в усилитель, содержащий первый, второй, третий и четвертый транзисторы одного типа проводимости, пятый, шестой, седьмой и восьмой транзисторы другого типа про водимости, первый и второй источники тока, причем выход первого источника тока через последовательно соединенные эмиттер-базовые переходы второго и первого транзисторов подключен к второму входу усилителя, а через последовательно соединенные эмиттер-базовые переходы третьего и четвертого транзисторов — к третьему входу усилителя, выход второго источника тока через последовательно соединенные эмиттер-базовые переходы шестого и пятого транзисторов подключен к второму входу усилителя, а через последовательно соединенные эмиттер-базовые переходы седьмого и восьмого транзисторов — к первому входу усилителя, 824404

55 дополнительно введен блок совмещения уров ней синфазных сигналов, коллекторы пятого и восьмого транзисторов подключены к выходу первого источника тока, коллекторы первого и четвертого транзисторов подключены к выходу второго источника тока, коллекторы второго и шестого транзисторов подключены к п эрвому выходу усилителя и первому входу блока совмещения уровней синфазных сигналов, .к второму входу которого подключены коллекторы третьего и седьмого транзисторов и второй выход усилителя, к его третьему входу подключен выход одного из источников тока, а к его выходу — выход другого источника тока.

При этом блок совмещения уровней синфазных сигналов выполнен на двух дифференциальных каскадах, первый и второй входы блока совмещения образованы базовыми входами первого дифференциального каскада, третий вход — первым базовым 4 входом второго дифференциального каскада, а его выход — неинвертирующим относительно первого базового входа — коллекторным выходом второго дифференциального каскада, второй базовый вход которого соединен с эмиттерным выходом первого дифференциального каскада.

На чертеже изображена структурная электрическая схема предлагаемого усилителя.

Усилитель содержит первый, второй, третий, четвертый, пятый, шестой, седьмой и восьмой транзисторы 1 — 8, первый и второй источники 9 и 10 тока, блок ll совмещения уровней синфазных сигналов, выполненный на первом и втором дифференциальных каскадах 12 и 13.

Усилитель работает следующим образом.

Одной из причин нелинейности и дрейфа нуля выходного напряжения усилителя является зависимость параметров транзисторов от коллекторного напряжения и температуры.

Зависимость тока термогенерации, являющегося основной составляющей обратного тока коллекторного перехода для кремниевых транзисторов, от напряжения на коллекторе вызывает дополнительный дрейф нуля усилителя при отработке синфазных сигналов. Кроме того, увеличение коллекторного напряжения транзисторов усилителя при отработке синфазного сигнала вызывает избыточный шум в области коллекторного перехода, а также вызывает саморазогрев транзисторов, что ведет к увеличению обратного тока коллекторного перехода и еще большему смещению уровня выходного сигнала.

Зависимость коэффициента усиления по току и входного сопротивления транзисторов от коллекторного напряжения способствует увеличению нелинейности выходного

20 г5

Зо

45 сигнала усилителя при различных уровнях входного синфазного сигнала.

При недостаточном коэффициенте подавления синфазного сигнала усилителя нелинейность выходного сигнала имеет дополнительную составляющую.

Использование во входном каскаде усилителя «следящего» за синфазным входным сигналом коллекторного питания транзисторов и увеличение коэффициента подавления выходного синфазного сигнала относительно входного синфазного сигнала в значительной степени уменьшает влияние на точность усилителя перечисленных выше дестабилизирующих факторов.

Для обеспечения стабильности коллекторного питания входных транзисторов 5 и 8 используется напряжение на эмиттерах транзисторов 2 и 3.

В качестве коллекторного питания входных транзисторов 1 и 4 используется нв пряжение на эмиттерах транзисторов 6 н 7.

Указанные напряжения незначительно изменяются относительно входного синфазного сигнала.

Использование части тока первого источника 9 тока для питания транзисторов

5 и 8 и части тока второго источника 10 тока для питания транзисторов 1 и 4 не влияет на стабильность рабочей точки выходных транзисторов 2, 6 и 3, 7, поскольку суммарные токи транзисторов 5, 8 и 1, 4 постоянны и во много раз меньше токов транзисторов 2, 6 и 3, 7.

Входные транзисторы 1, 5 и 4, 8 служат для увеличения входного сопротивления усилителя, для задания напряжения между базами выходных транзисторов 2 и 6, равного падению напряжения на переходах базаэмиттер входных транзисторов 1 и 5, и для задания напряжения между базами выходных транзисторов 3 и 7, равного падению напряжения на переходах база-эмиттер входных транзисторов 4 и 8. Напряжения на переходах база-эмиттер входных транзисторов 1, 5 и 4, 8 при питании дифференциальных каскадов 12 и 13 от источников 9 и 10 тока практически не зависят от входного синфазного сигнала в широкой полосе частот. Эти напряжения ограничивают допустимую амплитуду сигнала, снимаемого с коллекторов выходных транзисторов 2, 6 и 3, 7.

Неизменное напряжение питания транных каскадов 12 и 13 от источников 9 и 10 тока позволяет уменьшить нелинейность и дрейф нуля усилителя.

Соединение между собой коллекторов транзисторов 2 и 6 и соединение коллекторов транзисторов 3 и 7 при условии высокоомной нагрузки позволяет получить большой коэффициент усиления усилителя. Однако использование высокоомной динамической нагрузки в коллекторной .цепи выходных транзисторов 2, 6, 3 и 7 ведет к уве824404

Формула изобретения

50 кл. Н 03 К 5/20, 1974. личению дополнительной по отношению к входному сигналу синфазной составляющей в выходном сигнале, в результате этого транзисторы 2, 3 или 6, 7 Могут войти в режим насыщения и утратить свои усилительные свойства

Использованне дополнительно введенного в усилитель блока совмещения уровней синфазных сигналов 11 позволяет скомпенсировать рассогласование синфазных уровней, действующее на входы этого блока, путем коррекции тока на токозадающем входе одного из входных дифференциальных каскадов. В качестве первого дифференциального каскада 12 блока совмещения уровней 11 может использоваться второй дифференциальный каскад усилителя.

Рассогласование между входным и выходным синфазными сигналами при равенстве токов одного из входных и первого дифференциального каскада 12 равно разности напряжений на этих токозадающих входах, которая, воздействуя на входы второго дифференциального каскада 13, вызывает противофазное приращение коллекторного тока Ю„в одном из его транзисторов.

Ток первого источника тока 9 задается больше тока второго источника 10 тока на величину, равную половине суммарного коллекторного тс ка транзисторов второго дифференциального каскада 13.

3а счет составляющей тока АЭ„суммарный ток, текущий через транзисторы 2 и 3, изменяется таким образом, что компенсируется рассогласование синфазных уровней, и выходной синфазный сигнал устанавливается в середине линейного диапазона усилителя.

Таким образом, взаимное подключение коллекторов входных транзисторов дифференциального каскада на составных транзисторах одного типа проводимости к точке соединения эмиттеров дифференциального каскада на составных транзисторах другого типа проводимости и подключение коллекторов выходных транзисторов, инвертирующих входной парафазный сигнал, к одному выходу усилителя, и коллекторов выходных транзисторов, не инвертирующих входной парафазный сигнал, к другому выходу усилителя, выгодно отличает предлагаемый усилитель от известного вследствие уменьшения дрейфа нуля и нелинейности, что приводит к повышению стабильности коэффициента передачи дифференциального сигнала при воздействии синфа зной помехи.

5 0

15 го

25 зо

З5

1. Усилитель, содержащий первый, второй, третий и четвертый транзисторы одного типа проводимости, пятый, шестой, седьмой и вОсьмой транзисторы другого типа проводимости, первый и второй источники тока, причем выход первого источника тока через последовательно соединенные эмиттер-базовые переходы второго и первого транзисторов подключен к второму входу усилителя, а через последовательно соединенные эмиттер-базовые переходы третьего и четвертого транзисторов — к третьему входу усилителя, выход второго источника тока через последовательно соединенные эмиттер-базовые переходы шестого и пятого транзисторов подключен к второму входу усилителя, а через последовательно соединенные эмиттер-базовые переходы седьмого и восьмого транзисторов — к первому входу усилителя, отличающийся тем, что, с целью повышения стабильности коэффициента передачи дифференциального сигнала при воздействии синфазной помехи, в него дополнительно введен блок совмещения уровней синфазных сигналов, коллекторы пятого и восьмого транзисторов подключены к выходу первого источника тока, коллекторы первого и четвертого транзисторов подключены к выходу второго источника тока, коллекторы второго и шестого транзисторов подключены к первому выходу усилителя и первому входу блока совмещения уровней синфазных сигналов, к второму входу которого подключены коллекторы третьего и седьмого транзисторов и второй выход усилителя к его третьему входу подключен выход одного из источников тока, а к его выходу— выход другого источника тока.

2. Усилитель по п. 1, отличающийся тем, что блок совмещения уровней синфазных сигналов выполнен на двух дифференциальных каскадах, первый и второй входы блока совмещения образованы базовыми входами первого дифференциального каскада, третий вход — первым базовым входом второго дифференциального каскада, а его выход— неинвертирующим относительно первого базового входа — коллекторным выходом второго дифференциального каскада, второй базовый вход которого соединен с эмиттерным выходом первого дифференциального каскада.

Источники информации, принятые во внимание при экспертизе

1. Патент США № 3816761, 824404

Составитель Н. Пантелеева

Редактор Г. Волкова Техред А. Бойкас Корректор Н. Швыдкая

Заказ 2144/81 Тираж 988 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, )К вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4