Распределитель

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВ ЕТИЛЬСТВУ

Со1оз Советских

Социалистических

Реснубпик

1>830359

Ф

4 г (61) Дополнительное к авт. свид-ву— (22) Заявлено 1807,79 (21) 2799548/18-24 с присоединением заявки ¹ (23) Приоритет

Опубликовано 15.0581. Бюллетень Н9 18

Дата опубликования описания 150581 (51)М. Кл.

G 06 F 1/04

Государственный комитет

СССР по явм иоариин я открытий (53) УДК 681. 3 (088.8) P2) Автор изобретения

О.К. Филиппов (71) Заявитель!

Ф (54) РАСПРЕДЕЛИТЕЛЬ

Изобретение относится к вычислительной технике и может быть использовано в импульсной технике и устройствах автоматики в качестве времен- 5 ного распределителя или адресного счетчика с дешифратором адреса.

-Известен распределитель на основе сдвигающего регистра, в котором сдвигается унитарный код, содержащий одну единицу, которая последовательно проходит разряды 1, 2 ... 51j;

Однако такой распределитель требует больших аппаратных затрат, так как число триггеров в нем равно, где n — число выходов распределите- . ля.

Наиболее близким к предлагаемому по хехнической сущности является распределитель, содержащий двоичный счетчик и дешифратор. Счетчик последовательно переключается в состояния

0,1,2,, 2п — ) 2g, Недостатком такого распределителя является возможность ложных срабатываний дешифратора.

Цель изобретения — устранение ложных срабатываний дешифратора распределителя без ограничения длительности его выходных сигналов стробирующим импульсом, т.е. повышение надежности распределителя.

Указанная цель достигается тем, что распределитель, содержащий и-разрядный счетчик и дешифратор, имеющий

2п .выходов, импульсный вход ра".пределителя подключен к счетному входу первого разряда счетчика, имеет и- 1 триггеров, причем выход каждого разряда счетчика, кроме последнего, соединен со счетным входом соответствующего триггера, а инверсные и прямые выходы и-1 триггеров и последнего п-ro разряда счетчика соединены со входами дешифратора.

Такой распределитель содержит

int log„ N триггеров счетчика и (intlog N)- 1 вспомогательных триггеров, т.е. всего содержит (2 intlog

N)- 1 триггеров, где М вЂ” число выходов дешифратора.

На фиг. 1 изображена схема распределителя, на фиг. 2 — временная диаграмма распределителя.

Схема распределителя содержит двоичный счетчик 1, содержащий в каждом разряде триггер 2, триггер 3, деп ифратор 4, вход начальной установки "0" распределителя 5, импульсный

830359

Формула изобретения

Puz 1 вход 6 распределителя, выходы 7 дешифратора.

На временной диаграмме работы распределителя (фиг. 2) для и = 32, где и — число выходов, обозначено;

 — импульсы на входе распределителя, Т, — Т7,- — единичные выхсцы триггеров 2 счетчика 1; Т„ — Т4 — единичные выходы триггеров 3; Z

1—

2 З, — выходы 7 дешифратора 4 .

В момент прихода импульса на вход распределителя меняется состояние .только одного из триггеров 3 (фиг.2), выходы которых соединены со входами дешифратора 4. Переключение триггера 3 из одного состояния в другое происходит только в том случае, 15 когда триггер 2 дво ичного счетчика

1 переходит из нулевого в единичное состояние. Это является условием, достаточным для устранения ложных срабатываний дешифратора. го

Смена кодов распределителя 32 импульсов происходит в следующей последовательности: О, 1, 3, 2, б, 7, 5 4 12 13 14 10 11 9у 8, 24, 23, 22, 18, 19, 17, 16.

По сравнению с известным устроиством в предлагаемом распределителе введены вспомогательные триггеры, что позволяет устранить ложные rpaбатывания дешифратора без ограничения длительности его выходных сигналов стробирующим импульсом, т.е. повысить надежность распределителя.

Распределитель, содержащий и-разрядный счетчик и дешифратор, имеющий

2П выходов, импульсный вход распределителя подключен к счетному входу первого разряда счетчика, о т л ич а ю шийся тем, что, с целью повышения надежности, распределитель содержит п- 1 триггеров, причем выход каждсго разряда счетчика, кроме пос.леднего, соединен со счетным входом соответствующего триггера, а инверсные и прямые выходы и-1 триггеров и последнего п-ro разряда счетчика соединены со входами дешифратора.

Источники информации, принятые во внимание при экспертизе

1. Хетагуров Я.Л. Малиновский В.В. и Потураев О.С. Основы инженерного проектирования управляющих ЦВМ. "Советское радио", М., с. 215-218.

2. Майоров С.А., Майоров Г.И.

Принципы организации цифровых машин.

Л., 1974, с. 279, рис. 7.28 (прототип).

830359

ТТ

Т2

ТД

TS тТ

Т2 1

Т3

Составитель В. Кайданов

Техред И. Асталош Корректор А. Грнценко

Редактор Л. Повхан

Заказ 3709,: 79 Тирам; 745 Подписное

BHИИ1111 I îñУцарственного комите ra СССР по делам изобретений и открытий

1) 3035, Москв-, Ж-35, Раушская наб., д. 4/5

Фипиа: ППГ! "Патент", г. Ужгород, ул. Проектная, 4