Устройство для анализа распреде-лений случайных процессов
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистических
Республик
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОИ:КОМУ СВ ЕТЕЛЬСТВУ,„830399 (6! ) Дополнительное к авт. сеид-ву(22) Заявлено 310579 (2!) 2794968/18-24 . с присоединением заявки М (23) Приоритет .
Опубликовано 1 0581. Ькзллетень !49
Дата опубликования описания (51)М. Кл З
6 06 Г 15/36
Государствеииый комитет.
СССР ио деаам изобретений и открытий (53) УДК 681.3 (088.8) (72) Авторы обр
Г.A. Гергиев, Л.Н. Загальский, Б.Г. Новосадский (54) УСТРОЙСТВО ДЛЯ АНАЛИЗА РАСПРЕДЕЛЕНИЙ
СЛУЧАЙНЫХ ПРОЦЕССОВ
30
Изобретение относится к вычислительной технике и может быть применено для регистрации и обработки случайных процессов.
Известно устройство, основными элементами которого являются аналогоцифровой преобразователь, вход которого служит информационным входом устройства, блок выбора канала и по числу каналов элементы И и счетчики, причем выход элемента И каждого канала соединен со входом счетчика своего канала j1).
Известно также устройство, выполненное на тех же элементах, причем в качестве блока выбора канала используется дешифратор f21.
Это устройство является наиболее близким к предлагаемому по технической сущности и достигаемому результату.
Недостаток таких устройств — громоздкОсть, особенно при большом требуемом числе каналов, так как для каждого канала необходима установка элемента И и счетчика.
Цель изобретения — упрощение устройства.
Указанная цель достигается тем, что в устройство для анализа распределений случайных процессов, содержащее аналого-цифровой преобразова тель, информационный вход которого является входом устройства, а управляющий вход соединен с первым выходом блока управления, введены блок памяти и комбинационный сумматор, выход которого подключен к первому информационному входу блока памяти, второй информационный вход которого соединен с выходом аналого-цифрового преобразователя, управляющий вход — с вторым выходом блока управления, а выход блока памяти подклю35 чен к входу комбинационного сумматора.
На чертеже приведена блок-схема предлагаемого устройства.
Устройство содержит аналого-циф роной преобразователь 1, блок 2 памяти, комбинационный сумматор 3, блок 4 управления.
Выход аналого-цифрового преобразователя 1 соединен с адресным входом блока 2 памяти, а выход сумматора 3 — с информационным входом блока 2 памяти. Вход сумматора 3 соединен с выходом блока 2 памяти, а выходы блока 4 управления — с управ830399
Формула изобретения ляющими входами аналого-цифрового преобразователя 1 и блока 2 памяти.
Устройс во работает следующим образом.
По сигналу от блока 4 управления производится запуск аналого-цифрового преобразователя 1, который осуществляет преобразование исследуемого аналогового сигнала, поданного на его иьформационный вход, в двоичный код. В аналого-цифровом преобразователе 1 после преобразования исследуемого сигнала в код,.последний не меняется до поступления следующего сигнала запуска от блока 4 управления. Цифровой код с выхода аналого-цифрового преобразователя 1 подается на адресный вход блока 2 памяти, на выходе которого появляется содержимое той ячейки памяти, чей адрес задается упомянутым кодом.
Число, содержащееся в ячейке памяти, поступает. на вход комбинационного сумматора 3, где оно увеличивается на единицу. Увеличенное на единицу число поступает с.выхода сумматора 3 на информационный вход блока 2 памяти и по сигналу блока 4 . управления, подаваемому на управляющий вход блока 2 памяти, записывается в ту же ячейку блока памяти..
Сигнал разрешания записи, поступающий на управляющий вход блока 2 памяти, вырабатывается блоком 4 управления с задержкой относительно сигнала запуска аналого-цифрового преобразователя 1, превышающего суммарное время срабатывания аналого-цифрового преобразователя 1 и сумматора 3 и время считывания из блока 2 памяти. Блок 4 управления вырабатывает управляющие сигналы по каждому импульсу, поступающему на его вход от внешнего генератора импульсов выборок (на чертеже не показано). . Таким образом, в каждом цикле измерения число, записываемое в той ячейке блока 2 памяти, адрес которого задается аналого-цифровым преобразователем 1, увеличивается на единицу. Если перед началом измерений во все ячейки блока 2 памяти записываются нули, то после окончания измерений в ячейках блока памяти оказываются записанными дискретные значения гистограммы случайного процесса. Число каналов устройства, т.е. число ячеек блока памяти, рав.но 2", где n †. число разрядов аналого-qH@poaoro преобразователя.
Предлагаемое устройство позволяет при значительном числе каналов существенно уменьшить число элементов и связей между ними.
20 Устройство для анализа распределелий случайных процессов, содержащее аналого-цифровой преобразователь, информационный вход которого является входом устройства, а управляюр5 щий вход соединен с пеРвым выходом блока управления, о т л и ч а ю щ ее с я тем, что, с целью упрощения, оно содержит блок памяти и комбинационный сумматор, выход которого подключен к первому информационному входу блока памяти, второй инфор-. мационный вход которого соединен с выходом аналого-цифрового преобразователя, управляющий вход — с вторым .выходом блока управления, а вы35 ход блока памяти подключен к входу комбинационного сумматора.
Источники информации, принятые во внимание при экспертизе
1. Мирский Г.Я. Аппаратурное
40 определение характеристик случайных процессов, М., "Энергия", 1972, с. 329-331, р. 6-29.
2. Авторское свидетельство СССР
Р 586461, кл. G 06 F 15/36, 1976 д5 (прототип).
ВНИИПИ Заказ 3709/79
Тираж 745 Подписное
Филиал ППП "Патент", г.Ужгород, ул.Проектная,4